專利名稱:一種單電源降壓式待機電路的制作方法
技術領域:
本實用新型涉及所有高頻開關電源領域,特別是家用消費類電子產(chǎn)品所使用高頻 開關電源的待機技術。
背景技術:
隨著人類的生活水平不斷提高,各類電器和設備、特別家用電器在每個老百姓的 家里日益普及。高速發(fā)展的電子技術不斷為我們的生活帶來舒適和便捷的同時,也帶來了 巨大的能源浪費,世界能源日益緊張。在整過的世界范圍內,國際市場對各類電氣設備的能 耗指標都有嚴格的限制。高效節(jié)能綠色環(huán)保的電子產(chǎn)品是發(fā)展的趨勢。要發(fā)展高效節(jié)能綠 色環(huán)保的電子產(chǎn)品待機技術的運用也將日益廣泛。怎樣降低成本、降低待機功耗、工作和待 機響應快速、可靠性高,易于移植和普及的待機技術是我們急需解決的問題。以往的待機技術為主電源和輔助電源(待機電源)構成實現(xiàn)待機功能。工作時,主 電源和輔助電源(待機電源)都同時工作。待機時,主電源停止工作,輔助電源(待機電源)繼 續(xù)工作。而我們的單電源待機技術是在不增加輔助電源(待機電源)的情況下,通過在單 電源上增加待機供電電路和待機控制電路,實現(xiàn)單電源真待機。目前解決上述問題有以下一些方法一種就是在每組輸出的電路中串接一個電子 開關或者繼電器來進行待機和工作的切換,此種方式對多路輸出和大電流小電壓的設備造 成成本直線上升而且會降低電源的轉換效率最后造成能源的浪費。第二種就是比較傳統(tǒng)的 待機技術增加一個小功率輔助電源,由輔助電源為待機控制電路提供工作電壓待機時關斷 主電源實現(xiàn)待機,此種方式成本高電路復雜可靠性降低。
發(fā)明內容本實用新型的發(fā)明目的在于針對上述存在的問題,提供一種簡單、高可靠性、成 本低廉、易于移植和普及的待機技術。為了完成上述目的本發(fā)明創(chuàng)造是通過下述方案予以實現(xiàn)單電源降壓式待機技術 包括整流濾波電路、主變換器、開關電路控制電路、Vcc供電電路、基準放大電路、主供電電 路、參考取樣等電路,還包括待機供電電路,待機控制電路。其中待機供電電路與待機控制 電路、電壓取樣電路以及主供電電路連接。待機控制電路接收到STB信號進行待機控制電源在正常工作時,主供電電路通過 二極管由待機供電電路分兩路,一路向參考電壓取樣電路提供取樣電壓,另一路向待機部 分電路提供工作電壓。主供電電路保持正常的供電。當待機控制電路當接收到STB待機命 令時,待機控制電路將高出原來待機供電電壓幾倍或十幾倍的待機繞組上的電壓通過待機 供電電路連通到參考電壓取樣電路上,電壓取樣電路通過開關電源控制電路的調整,保持 相同的待機供電電壓輸出。此時參考繞組發(fā)生了改變,在相同的電壓但取樣繞組的匝數(shù)增 加了幾倍或十幾倍,因此主供電路的電壓也做相應比例的下降,近似為零伏相當于關斷了 主供電的電壓,實現(xiàn)了待機的目的。當STB待機命令使待機控制電路停止工作時,主供電電
3路又開始供電。綜上所述,由于采用了上述技術方案,本實用新型的有益效果是本單電源降壓式待機技術是通過改變參考電壓的電壓值,使其除待機供電電壓的 其他各路電路按比例下降,不需要其他的輔助電源獨立自身轉換控制。待機時主供電壓的 電壓值不是完全意義上的零伏,而是降到負載電路不能工作達到待機控制的目的。簡單、高 可靠性、成本低廉、易于移植和普及的待機技術。
圖1是本發(fā)明的原理方框圖;圖2是本待機控制電路連接示意圖;其中1為待機供電電路、2為STB待機控制信 號;圖3是本待機供電電路連接示意圖;8為主供電、7為待機供電電路、6為主供電電 路的濾波前級、5為光電耦合器、4為待機控制電路、3為參考電壓取樣電路;
具體實施方式
以下結合附圖,對本實用新型作詳細的說明。為了使本實用新型的目的、技術方案及優(yōu)點更加清楚明白,
以下結合附圖及實施 例,對本實用新型進行進一步詳細說明。應當理解,此處所描述的具體實施例僅僅用以解釋 本實用新型,并不用于限定本實用新型。本說明書(包括任何附加權利要求、摘要和附圖)中公開的任一特征,除非特別敘 述,均可被其它等效或具有類似目的的替代特征加以替換。即,除非特別敘述,每個特征只 是一系列等效或類似特征中的一個例子而已。請參閱圖1所示本發(fā)明單電源降壓式待機技術,包括整流濾波電路、主變換器、 開關電路控制電路、Vcc供電電路、基準放大電路、主供電電路、參考取樣等電路,還包括待 機供電電路,待機控制電路。其中待機供電電路與待機控制電路、電壓取樣電路以及主供電 電路連接,待機控制電路接收到STB信號進行待機控制。電源在正常工作時,主供電電路通過二極管由待機供電電路分兩路,一路向參考 電壓取樣電路提供取樣電壓,另一路向待機部分電路提供工作電壓。主供電電路保持正常 的供電。當待機控制電路當接收到STB待機命令時,待機控制電路將高出原來待機供電電 壓幾倍或十幾倍的待機繞組上的電壓通過待機供電電路連通到參考電壓取樣電路上,電壓 取樣電路通過開關電源控制電路的調整,保持相同的待機供電電壓輸出。此時參考繞組發(fā) 生了改變,相同的電壓但取樣繞組的匝數(shù)增加了幾倍或十幾倍,因此主供電路的電壓也做 相應比例的下降,近似為零伏相當于關斷了主供電的電壓,實現(xiàn)了待機的目的。當STB待機 命令使待機控制電路停止工作時,主供電電路又開始供電。如圖2所示,待機控制電路包括兩只三極管其中一只三極管為PNP三極管另一只 為NPN三極管以及一個待機控制繞組和一只二極管。本示例所述的PNP的發(fā)射極與待機供 電電路連接,基極連接PNP的集電極,NPN三極管的基極與STB信號連接??刂芐TB信號通 過NPN三極管控制PNP三極管的開通和關斷達到電源待機和工作的目的。當NPN三極管的 基極STB信號為高電平時,NPN三極管導通PNP三極管的基極低電平,PNP三極管導通。將待機控制繞組經(jīng)二極管整流濾波后的電壓連接到待機供電電路。當NPN三極管的基極STB 信號為低電平時NPN三極管截止PNP三極管的基極高電平,PNP三極管截止。將待機控制 繞組經(jīng)二極管整流濾波后的電壓與待機供電電路斷開。如圖3所示,所述待機供電電路分5路,一路通過兩只二極管連到待機控制電路, 一路通過一只二極管接到主供電電路,一路直接連接到電壓取樣電路,一路通過一只電阻 連接到光電耦合以及通過一只二極管主供電路電路的濾波前級。當待機控制繞組的電壓經(jīng) PNP三極管導通輸入時,待機控制繞組電壓經(jīng)一路經(jīng)二極管和電阻為光電耦合電路提供電 壓,另一路通過二極管連接到電壓取樣電路,取樣電路通過光電耦合電路、開關電源控制電 路、主變換器進行電壓調整使原來的待機控制繞組電壓降到待機供電電壓,為待機供電路 輸出提供電壓,與此同時主供電電路與待機控制繞組是同一個主變換器,主供電電壓將與 待機控制繞組電壓相同比例的下降,只要比例合適主供電電壓將降到近似為零,即關斷了 主供電電壓,達到了待機的目的。當PNP三極管截止時沒有待機控制繞組的電壓輸入,此時主供電電路維持正常的 輸出外,另一路通過二極管連接到電壓取樣電路,取樣電路通過光電耦合電路、開關電源控 制電路、主變換器進行電壓調整使主供電繞組的電壓為待機供電電壓,為待機供電路輸出 提供電壓,保持正常的工作狀態(tài)。所述待機控制電路包括兩只三極管,其中一只三極管為PNP三極管Q1,另一只為 NPN三極管Q2,所述的PNP三極管Ql的集電極與前述待機供電電路連接,所述PNP三極管 Ql的基極通過電阻Rl連接所述PNP三極管Ql的發(fā)射極,該PNP三極管Ql的基極通過電阻 R2連接NPN三極管Q2的集電極;NPN三極管Q2的發(fā)射極接地并連接到電容C3的負極,電 容C3的正極與所述待機供電電路連接,所述NPN三極管Q2的基極通過電阻R4與前述STB 待機信號連接,電阻R3和電容C2并聯(lián)后一端接地,另一端與前述NPN三極管Q2的基極相 連接。同時,所述待機供電電路和所述參考取樣電路分別與二極管D10、二極管D20的陰 極連接,且該待機供電電路連接電容ClO的正極,該電容ClO負極接地;所述主供電電路連 接到所述二極管DlO的陽極,所述待機控制電路同時連接到前述二極管D20的陽極和二極 管D30的陽極,所述光電耦合器連接電阻RlO的一端,該電阻RlO的另一端同時連接到前 述二極管D30的陰極和二極管D40的陰極,前述二極管D40的陽極與前述主供電電路的濾 波前級相連接。所述待機供電電路的電壓輸出值在前述單電源待機時和不待機時是相同 的。以上所描述的最佳實例僅是對本發(fā)明進行闡述和說明,但并不限于所公開的具體 任何形式,進行許多的修改和變化是可能的。以上所述僅為本實用新型的較佳實施例而已,并不用以限制本實用新型,凡在本 實用新型的精神和原則之內所作的任何修改、等同替換和改進等,均應包含在本實用新型 的保護范圍之內。
權利要求一種單電源降壓式待機電路,包括整流濾波電路、主變換器、開關電路控制電路、Vcc供電電路、基準放大電路、光電耦合器、主供電電路、參考取樣電路,其特征在于還包括待機供電電路和待機控制電路。
2.根據(jù)權利要求1所述的單電源降壓式待機電路,其特征在于所述待機控制電路包 括兩只三極管,其中一只三極管為PNP三極管(Ql ),另一只為NPN三極管(Q2),所述的PNP 三極管(Ql)的集電極與待機供電電路(1)連接,所述PNP三極管(Ql)的基極連接電阻(Rl) 一端,該電阻(Rl)另一端連接所述PNP三極管(Ql)的發(fā)射極,該PNP三極管(Ql)的基極同 時連接電阻(R2) —端,該電阻(R2)另一端連接NPN三極管(Q2)的集電極;NPN三極管(Q2) 的發(fā)射極接地并連接到電容(C3)的負極,電容(C3)的正極與所述待機供電電路(1)連接, 所述NPN三極管(Q2)的基極連接電阻(R4)—端,該電阻(R4)另一端與前述STB待機信號 連接,電阻(R3)和電容(C2)并聯(lián)后一端接地,另一端與前述NPN三極管(Q2)的基極相連 接。
3.根據(jù)權利要求1所述的單電源降壓式待機電路,其特征在于所述待機供電電路(7) 和所述參考取樣電路(3)與二極管(DlO)和二極管(D20)的陰極同時連接,且該待機供電電 路(7)連接電容(ClO)的正極,該電容(ClO)負極接地;所述主供電電路(8)連接到所述二 極管(DlO)的陽極,所述待機控制電路(4)同時連接到前述二極管(D20)的陽極和二極管 (D30)的陽極,所述光電耦合器(5)連接電阻(RlO)的一端,該電阻(RlO)的另一端同時連 接到前述二極管(
專利摘要本實用新型公開了一種新型的電源待機電路,是通過控制信號來使電源自身進入工作和待機狀態(tài),而且不需要其他任何的輔助電源,區(qū)別于傳統(tǒng)的電源待機方式,該電源的輸出電壓由待機供電電壓和主供電電壓兩部分組成;當電源接收到待機信號時關斷主供電電壓降低功耗,待機供電電壓保持不變,繼續(xù)為待機控制電路提供工作電壓,主供電電壓關斷時不是真正意義上的關斷,而是采用按一定比例降低輸出電壓的方式來實現(xiàn)待機,降低電壓的比例越大待機功耗就越低,此項待機技術電源響應快速可靠,待機功耗超低,成本低,易于移植和普及。
文檔編號H02M7/217GK201766516SQ201020262128
公開日2011年3月16日 申請日期2010年7月19日 優(yōu)先權日2010年7月19日
發(fā)明者唐勤華, 王華書, 雷宏 申請人:四川九州電子科技股份有限公司