專利名稱:供電延遲電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種電路技術(shù),特別涉及一種供電延遲電路。
背景技術(shù):
傳統(tǒng)的供電電路都是同時(shí)向多個(gè)負(fù)載提供電能,而在負(fù)載上電的瞬間將產(chǎn)生較大的瞬間沖擊電流,這樣一方面使供電電路中的瞬間電流較大,容易造成供電電路的燒毀;另外一方面將引起提供電能給供電電路的供電電網(wǎng)的瞬間電壓波動(dòng),可能對(duì)供電電網(wǎng)造成損壞
發(fā)明內(nèi)容
有鑒于此,有必要提供一種能使多個(gè)負(fù)載分時(shí)啟動(dòng)的供電延遲電路。一種供電延遲電路,其用于對(duì)多個(gè)負(fù)載供電;所述供電延遲電路包括一第一供電電路、一第二供電電路及一第三供電電路,所述每個(gè)供電電路均與一觸發(fā)端相連接;各供電電路均包括一開(kāi)關(guān)單兀,所述開(kāi)關(guān)單兀包括一第一端、一第二端及一用于控制第一端和第二端的通斷的控制端,所述第一端與一電源相連接,所述第二端與一負(fù)載相連接,所述控制端與所述觸發(fā)端相連接;第二供電電路與第三供電電路均還包括一延時(shí)電路,所述延時(shí)電路連接于所述觸發(fā)端與所述開(kāi)關(guān)單元的第一端之間;該第三供電電路中的延時(shí)電路的延時(shí)時(shí)間大于第二供電電路中的延時(shí)電路的延時(shí)時(shí)間。本發(fā)明提供的供電延遲電路通過(guò)在第二供電電路和第三供電電路中分別設(shè)置延時(shí)時(shí)間不相同的延時(shí)電路,使得分別與第一、第二、第三供電電路相連接的負(fù)載分時(shí)啟動(dòng),有效降低了多個(gè)負(fù)載因同時(shí)啟動(dòng)所產(chǎn)生的瞬間大電流對(duì)整個(gè)供電電路的影響。
圖I是本發(fā)明實(shí)施方式提供的供電延遲電路的功能模塊圖。圖2是圖I中的供電延遲電路的延時(shí)電路的電路圖。主要元件符號(hào)說(shuō)明
權(quán)利要求
1.一種供電延遲電路,其用于對(duì)多個(gè)負(fù)載供電;所述供電延遲電路包括一第一供電電路、一第二供電電路及一第三供電電路,所述每個(gè)供電電路均與一觸發(fā)端相連接;各供電電路均包括一開(kāi)關(guān)單元,所述開(kāi)關(guān)單元包括一第一端、一第二端及一用于控制第一端和第二端的通斷的控制端,所述第一端與一電源相連接,所述第二端與一負(fù)載相連接,所述控制端與所述觸發(fā)端相連接;第二供電電路與第三供電電路均還包括一延時(shí)電路,所述延時(shí)電路連接于所述觸發(fā)端與所述開(kāi)關(guān)單元的第一端之間;該第三供電電路中的延時(shí)電路的延時(shí)時(shí)間大于第二供電電路中的延時(shí)電路的延時(shí)時(shí)間。
2.如權(quán)利要求I所述的供電延遲電路,其特征在于所述延時(shí)電路包括一延時(shí)芯片、一第一電阻、一第一電容及一第二電容;所述延時(shí)芯片包括一基準(zhǔn)端、一偵測(cè)端、一輸入端及一輸出端;所述第一電阻的一端與一電壓源相連接,另一端與基準(zhǔn)端相連接;所述第一電容的一端與基準(zhǔn)端相連接,另一端接地;所述第二電容的一端與偵測(cè)端相連接,另一端接地;所述輸入端與觸發(fā)端相連接,所述輸出端與所述開(kāi)關(guān)單元的控制端相連接;當(dāng)所述偵測(cè)端的電壓高于基準(zhǔn)端的電壓時(shí),所述輸入端與輸出端相導(dǎo)通。
3.如權(quán)利要求2所述的供電延遲電路,其特征在于所述延時(shí)電路還包括一第二電阻、一第三電阻及一第三電容;所述延時(shí)芯片還包括一電源端及一接地端,所述電源端與所述電壓源相連接,所述接地端接地;所述第二電阻連接在所述輸入端和電源端之間;所述第三電阻連接在所述輸出端與電源端之間;所述第三電容的一端與所述電源端相連接,另一端接地。
4.如權(quán)利要求2所述的供電延遲電路,其特征在于所述延時(shí)電路通過(guò)改變所述第二電容的參數(shù)以改變?cè)撗訒r(shí)電路的延時(shí)時(shí)間。
5.如權(quán)利要求I所述的供電延遲電路,其特征在于所述開(kāi)關(guān)單元為一NPN型三極管,所述第一端為集電極,所述第二端為發(fā)射極,所述控制端為基極。
6.如權(quán)利要求I所述的供電延遲電路,其特征在于所述供電延遲電路還包括一控制芯片,所述控制芯片包括多個(gè)所述觸發(fā)端,并同時(shí)向多個(gè)所述觸發(fā)端發(fā)出觸發(fā)信號(hào)。
全文摘要
本發(fā)明提供一種供電延遲電路,其包括第一供電電路、第二供電電路及第三供電電路,每個(gè)供電電路均與一觸發(fā)端相連接;各供電電路均包括一開(kāi)關(guān)單元,開(kāi)關(guān)單元包括第一端、第二端及用于控制第一端和第二端的通斷的控制端,第一端與一電源相連接,第二端與一負(fù)載相連接,控制端與觸發(fā)端相連接;第二供電電路與第三供電電路均還包括一延時(shí)電路,延時(shí)電路連接于觸發(fā)端與開(kāi)關(guān)單元的第一端之間;該第三供電電路中的延時(shí)電路的延時(shí)時(shí)間大于第二供電電路中的延時(shí)電路的延時(shí)時(shí)間。通過(guò)在第二供電電路和第三供電電路中分別設(shè)置延時(shí)時(shí)間不相同的延時(shí)電路,使得分別與第一、第二、第三供電電路相連接的負(fù)載分時(shí)啟動(dòng)。
文檔編號(hào)H02J1/10GK102761110SQ20111010503
公開(kāi)日2012年10月31日 申請(qǐng)日期2011年4月26日 優(yōu)先權(quán)日2011年4月26日
發(fā)明者胡文森, 陳國(guó)義 申請(qǐng)人:鴻富錦精密工業(yè)(深圳)有限公司, 鴻海精密工業(yè)股份有限公司