欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

一種基于fpga驅動發(fā)生的級聯(lián)型多電平變頻器的制作方法

文檔序號:7458753閱讀:256來源:國知局
專利名稱:一種基于fpga驅動發(fā)生的級聯(lián)型多電平變頻器的制作方法
技術領域
本發(fā)明屬于變頻控制技術領域,具體涉及一種基于FPGA(現(xiàn)場可編程門陣列)驅動發(fā)生的級聯(lián)型多電平變頻器。
背景技術
交流變頻技術在中大功率調(diào)速裝置中的應用已成為國內(nèi)外交流調(diào)速系統(tǒng)的熱點之一。傳統(tǒng)的雙電平變頻器在高壓大功率應用中存在以下諸多問題(1)開關頻率高,開關損耗大;( 所需變壓器價格高、體積大、能耗高;C3)采用器件串聯(lián),需要復雜的動態(tài)均壓電路等。多電平變頻器采用新型的電路拓撲結構,在減少了輸出變壓器和動態(tài)均壓電路的同時,只需較低的開關頻率就能得到高質量的輸出波形,提高了變頻系統(tǒng)運行效率。目前的多電平變頻器逆變部分的電路拓撲以具有獨立直流電源的級聯(lián)型逆變電路最為常用。這種電路中每級單元由一路直流電源單獨供電的全橋電路構成。如每個單元輸出二電平(0,1)邏輯,則三相N級N+1電平的變頻器需要3*N路SPWM(Sinusoidal PWM) 信號。如每個單元輸出三電平(0,1,-1)邏輯,則三相N級2*N+1電平的變頻器需要6*N路 SPWM信號。因此,多路獨立SPWM信號的產(chǎn)生是級聯(lián)型多電平變頻器實現(xiàn)的必要條件。在實際應用中,如功能強大,適合于電機控制的DSP芯片TMS320C2812最多也只能提供12路脈沖;因此數(shù)目有限的獨立SPWM信號限制了多電平變頻器的電平數(shù),也限制了變頻器性能的提升。

發(fā)明內(nèi)容
針對現(xiàn)有技術所存在的上述技術缺陷,本發(fā)明提供了一種基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,能夠產(chǎn)生多路SPWM驅動信號,電路結構簡單、緊湊。一種基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,包括變頻控制器,所述的變頻控制器連接有FPGA ;所述的FPGA包括總線接口模塊、分頻模塊、正弦波發(fā)生模塊、載波發(fā)生模塊和驅動信號發(fā)生模塊;其中總線接口模塊與變頻控制器和正弦波發(fā)生模塊相連,分頻模塊與正弦波發(fā)生模塊和載波發(fā)生模塊相連,驅動信號發(fā)生模塊與正弦波發(fā)生模塊和載波發(fā)生模塊相連。所述的總線接口模塊用于接收變頻控制器提供的控制信息,并把控制信息轉發(fā)給正弦波發(fā)生模塊。所述的分頻模塊用于接收給定的高頻時鐘,并對高頻時鐘進行分頻處理后向正弦波發(fā)生模塊和載波發(fā)生模塊提供低頻的時鐘信息;分頻模塊為分頻器。所述的正弦波發(fā)生模塊用于根據(jù)所述的控制信息以及時鐘信息,產(chǎn)生三相正弦波信號;所述的正弦波發(fā)生模塊包括一可控開關、一地址寄存器、一存儲器、一乘法器和兩個加法器;其中第一可控開關的輸入端與分頻模塊相連,控制端接收給定的使能信號,輸出端與地址寄存器的控制端和第一存儲器的控制端相連;第一加法器的輸入端與總線接口模塊相連,輸出端與地址寄存器的輸入端相連;地址寄存器的輸出端與第一加法器的加數(shù)端和第二加法器的加數(shù)端相連;第二加法器的三個輸入端分別接收給定的三組相位控制字, 三個輸出端分別與第一存儲器的三個輸入端相連;第一存儲器的三個輸出端分別與乘法器的三個輸入端相連;乘法器的乘數(shù)端與總線接口模塊相連,三個輸出端與驅動信號發(fā)生模塊相連。所述的載波發(fā)生模塊用于根據(jù)所述的時鐘信息,產(chǎn)生N路三角載波信號,N為多電平變頻器的級數(shù);所述的載波發(fā)生模塊包括一可控開關、一計數(shù)器、一加法器和一存儲器; 其中第二可控開關的輸入端與分頻模塊相連,控制端接收給定的使能信號,輸出端與計數(shù)器的控制端和第二存儲器的控制端相連;第三加法器的N個輸入端分別接收給定的N組相位控制字,加數(shù)端與計數(shù)器的輸出端相連,N個輸出端分別與第二存儲器的N個輸入端相連;第二存儲器的N個輸出端與驅動信號發(fā)生模塊相連。所述的第一存儲器和第二存儲器內(nèi)分別存儲有正弦波波形和三角載波波形。所述的驅動信號發(fā)生模塊用于將所述的三相正弦波信號與N路三角載波信號進行比較,產(chǎn)生N對互補的驅動信號;所述的驅動信號發(fā)生模塊為由3N個信號比較合成單元組成的NX3的單元陣列,所述的信號比較合成單元的第一輸入端與正弦波發(fā)生模塊相連, 第二輸入端與載波發(fā)生模塊相連,兩個輸出端輸出一對互補的驅動信號。所述的信號比較合成單元包括一比較器、一延時器、一與門和一或非門;其中比較器的兩個輸入端分別為信號比較合成單元的兩個輸入端,輸出端與延時器的輸入端、與門的第一輸入端和或非門的第一輸入端相連;延時器的輸出端與與門的第二輸入端和或非門的第二輸入端相連;與門的輸出端和或非門的輸出端分別為信號比較合成單元的兩個輸出端。本發(fā)明的有益效果為(1)本發(fā)明利用FPGA的高速性能和本身集成的上萬個邏輯和嵌入式存儲器件,把 SPWM信號發(fā)生所需的數(shù)據(jù)存儲、地址發(fā)生和控制電路等全部集成進一塊芯片中,使得變頻系統(tǒng)集成度高、部件數(shù)量少、成本低、可靠性高;且FPGA工作頻率高,通用I/O資源豐富,能滿足系統(tǒng)實時性要求,各路信號可并行處理且互不影響。(2)本發(fā)明采用移相載波SPWM技術,降低了開關頻率,提高了邊帶諧波階次,使得變頻系統(tǒng)開關損耗更低,諧波含量更少。(3)本發(fā)明采用矩陣式信號比較合成結構,器件資源利用率高,提高了 FPGA的工作效率,減輕了控制系統(tǒng)的負擔,進而實現(xiàn)多路SPWM驅動信號的輸出,對于超過五電平的變頻器亦能適用。(4)由于FPGA容易實現(xiàn)邏輯重構,故本發(fā)明易于在系統(tǒng)編程且有眾多功能強大的 EDA軟件支持,簡化了系統(tǒng)的開發(fā)和升級過程。


圖1為本發(fā)明的結構示意圖。圖2為正弦波發(fā)生模塊的結構示意圖。圖3為載波發(fā)生模塊的結構示意圖。圖4為驅動信號發(fā)生模塊的結構示意圖。
圖5為信號比較合成單元的結構示意圖。
具體實施例方式為了更為具體地描述本發(fā)明,下面結合附圖及具體實施方式
對本發(fā)明的技術方案及其相關原理進行詳細說明。如圖1所示,一種基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,包括變頻控制器和與變頻控制器相連的FPGA ;本實施例中,F(xiàn)PGA采用Altera公司Stratix III系列型號為 EP3SL150的芯片,變頻控制器采用ST公司型號為STM32F103的MCU芯片。FPGA包括總線接口模塊、分頻模塊、正弦波發(fā)生模塊、載波發(fā)生模塊和驅動信號發(fā)生模塊;其中總線接口模塊用于接收變頻控制器提供的控制信息,并把控制信息轉發(fā)給正弦波發(fā)生模塊;其與變頻控制器和正弦波發(fā)生模塊相連。分頻模塊用于接收給定的高頻時鐘,并對高頻時鐘進行分頻處理后向正弦波發(fā)生模塊和載波發(fā)生模塊提供低頻的時鐘信息;其與正弦波發(fā)生模塊和載波發(fā)生模塊相連;本實施例中,分頻模塊為分頻器。正弦波發(fā)生模塊用于根據(jù)控制信息以及時鐘信息,產(chǎn)生三相正弦波信號;其與驅動信號發(fā)生模塊相連;如圖2所示,正弦波發(fā)生模塊包括一可控開關、一地址寄存器、一存儲器、一乘法器和兩個加法器;其中第一可控開關的輸入端與分頻模塊相連并接收低頻時鐘CLK,控制端接收給定的使能信號,輸出端與地址寄存器的控制端和第一存儲器的控制端相連;第一加法器Jl的輸入端與總線接口模塊相連并接收頻率控制信息,輸出端與地址寄存器的輸入端相連;地址寄存器的輸出端與第一加法器Jl的加數(shù)端和第二加法器J2的加數(shù)端相連;第二加法器J2的三個輸入端分別接收給定的三組相位控制字,三個輸出端分別與第一存儲器的三個輸入端相連;第一存儲器的三個輸出端分別與乘法器的三個輸入端相連;乘法器的乘數(shù)端與總線接口模塊相連并接收幅值控制信息,三個輸出端與驅動信號發(fā)生模塊相連并輸出三相正弦波信號(SineA、SineB, SineC);第一存儲器內(nèi)分別存儲有正弦波波形。正弦波發(fā)生模塊采用直接頻率合成(DDS)技術,實現(xiàn)三相SPWM的正弦調(diào)制信號輸出,一周期正弦波形數(shù)據(jù)以相位為地址預先存貯于第一存儲器內(nèi);地址寄存器根據(jù)頻率控制字滾動輸出地址碼,三相相位碼由地址碼和三相相位控制字求和得到;根據(jù)三相相位碼訪問第一存儲器中相應單元讀取波形數(shù)據(jù),并通過乘法器根據(jù)幅值控制字調(diào)節(jié)后輸出。載波發(fā)生模塊用于根據(jù)時鐘信息,產(chǎn)生N路三角載波信號;其與驅動信號發(fā)生模塊相連,N為多電平變頻器的級數(shù);如圖3所示,載波發(fā)生模塊包括一可控開關、一計數(shù)器、 一加法器和一存儲器;其中第二可控開關的輸入端與分頻模塊相連并接收低頻時鐘CLK, 控制端接收給定的使能信號,輸出端與計數(shù)器的控制端和第二存儲器的控制端相連;第三加法器J3的N個輸入端分別接收給定的N組相位控制字,加數(shù)端與計數(shù)器的輸出端相連,N 個輸出端分別與第二存儲器的N個輸入端相連;第二存儲器的N個輸出端與驅動信號發(fā)生模塊相連并輸出N路三角載波信號(Carrierl、Carrier2……CarrierN);第二存儲器內(nèi)分別存儲有三角載波波形。載波發(fā)生模塊通過N個不同的相位控制字作用,從第二存儲器中讀取波形數(shù)據(jù)輸出,形成N個均勻相移的三角載波。驅動信號發(fā)生模塊用于將三相正弦波信號與N路三角載波信號進行比較,產(chǎn)生N 對互補的驅動信號;其與外部驅動電路相連;如圖4所示,驅動信號發(fā)生模塊為由3N個信號比較合成單元D組成的NX3的單元陣列,單元陣列中第i行的任一信號比較合成單元的第一輸入端與正弦波發(fā)生模塊相連并接收對應的一相正弦波信號,第二輸入端與載波發(fā)生模塊相連并接收第i三角載波信號,兩個輸出端與外部驅動電路相連并輸出一對互補的驅動信號。驅動信號發(fā)生模塊將N個移相三角載波通過矩陣方式分別與三相正弦調(diào)制波進行數(shù)值比較,3N個比較結果經(jīng)過死區(qū)控制以互補的二值邏輯形式輸出。如圖5所示,信號比較合成單元包括一比較器、一延時器、一與門和一或非門;其中比較器的兩個輸入端分別為信號比較合成單元的兩個輸入端并接收正弦波信號和三角載波信號,輸出端與延時器的輸入端、與門的第一輸入端和或非門的第一輸入端相連;延時器的輸出端與與門的第二輸入端和或非門的第二輸入端相連;與門的輸出端和或非門的輸出端分別為信號比較合成單元的兩個輸出端并輸出一對互補的驅動信號。三角載波與正弦調(diào)制波信號比較結果經(jīng)過延時后再與原比較信號進行與和或非邏輯運算,兩個運算結果即為帶死區(qū)控制的上、下橋臂驅動信號的一部分,延遲時間就是死區(qū)時間,一般取決于功率開關管的關斷時間。
權利要求
1.一種基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,包括變頻控制器;其特征在于所述的變頻控制器連接有FPGA ;所述的FPGA包括總線接口模塊、分頻模塊、正弦波發(fā)生模塊、載波發(fā)生模塊和驅動信號發(fā)生模塊;其中總線接口模塊與變頻控制器和正弦波發(fā)生模塊相連,分頻模塊與正弦波發(fā)生模塊和載波發(fā)生模塊相連,驅動信號發(fā)生模塊與正弦波發(fā)生模塊和載波發(fā)生模塊相連。
2.根據(jù)權利要求1所述的基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,其特征在于所述的正弦波發(fā)生模塊包括一可控開關、一地址寄存器、一存儲器、一乘法器和兩個加法器; 其中第一可控開關的輸入端與分頻模塊相連,控制端接收給定的使能信號,輸出端與地址寄存器的控制端和第一存儲器的控制端相連;第一加法器的輸入端與總線接口模塊相連, 輸出端與地址寄存器的輸入端相連;地址寄存器的輸出端與第一加法器的加數(shù)端和第二加法器的加數(shù)端相連;第二加法器的三個輸入端分別接收給定的三組相位控制字,三個輸出端分別與第一存儲器的三個輸入端相連;第一存儲器的三個輸出端分別與乘法器的三個輸入端相連;乘法器的乘數(shù)端與總線接口模塊相連,三個輸出端與驅動信號發(fā)生模塊相連。
3.根據(jù)權利要求1所述的基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,其特征在于所述的載波發(fā)生模塊包括一可控開關、一計數(shù)器、一加法器和一存儲器;其中第二可控開關的輸入端與分頻模塊相連,控制端接收給定的使能信號,輸出端與計數(shù)器的控制端和第二存儲器的控制端相連;第三加法器的N個輸入端分別接收給定的N組相位控制字,加數(shù)端與計數(shù)器的輸出端相連,N個輸出端分別與第二存儲器的N個輸入端相連;第二存儲器的N個輸出端與驅動信號發(fā)生模塊相連;N為多電平變頻器的級數(shù)。
4.根據(jù)權利要求1所述的基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,其特征在于所述的驅動信號發(fā)生模塊為由3N個信號比較合成單元組成的NX3的單元陣列,所述的信號比較合成單元的第一輸入端與正弦波發(fā)生模塊相連,第二輸入端與載波發(fā)生模塊相連,兩個輸出端輸出一對互補的驅動信號;N為多電平變頻器的級數(shù)。
5.根據(jù)權利要求4所述的基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,其特征在于所述的信號比較合成單元包括一比較器、一延時器、一與門和一或非門;其中比較器的兩個輸入端分別為信號比較合成單元的兩個輸入端,輸出端與延時器的輸入端、與門的第一輸入端和或非門的第一輸入端相連;延時器的輸出端與與門的第二輸入端和或非門的第二輸入端相連;與門的輸出端和或非門的輸出端分別為信號比較合成單元的兩個輸出端。
全文摘要
本發(fā)明公開了一種基于FPGA驅動發(fā)生的級聯(lián)型多電平變頻器,包括變頻控制器和與變頻控制器相連的FPGA;FPGA包括總線接口模塊、分頻模塊、正弦波發(fā)生模塊、載波發(fā)生模塊和驅動信號發(fā)生模塊。本發(fā)明采用移相載波SPWM技術,將N個載波與三相調(diào)制波分別進行比較,從而得到N個雙電平三相SPWM信號;本發(fā)明充分利用FPGA的特性,把SPWM信號發(fā)生所需的數(shù)據(jù)存儲、地址發(fā)生和控制電路等全部集成進一塊芯片中,使得變頻系統(tǒng)集成度高、部件數(shù)量少、成本低、可靠性高;且器件資源利用率高,降低了開關頻率,提高了邊帶諧波階次,使得變頻系統(tǒng)開關損耗更低,諧波含量更少。
文檔編號H02M7/483GK102545680SQ201210030509
公開日2012年7月4日 申請日期2012年2月10日 優(yōu)先權日2012年2月10日
發(fā)明者萬剛, 馮成杰, 方天戈, 朱毅, 潘理富, 焦新平, 熊亭亭, 王萬林, 程平, 蔣侃 申請人:浙江日風電氣有限公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
团风县| 玛沁县| 谢通门县| 伊宁市| 鸡西市| 都匀市| 徐州市| 华池县| 扎赉特旗| 阿克苏市| 行唐县| 容城县| 湘西| 黎城县| 克拉玛依市| 庆云县| 呼伦贝尔市| 固镇县| 桑日县| 镇康县| 平舆县| 巧家县| 城固县| 新津县| 北海市| 三原县| 长寿区| 麻江县| 达孜县| 芒康县| 绥芬河市| 玛纳斯县| 江川县| 崇左市| 浦江县| 类乌齐县| 怀远县| 苏尼特左旗| 无为县| 镇原县| 潢川县|