消除短路導(dǎo)通的驅(qū)動電路及其開關(guān)電源的制作方法
【專利摘要】本實(shí)用新型公開了一種消除短路導(dǎo)通的驅(qū)動電路及其開關(guān)電源。帶有消除短路導(dǎo)通驅(qū)動電路的開關(guān)電源,包括輸入端電路、輸出端電路、脈寬調(diào)制信號產(chǎn)生電路和消除短路導(dǎo)通的驅(qū)動電路,消除短路導(dǎo)通的驅(qū)動電路包括第一或非門、第一反相器、第二反相器、第三反相器、所述第一驅(qū)動管上管PMOS管、第一與非門、第四反相器、第五反相器、第六反相器和第一驅(qū)動管下管NMOS管。利用本實(shí)用新型提供的消除短路導(dǎo)通的驅(qū)動電路能消除驅(qū)動管短路導(dǎo)通。
【專利說明】消除短路導(dǎo)通的驅(qū)動電路及其開關(guān)電源
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及驅(qū)動電路,尤其涉及用于開關(guān)電源的驅(qū)動電路。
【背景技術(shù)】
[0002]在開關(guān)電源運(yùn)行過程中會出現(xiàn)驅(qū)動電路上管和下管導(dǎo)通時(shí)間重疊的機(jī)會,這時(shí)會有大電流經(jīng)過輸入電壓直接從驅(qū)動上管和驅(qū)動下管流到地,形成短路導(dǎo)通現(xiàn)象,燒壞驅(qū)動管,為了對這種現(xiàn)象進(jìn)行消除,就設(shè)計(jì)了消除短路導(dǎo)通的驅(qū)動電路。
【發(fā)明內(nèi)容】
[0003]本實(shí)用新型旨在解決現(xiàn)有技術(shù)的不足,提供一種用于開關(guān)電源的消除短路導(dǎo)通的驅(qū)動電路。
[0004]帶有消除短路導(dǎo)通驅(qū)動電路的開關(guān)電源,包括輸入端電路、輸出端電路、脈寬調(diào)制信號產(chǎn)生電路和消除短路導(dǎo)通的驅(qū)動電路:
[0005]所述輸入端電路是連接輸入電壓;
[0006]所述輸出端電路是把所得到的電壓輸出;
[0007]所述脈寬調(diào)制信號產(chǎn)生電路是產(chǎn)生脈寬調(diào)制信號;
[0008]所述消除短路導(dǎo)通的驅(qū)動電路是為了消除驅(qū)動管上管和下管短路導(dǎo)通。
[0009]所述消除短路導(dǎo)通的驅(qū)動電路包括第一或非門、第一反相器、第二反相器、第三反相器、所述第一驅(qū)動管上管PMOS管、第一與非門、第四反相器、第五反相器、第六反相器和第一驅(qū)動管下管NMOS管:
[0010]所述第一或非門的一輸入端接所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號,另一輸入端接所述第六反相器的輸出端和所述第一驅(qū)動管下管NMOS管的柵極,輸出端接所述第一反相器的輸入端;
[0011]所述第一反相器的輸入端接所述第一或非門的輸出端,輸出端接所述第二反相器的輸入端;
[0012]所述第二反相器的輸入端接所述第一反相器的輸出端,輸出端接所述第三反相器的輸入端;
[0013]所述第三反相器的輸入端接所述第二反相器的輸出端,輸出端接所述第一與非門的一輸入端和所述第一驅(qū)動管上管PMOS管的柵極;
[0014]所述第一驅(qū)動管上管PMOS管的柵極接所述第三反相器的輸出端和所述第一與非門的一輸入端,源極接所述輸入電路的橋堆輸出,漏極接所述輸入電路的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管下管NMOS管的漏極;
[0015]所述第一與非門的一輸入端接接所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號,另一輸入端接所述第三反相器的輸出端和所述第一驅(qū)動管上管PMOS管的柵極,輸出端接所述第四反相器的輸入端;
[0016]所述第四反相器的輸入端接所述第一與非門的輸出端,輸出端接所述第五反相器的輸入端;
[0017]所述第五反相器的輸入端接所述第四反相器的輸出端,輸出端接所述第六反相器的輸入端;
[0018]所述第六反相器的輸入端接所述第五反相器的輸出端,輸出端接所述一或非門的一輸入端和所述第一驅(qū)動管下管NMOS管的柵極;
[0019]所述第一驅(qū)動管下管NMOS管的柵極接所述第六反相器的輸出端和所述第一或非門的一輸入端,源極接地,漏極接所述輸入電路的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管上管PMOS管的漏極。
[0020]當(dāng)所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號為高電平時(shí),所述第一或非門輸出為低電平,再經(jīng)過所述第一反相器、所述第二反相器、所述第三反相器三個反相器進(jìn)行驅(qū)動,到達(dá)所述第一驅(qū)動管上管PMOS管的柵極為高電平,關(guān)閉所述第一驅(qū)動管上管PMOS管,這一信號還需要經(jīng)過所述第一與非門、第四反相器、第五反相器、第六反相器這四個門延遲時(shí)間才能達(dá)到所述第一驅(qū)動管下管NMOS管的柵極,到達(dá)所述第一驅(qū)動管下管NMOS管的柵極的信號為高電平,使得所述第一驅(qū)動管下管NMOS管導(dǎo)通,這一導(dǎo)通是在所述第一驅(qū)動管上管PMOS管關(guān)閉后經(jīng)過四個門延遲時(shí)間后發(fā)生的,完全避開了所述第一驅(qū)動管上管PMOS管的導(dǎo)通時(shí)間,這樣就不會使得上下管同時(shí)導(dǎo)通,消除了短路導(dǎo)通。
[0021]當(dāng)所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號為低電平時(shí),所述第一與非門輸出為高電平,再經(jīng)過所述第四反相器、所述第五反相器、所述第六反相器三個反相器進(jìn)行驅(qū)動,到達(dá)所述第一驅(qū)動管下管NMOS管的柵極為低電平,關(guān)閉所述第一驅(qū)動管下管NMOS管,這一信號還需要經(jīng)過所述第一或非門、第一反相器、第二反相器、第三反相器這四個門延遲時(shí)間才能達(dá)到所述第一驅(qū)動管上管PMOS管的柵極,到達(dá)所述第一驅(qū)動管上管PMOS管的柵極的信號為低電平,使得所述第一驅(qū)動管上管PMOS管導(dǎo)通,這一導(dǎo)通是在所述第一驅(qū)動管下管NMOS管關(guān)閉后經(jīng)過四個門延遲時(shí)間后發(fā)生的,完全避開了所述第一驅(qū)動管下管NMOS管的導(dǎo)通時(shí)間,這樣就不會使得上下管同時(shí)導(dǎo)通,消除了短路導(dǎo)通。
【專利附圖】
【附圖說明】
[0022]圖1為本實(shí)用新型的帶有消除短路導(dǎo)通的驅(qū)動電路的開關(guān)電源的電路圖。
【具體實(shí)施方式】
[0023]以下結(jié)合附圖對本實(shí)用新型內(nèi)容進(jìn)一步說明。
[0024]帶有消除短路導(dǎo)通驅(qū)動電路的開關(guān)電源,如圖1所示,包括輸入端電路100、輸出端電路200、脈寬調(diào)制信號產(chǎn)生電路300和消除短路導(dǎo)通的驅(qū)動電路400:
[0025]所述輸入端電路100是連接輸入電壓;
[0026]所述輸出端電路200是把所得到的電壓輸出;
[0027]所述脈寬調(diào)制信號產(chǎn)生電路300是產(chǎn)生脈寬調(diào)制信號;
[0028]所述消除短路導(dǎo)通的驅(qū)動電路400是為了消除驅(qū)動管上管和下管短路導(dǎo)通。
[0029]所述消除短路導(dǎo)通的驅(qū)動電路400包括第一或非門401、第一反相器402、第二反相器403、第三反相器404、所述第一驅(qū)動管上管PMOS管405、第一與非門406、第四反相器407、第五反相器408、第六反相器409和第一驅(qū)動管下管NMOS管410:
[0030]所述第一或非門401的一輸入端接所述脈寬調(diào)制信號產(chǎn)生電路300輸出的PWM信號,另一輸入端接所述第六反相器409的輸出端和所述第一驅(qū)動管下管NMOS管410的柵極,輸出端接所述第一反相器402的輸入端;
[0031]所述第一反相器402的輸入端接所述第一或非門401的輸出端,輸出端接所述第二反相器403的輸入端;
[0032]所述第二反相器403的輸入端接所述第一反相器402的輸出端,輸出端接所述第三反相器404的輸入端;
[0033]所述第三反相器404的輸入端接所述第二反相器403的輸出端,輸出端接所述第一與非門406的一輸入端和所述第一驅(qū)動管上管PMOS管405的柵極;
[0034]所述第一驅(qū)動管上管PMOS管405的柵極接所述第三反相器404的輸出端和所述第一與非門406的一輸入端,源極接所述輸入電路100的橋堆輸出,漏極接所述輸入電路100的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管下管NMOS管410的漏極;
[0035]所述第一與非門406的一輸入端接接所述脈寬調(diào)制信號產(chǎn)生電路300輸出的PWM信
[0036]號,另一輸入端接所述第三反相器404的輸出端和所述第一驅(qū)動管上管PMOS管405的柵極,輸出端接所述第四反相器407的輸入端;
[0037]所述第四反相器407的輸入端接所述第一與非門406的輸出端,輸出端接所述第五反相器408的輸入端;
[0038]所述第五反相器408的輸入端接所述第四反相器407的輸出端,輸出端接所述第六反相器409的輸入端;
[0039]所述第六反相器409的輸入端接所述第五反相器408的輸出端,輸出端接所述一或非門401的一輸入端和所述第一驅(qū)動管下管NMOS管410的柵極;
[0040]所述第一驅(qū)動管下管NMOS管410的柵極接所述第六反相器409的輸出端和所述第一或非門401的一輸入端,源極接地,漏極接所述輸入電路100的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管上管PMOS管405的漏極;
[0041]當(dāng)所述脈寬調(diào)制信號產(chǎn)生電路300輸出的PWM信號為高電平時(shí),所述第一或非門401輸出為低電平,再經(jīng)過所述第一反相器402、所述第二反相器403、所述第三反相器404三個反相器進(jìn)行驅(qū)動,到達(dá)所述第一驅(qū)動管上管PMOS管405的柵極為高電平,關(guān)閉所述第一驅(qū)動管上管PMOS管405,這一信號還需要經(jīng)過所述第一與非門406、第四反相器407、第五反相器408、第六反相器409這四個門延遲時(shí)間才能達(dá)到所述第一驅(qū)動管下管NMOS管410的柵極,到達(dá)所述第一驅(qū)動管下管NMOS管410的柵極的信號為高電平,使得所述第一驅(qū)動管下管NMOS管410導(dǎo)通,這一導(dǎo)通是在所述第一驅(qū)動管上管PMOS管405關(guān)閉后經(jīng)過四個門延遲時(shí)間后發(fā)生的,完全避開了所述第一驅(qū)動管上管PMOS管405的導(dǎo)通時(shí)間,這樣就不會使得上下管同時(shí)導(dǎo)通,消除了短路導(dǎo)通。
[0042]當(dāng)所述脈寬調(diào)制信號產(chǎn)生電路300輸出的PWM信號為低電平時(shí),所述第一與非門406輸出為高電平,再經(jīng)過所述第四反相器407、所述第五反相器408、所述第六反相器409三個反相器進(jìn)行驅(qū)動,到達(dá)所述第一驅(qū)動管下管NMOS管410的柵極為低電平,關(guān)閉所述第一驅(qū)動管下管NMOS管410,這一信號還需要經(jīng)過所述第一或非門401、第一反相器402、第二反相器403、第三反相器404這四個門延遲時(shí)間才能達(dá)到所述第一驅(qū)動管上管PMOS管405的柵極,到達(dá)所述第一驅(qū)動管上管PMOS管405的柵極的信號為低電平,使得所述第一驅(qū)動管上管PMOS管405導(dǎo)通,這一導(dǎo)通是在所述第一驅(qū)動管下管NMOS管410關(guān)閉后經(jīng)過四個門延遲時(shí)間后發(fā)生的,完全避開了所述第一驅(qū)動管下管NMOS管410的導(dǎo)通時(shí)間,這樣就不會使得上下管同時(shí)導(dǎo)通,消除了短路導(dǎo)通。
【權(quán)利要求】
1.帶有消除短路導(dǎo)通驅(qū)動電路的開關(guān)電源,包括輸入端電路、輸出端電路、脈寬調(diào)制信號產(chǎn)生電路和消除短路導(dǎo)通的驅(qū)動電路,其特征在于所述消除短路導(dǎo)通的驅(qū)動電路包括第一或非門、第一反相器、第二反相器、第三反相器、所述第一驅(qū)動管上管PMOS管、第一與非門、第四反相器、第五反相器、第六反相器和第一驅(qū)動管下管NMOS管: 所述第一或非門的一輸入端接所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號,另一輸入端接所述第六反相器的輸出端和所述第一驅(qū)動管下管NMOS管的柵極,輸出端接所述第一反相器的輸入端; 所述第一反相器的輸入端接所述第一或非門的輸出端,輸出端接所述第二反相器的輸入端; 所述第二反相器的輸入端接所述第一反相器的輸出端,輸出端接所述第三反相器的輸入端; 所述第三反相器的輸入端接所述第二反相器的輸出端,輸出端接所述第一與非門的一輸入端和所述第一驅(qū)動管上管PMOS管的柵極; 所述第一驅(qū)動管上管PMOS管的柵極接所述第三反相器的輸出端和所述第一與非門的一輸入端,源極接所述輸入電路的橋堆輸出,漏極接所述輸入電路的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管下管NMOS管的漏極; 所述第一與非門的一輸入端接接所述脈寬調(diào)制信號產(chǎn)生電路輸出的PWM信號,另一輸入端接所述第三反相器的輸出端和所述第一驅(qū)動管上管PMOS管的柵極,輸出端接所述第四反相器的輸入端; 所述第四反相器的輸入端接所述第一與非門的輸出端,輸出端接所述第五反相器的輸入端; 所述第五反相器的輸入端接所述第四反相器的輸出端,輸出端接所述第六反相器的輸入端; 所述第六反相器的輸入端接所述第五反相器的輸出端,輸出端接所述一或非門的一輸入端和所述第一驅(qū)動管下管NMOS管的柵極; 所述第一驅(qū)動管下管NMOS管的柵極接所述第六反相器的輸出端和所述第一或非門的一輸入端,源極接地,漏極接所述輸入電路的鉗位部分和變壓器的原邊線圈和所述第一驅(qū)動管上管PMOS管的漏極。
【文檔編號】H02M1/32GK204244064SQ201420724059
【公開日】2015年4月1日 申請日期:2014年11月27日 優(yōu)先權(quán)日:2014年11月27日
【發(fā)明者】王文建 申請人:浙江商業(yè)職業(yè)技術(shù)學(xué)院