本技術(shù)涉及虛擬仿真設(shè)備領(lǐng)域,更具體地說,涉及一種虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路。
背景技術(shù):
1、虛擬仿真設(shè)備通過步進(jìn)電機(jī)模塊實(shí)現(xiàn)驅(qū)動(dòng)步進(jìn)電機(jī)功能,電機(jī)通過驅(qū)動(dòng)信號(hào)進(jìn)行工作狀態(tài)的控制,但是電機(jī)的反電動(dòng)勢(shì)造成的高電壓大電流會(huì)反向進(jìn)入主控電路,從而損害控制芯片fpga。
技術(shù)實(shí)現(xiàn)思路
1、本實(shí)用新型要解決的技術(shù)問題在于,針對(duì)現(xiàn)有技術(shù)中電機(jī)的反電動(dòng)勢(shì)造成的高電壓大電流會(huì)反向進(jìn)入主控電路,從而損害控制芯片fpga的技術(shù)缺陷,提供了一種虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路。
2、本實(shí)用新型的一種虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,包括芯片tlp521_4以及芯片uln2003,tlp521_4的第2、4、6、8引腳依次用于連接fpga的4個(gè)控制信號(hào)輸出端,tlp521_4的第1、3、5、5引腳各自連接一輸入端電阻的一端,輸入端電阻的另一端接正電源,tlp521_4的第16、14、12、10引腳各自連接一集電極電阻的一端,集電極電阻的另一端接正電源,tlp521_4的第15、13、11、09引腳連接至uln2003的第1、2、3、4引腳,uln2003的第16、15、14、13引腳用于連接步進(jìn)電機(jī)的輸入端。
3、優(yōu)選地,在本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路中,所述輸入端電阻為10kω。
4、優(yōu)選地,在本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路中,所述集電極電阻為10kω。
5、優(yōu)選地,在本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路中,uln2003的第8、9引腳之間串接0.1μf的電容。
6、優(yōu)選地,在本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路中,所述fpga采用de10_standard實(shí)現(xiàn)。
7、優(yōu)選地,在本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路中,所述4個(gè)控制信號(hào)輸出端分別對(duì)應(yīng)de10_standard的hsmc_clkout_p2、hsmc_clkout_n2、hsmc_clkin_p2、hsmc_clkin_n2引腳。
8、本實(shí)用新型的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,通過光耦驅(qū)動(dòng)電路,提高了虛擬仿真設(shè)備的步進(jìn)電機(jī)模塊的穩(wěn)定性,有效的保護(hù)了控制信號(hào)源的安全,并且有效的防止負(fù)載干擾信號(hào)對(duì)控制信號(hào)源的干擾,提高了整個(gè)步進(jìn)電機(jī)控制系統(tǒng)的穩(wěn)定性和可靠性。本實(shí)用新型fpga的型號(hào)為de10_standard,de10_standard具有豐富的接口用于實(shí)現(xiàn)虛擬仿真設(shè)備的其他功能,從而實(shí)現(xiàn)fpga的共用。
1.一種虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,包括芯片tlp521_4以及芯片uln2003,tlp521_4的第2、4、6、8引腳依次用于連接fpga的4個(gè)控制信號(hào)輸出端,tlp521_4的第1、3、5、5引腳各自連接一輸入端電阻的一端,輸入端電阻的另一端接正電源,tlp521_4的第16、14、12、10引腳各自連接一集電極電阻的一端,集電極電阻的另一端接正電源,tlp521_4的第15、13、11、09引腳連接至uln2003的第1、2、3、4引腳,uln2003的第16、15、14、13引腳用于連接步進(jìn)電機(jī)的輸入端。
2.根據(jù)權(quán)利要求1所述的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,所述輸入端電阻為10kω。
3.根據(jù)權(quán)利要求1所述的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,所述集電極電阻為10kω。
4.根據(jù)權(quán)利要求1所述的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,uln2003的第8、9引腳之間串接0.1μf的電容。
5.根據(jù)權(quán)利要求1所述的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,所述fpga采用de10_standard實(shí)現(xiàn)。
6.根據(jù)權(quán)利要求5所述的虛擬仿真設(shè)備步進(jìn)電機(jī)模塊光耦驅(qū)動(dòng)電路,其特征在于,所述4個(gè)控制信號(hào)輸出端分別對(duì)應(yīng)de10_standard的hsmc_clkout_p2、hsmc_clkout_n2、hsmc_clkin_p2、hsmc_clkin_n2引腳。