門(mén)TG4,NMOS管M3(l7 和PMOS管M3(i8的柵極分別連接電壓信號(hào)V7和V8,NMOS管^7和PMOS管M3(18的漏極都連接 該單元的輸出鋸齒波信號(hào)%或V6,它們的源極都通過(guò)第四電容C4接地;
[0029] 所述PMOS管%。9和PMOS管M31。構(gòu)成電流鏡,PMOS管M3(19和PMOS管M31。的源極接 在內(nèi)部電源VDD上,PMOS管113(19的漏極連接鋸齒波信號(hào)V5,PM0S管M31(l的漏極連接NMOS管 M311的源極。
[0030] 所述第一鋸齒波產(chǎn)生單元和第二鋸齒波產(chǎn)生單元的電路結(jié)構(gòu)相同,均包括誤差放 大器、第二D觸發(fā)器、第九反相器、NMOS管M3(ll、NMOS管M3(l3、NMOS管M3(l5、NMOS管M3(l7、NMOS 管M311、PM0S管M3(l2、PM0S管M3(l4、PM0S管M3(l6、PM0S管M3(l8、第三電容C3、第四電容C4和電流 源W
[0031] 所述誤差放大器的同相輸入端連接基準(zhǔn)電壓vK2,反相輸入端連接其輸出端,同時(shí) 連接NMOS管M3(ll、NMOS管M3(l5和PMOS管M3(l2、PMOS管M3(l6的源極,誤差放大器的使能端連接 使能信號(hào)EN;
[0032] 所述第二D觸發(fā)器的時(shí)鐘輸入端CLK輸入窄脈沖信號(hào)%或V4,輸入端D連接第二 D觸發(fā)器的一個(gè)輸出端XQ,復(fù)位端RST連接使能信號(hào)EN,另一輸出端Q連接第九反相器的輸 入端,同時(shí)連接電壓信號(hào)V8;
[0033] 所述第九反相器的輸出端連接電壓信號(hào)V7;
[0034] 所述第三比較器的同相輸入端通過(guò)第二電阻R2接到VIN,反相輸入端通過(guò)第一電 阻札接地,同時(shí)連接NM0S管M311的源極,第三比較器的輸出端連接NM0S管M311的柵極,第 三比較器的使能端接使能信號(hào)EN;
[0035] 所述NM0S管UPPM0S管M3(12構(gòu)成傳輸門(mén)TGpNM0S管UPPM0S管MJ勺柵 極分別連接電壓信號(hào)^和V8,NM0S管113(11和PM0S管M3(12的漏極都通過(guò)第三電容C3接地; NM0S管M3(l3和PM0S管M3(14構(gòu)成傳輸門(mén)TG2,NM0S管M3(l3和PM0S管M3(14的柵極分別連接電壓 信號(hào)%和V7,NM0S管UPPM0S管M3(14的漏極都連接該單元輸出鋸齒波信號(hào)V5或V6,NM0S 管UPPM0S管M3(14的源極都通過(guò)第三電容C3接地;NM0S管M3(15和PM0S管M3(16構(gòu)成傳輸 門(mén)TG3,NM0S管UPPM0S管M3(16的柵極分別連接電壓信號(hào)V8和V7,NM0S管UPPM0S管 M3(l6的漏極都通過(guò)第四電容C4接地;NM0S管M3(17和PM0S管M3(18構(gòu)成傳輸門(mén)TG4,NM0S管M3(l7 和PMOS管M3(i8的柵極分別連接電壓信號(hào)V7和V8,NMOS管^7和PMOS管M3(18的漏極都連接 該單元的輸出鋸齒波信號(hào)^或V6,NM0S管M3(I4PPM0S管M3(18的源極都通過(guò)第四電容C4接 地;
[0036] 所述電流源IK3的正極連接內(nèi)部電源VDD,負(fù)極連接該單元輸出鋸齒波信號(hào)V5或 \。
[0037] 所述第一窄脈沖產(chǎn)生單元和第二窄脈沖產(chǎn)生單元的電路結(jié)構(gòu)相同,均包括第一D 觸發(fā)器、第五反相器、第六反相器、與非門(mén)、第八反相器、第十反相器、第七電容C7;
[0038] 所述第一D觸發(fā)器的時(shí)鐘輸入端CLK接¥:或V2,其輸入端D接第十反相器的輸入 端,同時(shí)連接它的一個(gè)輸出端XQ,第一D觸發(fā)器的輸出端XQ接第六反相器的輸入端,復(fù)位端 RST接第八反相器的輸出端,另一輸出端Q接第五反相器的輸入端;
[0039] 所述第五反相器的輸出端連接該單元的輸出窄脈沖信號(hào)%或V4;
[0040] 所述第六反相器的輸出端通過(guò)第七電容C7接地,同時(shí)連接與非門(mén)的一個(gè)輸入端;
[0041] 所述第八反相器的輸入端連接與非門(mén)的輸出端;
[0042] 所述第十反相器的輸出端連接與非門(mén)的另一輸入端。
[0043] 與現(xiàn)有技術(shù)相比,本發(fā)明具有以下有益效果:
[0044] 1、本發(fā)明電路采用兩個(gè)相差180度的時(shí)鐘信號(hào)和斜坡信號(hào),180度時(shí)鐘相差設(shè)計(jì) 有效地降低了雙路DC-DC輸入的RMS電流,消除了兩路輸出之間的干擾;
[0045] 2、本發(fā)明的開(kāi)關(guān)頻率相差設(shè)計(jì)可以降低開(kāi)關(guān)電流在輸入路徑、開(kāi)關(guān)節(jié)點(diǎn)、地路徑 上形成的彈跳電壓幅度,因此起到減弱通路間相互干擾、提高穩(wěn)定性、改善EMI的作用。
[0046] 3、本發(fā)明的鋸齒波產(chǎn)生單元提供一個(gè)斜坡電壓信號(hào),具有斜坡低電平控制和輸入 電壓前饋控制的斜坡電壓信號(hào)增強(qiáng)了電壓模環(huán)路的穩(wěn)定性。
[0047] 進(jìn)一步的,本發(fā)明的鋸齒波產(chǎn)生單元電路是由窄脈沖信號(hào)%或V4控制的鋸齒波產(chǎn) 生電路的具體形式,窄脈沖信號(hào)%或V4是振蕩器頻率的窄脈沖信號(hào),經(jīng)過(guò)D觸發(fā)器分頻后 變成方波,該方波信號(hào)去控制由傳輸門(mén)161、162、16 3、164構(gòu)成的開(kāi)關(guān)網(wǎng)絡(luò)的通與斷,其中16 1 與TG2同相位控制,163與TG4同相位控制,兩組開(kāi)關(guān)交替導(dǎo)通給電容第三電容(:3和第四電 容C4充放電,來(lái)產(chǎn)生鋸齒波信號(hào)RAMP1,開(kāi)關(guān)網(wǎng)絡(luò)驅(qū)動(dòng)上引入死區(qū)控制邏輯,可有效抑制開(kāi) 關(guān)信號(hào)產(chǎn)生的毛刺干擾。
【附圖說(shuō)明】
[0048] 圖1是本發(fā)明的結(jié)構(gòu)框圖;
[0049] 圖2是本發(fā)明實(shí)施例1中的內(nèi)部振蕩單元電路原理圖。
[0050] 圖3是本發(fā)明實(shí)施例1中窄脈沖產(chǎn)生單元電路原理圖;
[0051] 圖4是本發(fā)明實(shí)施例1中鋸齒波產(chǎn)生單元電路原理圖;
[0052] 圖5是本發(fā)明實(shí)施例2中鋸齒波產(chǎn)生單元電路原理圖;
[0053] 圖6是本發(fā)明實(shí)施例3中窄脈沖產(chǎn)生單元電路原理圖。
【具體實(shí)施方式】
[0054] 下面結(jié)合附圖和實(shí)施例對(duì)本發(fā)明做進(jìn)一步說(shuō)明。
[0055] 實(shí)施例1 :
[0056] 參見(jiàn)圖1,本發(fā)明包括能夠產(chǎn)生恒定時(shí)鐘信號(hào)的內(nèi)部振蕩單元,能夠?qū)?nèi)部時(shí)鐘信 號(hào)轉(zhuǎn)換成固定脈寬的窄脈沖信號(hào)的第一窄脈沖產(chǎn)生單元和第二窄脈沖產(chǎn)生單元,以及產(chǎn)生 兩個(gè)相位差180度的鋸齒波信號(hào)的第一鋸齒波產(chǎn)生單元和第二鋸齒波產(chǎn)生單元;
[0057] 內(nèi)部振蕩單元分別連接第一窄脈沖產(chǎn)生單元和第二窄脈沖產(chǎn)生單元,內(nèi)部振蕩單 元連接基準(zhǔn)電壓VK1和使能信號(hào)EN,內(nèi)部振蕩單元輸出給第一窄脈沖產(chǎn)生單元的恒定的時(shí) 鐘信號(hào)與輸出給第二窄脈沖產(chǎn)生單元的恒定的時(shí)鐘信號(hào)的相位差為180度,第一窄脈沖產(chǎn) 生單元和第二窄脈沖產(chǎn)生單元的輸出端分別輸出窄脈沖信號(hào)¥ 3和V4,第一窄脈沖產(chǎn)生單元 和第二窄脈沖產(chǎn)生單元的輸出端還分別連接第一鋸齒波產(chǎn)生單元和第二鋸齒波產(chǎn)生單元 的輸入端;
[0058] 第一窄脈沖產(chǎn)生單元和第二窄脈沖產(chǎn)生單元連接基準(zhǔn)電壓VK2、使能信號(hào)EN和輸 入電壓VIN,第一窄脈沖產(chǎn)生單元和第二窄脈沖產(chǎn)生單元的輸出端分別輸出鋸齒波信號(hào)v5 和鋸齒波信號(hào)v6。
[0059]內(nèi)部振蕩單元具有第一輸入端a、第二輸入端b、第一輸出端c和第二輸出端d,其 中第一輸入端a和第二輸入端b分別連接基準(zhǔn)電壓VK1和使能信號(hào)EN,第一輸出端c和第 二輸出端d分別輸出電壓VdPV2;
[0060] 第一窄脈沖產(chǎn)生單元具有一個(gè)輸入端e和一個(gè)輸出端f,其中輸入端e輸入電壓 L,其輸出端f輸出窄脈沖信號(hào)V3;第二窄脈沖產(chǎn)生單元具有一個(gè)輸入端n和一個(gè)輸出端〇, 其中輸入端n輸入電壓V2,其輸出端f輸出窄脈沖信號(hào)V4;
[0061] 第一鋸齒波產(chǎn)生單元具有第一輸入端g、第二輸入端h、第三輸入端j、第四輸入端 k和一個(gè)輸出端m,其中第一輸入端g連接第一窄脈沖產(chǎn)生單元的輸出窄脈沖信號(hào)V3,第二 輸入端h連接基準(zhǔn)電壓VK2,第三輸入端j連接使能信號(hào)EN,第四輸入端k連接輸入電壓VIN, 輸出端m輸出鋸齒波信號(hào)V5;
[0062] 第二鋸齒波產(chǎn)生單元具有第一輸入端p、第二輸入端q、第三輸入端r、第四輸入端 s和一個(gè)輸出端t,其中第一輸入端g連接第二窄脈沖產(chǎn)生單元的輸出窄脈沖信號(hào)v4,第二 輸入端h連接基準(zhǔn)電壓VK2,第三輸入端j連接使能信號(hào)EN,第四輸入端k連接輸入電壓VIN, 輸出端m輸出鋸齒波信號(hào)V6;
[0063] 第一窄脈沖產(chǎn)生單元的輸出窄脈沖信號(hào)V3-部分傳輸給第一鋸齒波產(chǎn)生單元的 第一輸入端g,另一部分作為輸出信號(hào),第二窄脈沖產(chǎn)生單元的輸出窄脈沖信號(hào)1一部分傳 輸給第二鋸齒波產(chǎn)生單元的第一輸入端P,另一部分作為輸出信號(hào)。
[0064] 參見(jiàn)圖2,內(nèi)部振蕩單元包括第一比較器101、第二比較器102、RS觸發(fā)器103、第 一反相器104、第二反相器105、第三反相器106、第四反相器107、電流源IK1、電流源IK2、第 一電容Q、第二電容C2、NMOS管M1(ll、NMOS管M1Q2、PMOS管M1Q3、PMOS管M104;
[0065] 第一比較器101的同相輸入端連接基準(zhǔn)電壓VK1,反相端通過(guò)第一電容(^連接到 地,并且連接NMOS管'的漏極和PMOS管M1(13的漏極,第一比較器101的輸出端連接RS觸 發(fā)器103的復(fù)位端R,電源端連接使能信號(hào)EN;
[0066] 第二比較器102的同相輸入端連接基準(zhǔn)電壓VK1,反相輸入端通過(guò)第二電容C2連接 到地,并且連接NMOS管^2的漏極和PMOS管M1(14的漏極,第二比較器102的輸出端連接RS 觸發(fā)器103的置數(shù)端S,電源端連接使能信號(hào)EN;
[0067]RS觸發(fā)器103的輸出端Q連接第一反相器104的輸入端,同時(shí)接入NMOS管札。2的 柵極,第一反相器104的輸出端連接第二反相器105的輸入端,同時(shí)連接NMOS管M1(ll的柵 極和輸出的方波信...