言,處理器將自只讀存儲(chǔ)器和/或隨機(jī)存取內(nèi)存接收指 令及數(shù)據(jù)。一般而言,計(jì)算機(jī)可包含用于儲(chǔ)存數(shù)據(jù)文件的一個(gè)或多個(gè)大量?jī)?chǔ)存裝置;這些裝 置包含:磁盤(pán)(諸如,內(nèi)部硬磁盤(pán)及可抽換式磁盤(pán));磁光盤(pán);及光盤(pán)。適合于有形地體現(xiàn)計(jì) 算機(jī)程序指令及數(shù)據(jù)的儲(chǔ)存裝置包含揮發(fā)性或非揮發(fā)性?xún)?nèi)存,其包含:(舉例而言)半導(dǎo)體 內(nèi)存裝置(例如,EPROM、EEPROM及閃存裝置);磁盤(pán)(諸如,內(nèi)部硬磁盤(pán)及可抽換式磁盤(pán)); 磁光盤(pán);及CD-ROM磁盤(pán)。舉例而言,前述者中的任一者皆可由ASIC(特殊應(yīng)用集成電路) 進(jìn)行補(bǔ)充或倂入于ASIC中。
[0187] 上述示出了各種實(shí)施例連同這些實(shí)施例的方面如何實(shí)施的示例。上述示例及實(shí)施 例不應(yīng)被認(rèn)為是唯一的實(shí)施例,且經(jīng)呈現(xiàn)以示出了如由以下申請(qǐng)專(zhuān)利范圍界定的各種實(shí)施 例的靈活性及優(yōu)點(diǎn)?;谏鲜鼋沂緝?nèi)容及以下申請(qǐng)專(zhuān)利范圍,其他配置、實(shí)施例、實(shí)施方案 及等效內(nèi)容對(duì)于熟習(xí)此項(xiàng)技術(shù)者將是顯而易見(jiàn)的且可在不背離如由申請(qǐng)專(zhuān)利范圍界定的 實(shí)施例的精神及范疇的情況下采用。
【主權(quán)項(xiàng)】
1. 一種電子電路,其包括: 第一開(kāi)關(guān)調(diào)節(jié)器級(jí),其用以接收第一輸入電壓且在第一節(jié)點(diǎn)上產(chǎn)生第一電壓; 第二開(kāi)關(guān)調(diào)節(jié)器級(jí),其用以接收所述第輸入電壓且在第二節(jié)點(diǎn)上產(chǎn)生第二電壓;及 電容器,其包括耦合至所述第一節(jié)點(diǎn)的第一端子及耦合至所述第二節(jié)點(diǎn)的第二端子; 其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)及所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)被配置為調(diào)節(jié)所述第一節(jié)點(diǎn)上 的所述第一電壓且調(diào)節(jié)所述第二節(jié)點(diǎn)上的所述第二電壓。2. 如權(quán)利要求1所述的電子電路,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)以第一工作循環(huán)操作且 所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)以大于所述第一工作循環(huán)的第二工作循環(huán)操作。3. 如權(quán)利要求1所述的電子電路,其中所述第一輸入電壓大于所述第二節(jié)點(diǎn)上的所述 第二電壓,且其中所述第二節(jié)點(diǎn)上的所述第二電壓大于所述第一節(jié)點(diǎn)上的所述第一電壓。4. 如權(quán)利要求1所述的電子電路,其中所述第二節(jié)點(diǎn)上的所述第二電壓大約等于所述 第一輸入電壓與所述第一節(jié)點(diǎn)上的所述第一電壓之間的差。5. 如權(quán)利要求1所述的電子電路,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第一電感器且所述 第二開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第二電感器,其中跨越第一開(kāi)關(guān)相中的所述第一電感器的電壓大約 等于跨越第二開(kāi)關(guān)相中的所述第二電感器的電壓,且跨越所述第二開(kāi)關(guān)相中的所述第一電 感器的電壓大約等于跨越所述第一開(kāi)關(guān)相中的所述第二電感器的電壓。6. 如權(quán)利要求1所述的電子電路,所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)包括: 第一開(kāi)關(guān),其被配置于第三節(jié)點(diǎn)與第一開(kāi)關(guān)節(jié)點(diǎn)之間,其中所述第三節(jié)點(diǎn)被配置為接 收所述第一輸入電壓; 第二開(kāi)關(guān),其被配置于所述第一開(kāi)關(guān)節(jié)點(diǎn)與第四節(jié)點(diǎn)之間,其中所述第四節(jié)點(diǎn)被配置 以接收參考電壓;及 第一電感器,其被配置于所述第一開(kāi)關(guān)節(jié)點(diǎn)與所述第一節(jié)點(diǎn)之間, 所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)包括: 第三開(kāi)關(guān),其被配置于第五節(jié)點(diǎn)與第二開(kāi)關(guān)節(jié)點(diǎn)之間,其中所述第五節(jié)點(diǎn)被配置為接 收所述第一輸入電壓; 第四開(kāi)關(guān),其被配置于所述第二開(kāi)關(guān)節(jié)點(diǎn)與第六節(jié)點(diǎn)之間,其中所述第六節(jié)點(diǎn)被配置 以接收所述參考電壓;及 第二電感器,其被配置于所述第二開(kāi)關(guān)節(jié)點(diǎn)與所述第二節(jié)點(diǎn)之間, 且所述電子電路進(jìn)一步包括控制電路,所述控制電路包括耦合至所述第一節(jié)點(diǎn)的第一 輸入、耦合至所述第二節(jié)點(diǎn)的第二輸入、耦合至所述第一開(kāi)關(guān)及所述第二開(kāi)關(guān)以調(diào)節(jié)所述 第一節(jié)點(diǎn)上的所述第一電壓的第一輸出,及耦合至所述第三開(kāi)關(guān)及所述第四開(kāi)關(guān)以調(diào)節(jié)所 述第二節(jié)點(diǎn)上的所述第二電壓的第二輸出。7. 如權(quán)利要求1所述的電子電路,其進(jìn)一步包括具有耦合至所述第一節(jié)點(diǎn)的電源供應(yīng) 輸入的處理器,其中所述第一節(jié)點(diǎn)上的所述第一電壓基于所述處理器的工作負(fù)載而改變。8. 如權(quán)利要求1所述的電子電路,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第一電感器且所述 第二開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第二電感器,其中所述第一電感器中的第一正向電流壓擺率與所述 第二電感器的第二正向壓擺率的一總和等于所述第一電感器中的第一負(fù)向電流壓擺率與 所述第二電感器的第二負(fù)向壓擺率的總和的量值。9. 如權(quán)利要求1所述的電子電路,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)在第一時(shí)間周期期間將 第一電流推動(dòng)至所述第一節(jié)點(diǎn),且其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第一時(shí)間周期之后的 第二時(shí)間周期期間自所述第一節(jié)點(diǎn)拉動(dòng)具有大約等于所述第一電流的量值的第二電流穿 過(guò)所述電容器。10. 如權(quán)利要求1所述的電子電路,其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在第一時(shí)間周期期間 自所述第一節(jié)點(diǎn)拉動(dòng)第一電流穿過(guò)所述電容器,且其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第一 時(shí)間周期之后的第二時(shí)間周期期間將具有大約等于所述第一電流的量值的第二電流推動(dòng) 至所述第一節(jié)點(diǎn)。11. 如權(quán)利要求1所述的電子電路,其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在第一時(shí)間周期期間 產(chǎn)生穿過(guò)所述電容器至所述第一節(jié)點(diǎn)的具有第一極性的第一電流,且根據(jù)所述第一電流, 在所述第二節(jié)點(diǎn)處改變所述電容器上的電壓,其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第一時(shí)間 周期之后的第二時(shí)間周期期間產(chǎn)生具有與所述第一極性相反的第二極性的第二電流以將 所述電容器上的所述電壓重設(shè)為所述第二電壓,且其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第二 時(shí)間周期期間產(chǎn)生通至所述第一節(jié)點(diǎn)的第三電流,所述第三電流至少包括具有與所述第二 電流大約相等的量值且相反的極性的電流分量。12. 如權(quán)利要求1所述的電子電路,其中DC負(fù)載電流由所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)提供至 所述第一節(jié)點(diǎn)且其中AC電流由所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)穿過(guò)所述電容器提供至所述第一節(jié) 點(diǎn)。13. 如權(quán)利要求1所述的電子電路,其進(jìn)一步包括控制電路,其中所述控制電路包括第 一電路及第二電路,其中所述第一電路具有耦合至所述第一節(jié)點(diǎn)的輸入及耦合至所述第二 開(kāi)關(guān)調(diào)節(jié)器級(jí)以修改所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)的操作的輸出,且其中所述第二電路具有耦合 至所述第二節(jié)點(diǎn)的輸入及耦合至所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)以修改所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)的 操作的輸出。14. 如權(quán)利要求1所述的電子電路,其進(jìn)一步包括控制電路,其中所述控制電路包括第 一電路及第二電路,其中所述第一電路具有用于對(duì)所述第一節(jié)點(diǎn)上的瞬變作出響應(yīng)的第一 帶寬且所述第二電路具有用于重設(shè)所述第二節(jié)點(diǎn)上的電壓的第二帶寬,其中所述第一帶寬 大于所述第二帶寬。15. 如權(quán)利要求1所述的電子電路,其進(jìn)一步包括控制電路,所述控制電路具有:輸入, 其耦合至所述第二節(jié)點(diǎn)以接收所述第二電壓;及輸出,其耦合至所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)以 在所述第一節(jié)點(diǎn)中產(chǎn)生電流以使所述第一節(jié)點(diǎn)中的對(duì)應(yīng)電流自所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)偏 移以重設(shè)所述第二節(jié)點(diǎn)上的所述第二電壓。16. -種方法,其包括: 透過(guò)第一開(kāi)關(guān)調(diào)節(jié)器級(jí)耦合第一輸入電壓以在第一節(jié)點(diǎn)上產(chǎn)生第一電壓; 透過(guò)第二開(kāi)關(guān)調(diào)節(jié)器級(jí)耦合所述第一輸入電壓以在第二節(jié)點(diǎn)上產(chǎn)生第二電壓,其中所 述第一節(jié)點(diǎn)藉由電容器耦合至所述第二節(jié)點(diǎn);及 調(diào)節(jié)所述第一節(jié)點(diǎn)上的所述第一電壓及所述第二節(jié)點(diǎn)上的所述第二電壓。17. 如權(quán)利要求16所述的方法,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)以第一工作循環(huán)操作且所 述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)以大于所述第一工作循環(huán)的第二工作循環(huán)操作。18. 如權(quán)利要求16所述的方法,其中所述第一輸入電壓大于所述第二節(jié)點(diǎn)上的所述第 二電壓,且其中所述第二節(jié)點(diǎn)上的所述第二電壓大于所述第一節(jié)點(diǎn)上的所述第一電壓。19. 如權(quán)利要求16所述的方法,其中所述第二節(jié)點(diǎn)上的所述第二電壓大約等于所述第 一輸入電壓與所述第一節(jié)點(diǎn)上的所述第一電壓之間的差。20. 如權(quán)利要求16所述的方法,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第一電感器且所述第 二開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第二電感器,其中跨越第一開(kāi)關(guān)相中的所述第一電感器的電壓大約等 于跨越第二開(kāi)關(guān)相中的所述第二電感器的電壓,且跨越所述第二開(kāi)關(guān)相中的所述第一電感 器的電壓大約等于跨越所述第一開(kāi)關(guān)相中的所述第二電感器的電壓。21. 如權(quán)利要求16所述的方法,其中調(diào)節(jié)所述第一節(jié)點(diǎn)上的所述第一電壓及所述第二 節(jié)點(diǎn)上的所述第二電壓包括: 感測(cè)所述第一電壓及所述第二電壓; 控制被配置于所述第一輸入電壓與第一開(kāi)關(guān)節(jié)點(diǎn)之間的第一開(kāi)關(guān)及被配置于所述第 一開(kāi)關(guān)節(jié)點(diǎn)與參考電壓之間的第二開(kāi)關(guān),以將第一電感器的第一端子選擇性地耦合于所述 第一輸入電壓與所述參考電壓之間以調(diào)節(jié)所述第一節(jié)點(diǎn)上的所述第一電壓,其中所述第一 電感器的第二端子耦合至所述第一節(jié)點(diǎn);及 控制被配置于所述第一輸入電壓與第二開(kāi)關(guān)節(jié)點(diǎn)之間的第三開(kāi)關(guān)及被配置于所述第 二開(kāi)關(guān)節(jié)點(diǎn)與所述參考電壓之間的第四開(kāi)關(guān),以將第二電感器的第一端子選擇性地耦合于 所述第一輸入電壓與所述參考電壓之間以調(diào)節(jié)所述第二節(jié)點(diǎn)上的所述第二電壓,其中所述 第二電感器的第二端子耦合至所述第二節(jié)點(diǎn)。22. 如權(quán)利要求16所述的方法,其進(jìn)一步包括:基于具有耦合至所述第一節(jié)點(diǎn)的電源 供應(yīng)輸入的處理器的工作負(fù)載,改變所述第一節(jié)點(diǎn)上的所述第一電壓。23. 如權(quán)利要求16所述的方法,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第一電感器且所述第 二開(kāi)關(guān)調(diào)節(jié)器級(jí)包括第二電感器,其中所述第一電感器中的第一正向電流壓擺率與所述第 二電感器的第二正向壓擺率的總和等于所述第一電感器中的第一負(fù)向電流壓擺率與所述 第二電感器的第二負(fù)向壓擺率的總和的量值。24. 如權(quán)利要求16所述的方法,其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)在第一時(shí)間周期期間將第 一電流推動(dòng)至所述第一節(jié)點(diǎn),且其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第一時(shí)間周期之后的第 二時(shí)間周期期間自所述第一節(jié)點(diǎn)拉動(dòng)具有大約等于所述第一電流的量值的第二電流穿過(guò) 所述電容器。25. 如權(quán)利要求16所述的方法,其中所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)在第一時(shí)間周期期間自所 述第一節(jié)點(diǎn)拉動(dòng)第一電流穿過(guò)所述電容器,且其中所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)在所述第一時(shí)間 周期之后的第二時(shí)間周期期間將具有大約等于所述第一電流的量值的第二電流推動(dòng)至所 述第一節(jié)點(diǎn)。26. 如權(quán)利要求16所述的方法,其進(jìn)一步包括: 藉由所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí),在第一時(shí)間周期期間產(chǎn)生穿過(guò)所述電容器至所述第一節(jié) 點(diǎn)的具有第一極性的第一電流,且根據(jù)所述第一電流,在所述第二節(jié)點(diǎn)處改變所述電容器 上的電壓; 藉由所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí),在所述第一時(shí)間周期之后的第二時(shí)間周期期間產(chǎn)生具有 與所述第一極性相反的第二極性的第二電流以將所述電容器上的所述電壓重設(shè)為所述第 二電壓;及 藉由所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí),在所述第二時(shí)間周期期間產(chǎn)生通至所述第一節(jié)點(diǎn)的第三 電流,所述第三電流至少包括具有與所述第二電流大約相等的量值且相反的極性的電流分 量。27. 如權(quán)利要求16所述的方法,其中由所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)將DC負(fù)載電流提供至所 述第一節(jié)點(diǎn)且其中由所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)穿過(guò)所述電容器將AC電流提供至所述第一節(jié) 點(diǎn)。28. 如權(quán)利要求16所述的方法,其進(jìn)一步包括: 將所述第一節(jié)點(diǎn)上的所述第一電壓耦合至第一控制電路的輸入,所述第一控制電路修 改所述第二調(diào)節(jié)器級(jí)的操作;及 將所述第二節(jié)點(diǎn)上的所述第二電壓耦合至第二控制電路的輸入,所述第二控制電路修 改所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)的操作。29. 如權(quán)利要求16所述的方法,其進(jìn)一步包括: 將所述第一節(jié)點(diǎn)上的所述第一電壓耦合至第一電路的輸入;及 將所述第二節(jié)點(diǎn)上的所述第二電壓耦合至第二電路的輸入, 其中所述第一電路具有用于對(duì)所述第一節(jié)點(diǎn)上的瞬變作出響應(yīng)的第一帶寬且所述第 二電路具有用于重設(shè)所述第二節(jié)點(diǎn)上的電壓的第二帶寬,其中所述第一帶寬大于所述第二 帶寬。30. 如權(quán)利要求16所述的方法,其進(jìn)一步包括:將所述第二節(jié)點(diǎn)上的所述第二電壓耦 合至控制電路的輸入,所述控制電路控制所述第一開(kāi)關(guān)調(diào)節(jié)器級(jí)以在所述第一節(jié)點(diǎn)中產(chǎn)生 電流以使所述第一節(jié)點(diǎn)中的對(duì)應(yīng)電流自所述第二開(kāi)關(guān)調(diào)節(jié)器級(jí)偏移以重設(shè)所述第二節(jié)點(diǎn) 上的所述第二電壓。31. 如權(quán)利要求16所述的方法,其進(jìn)一步包括: 產(chǎn)生第一參考電壓以控制所述第一節(jié)點(diǎn)上的所述第一電壓;及 產(chǎn)生第二參考電壓以控制所述第二節(jié)點(diǎn)上的所述第二電壓,其中所述第二參考電壓大 于所述第一參考電壓。32. 如權(quán)利要求16所述的方法,其中基于所述第一參考電壓及所述第一輸入電壓而產(chǎn) 生所述第二參考電壓。33. -種電路,其包括: 第一開(kāi)關(guān),其具有第一輸入端子及耦合至第一開(kāi)關(guān)節(jié)點(diǎn)的第二端子; 第二開(kāi)關(guān),其具有耦合至所述第一開(kāi)關(guān)節(jié)點(diǎn)的第一端子及第二端子; 第一電感器,其具有耦合至所述第一開(kāi)關(guān)節(jié)點(diǎn)的第一端子及耦合至第一輸出節(jié)點(diǎn)的第 二端子; 第三開(kāi)關(guān),其具有第一輸入端子及耦合至第二開(kāi)關(guān)節(jié)點(diǎn)的第二端子; 第四開(kāi)關(guān),其具有耦合至所述第二開(kāi)關(guān)節(jié)點(diǎn)的第一端子及第二端子; 第二電感器,其具有耦合至所述第二開(kāi)關(guān)節(jié)點(diǎn)的第一端子及耦合至第二輸出節(jié)點(diǎn)的第 二端子; 電容器,其具有耦合至所述第一輸出節(jié)點(diǎn)的第一端子及耦合至所述第二輸出節(jié)點(diǎn)的第 二端子;及 控制電路,其包括耦合至所述第一輸出節(jié)點(diǎn)的第一輸入、耦合至所述第二輸出節(jié)點(diǎn)的 第二輸入,其中所述控制電路控制所述第一開(kāi)關(guān)及所述第二開(kāi)關(guān)以在所述第一輸出節(jié)點(diǎn)上
【專(zhuān)利摘要】本發(fā)明包含開(kāi)關(guān)調(diào)節(jié)器電路及方法。在一項(xiàng)實(shí)施例中,第一開(kāi)關(guān)調(diào)節(jié)器級(jí)接收第一輸入電壓且在第一節(jié)點(diǎn)上產(chǎn)生第一電壓。第二開(kāi)關(guān)調(diào)節(jié)器級(jí)接收該第一輸入電壓且在第二節(jié)點(diǎn)上產(chǎn)生第二電壓。電容器包含耦合至該第一節(jié)點(diǎn)的第一端子及耦合至該第二節(jié)點(diǎn)的第二端子,且該第一開(kāi)關(guān)調(diào)節(jié)器級(jí)及該第二開(kāi)關(guān)調(diào)節(jié)器級(jí)被設(shè)置為設(shè)定該第一節(jié)點(diǎn)上的第一電壓且設(shè)定該第二節(jié)點(diǎn)上的第二電壓。
【IPC分類(lèi)】H02M3/158
【公開(kāi)號(hào)】CN105103425
【申請(qǐng)?zhí)枴緾N201380074155
【發(fā)明人】戴維·克里斯丁·杰拉德·杜那托利, 凱文·肯尼迪·約翰史東
【申請(qǐng)人】急塞半導(dǎo)體公司
【公開(kāi)日】2015年11月25日
【申請(qǐng)日】2013年12月30日
【公告號(hào)】US9086708, US20140184177, WO2014106203A1