一種基于浪涌抑制電路的軟啟動(dòng)電源電路的制作方法
【專利摘要】本發(fā)明公開了一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:主要由驅(qū)動(dòng)芯片IC,電阻R5,電阻R7,電容C3,電容C4,二極管D3,軟啟動(dòng)電路,浪涌抑制電路以及延時(shí)驅(qū)動(dòng)電路組成。本發(fā)明的驅(qū)動(dòng)芯片IC采用的是NE555集成芯片,該集成芯片結(jié)合外圍的電路,可實(shí)現(xiàn)對(duì)電子產(chǎn)品的軟啟動(dòng),使本發(fā)明的電源電路接通電源后輸出電壓經(jīng)過一個(gè)啟動(dòng)的過程,以較慢的速度上升至給定值,以保護(hù)電子產(chǎn)品不受浪涌的沖擊;同時(shí),本發(fā)明還能保證30秒左右的最佳延時(shí)時(shí)間,適合推廣運(yùn)用。
【專利說明】
一種基于浪涌抑制電路的軟啟動(dòng)電源電路
技術(shù)領(lǐng)域
[0001]本發(fā)明涉及一種電源電路,尤其涉及一種基于浪涌抑制電路的軟啟動(dòng)電源電路。
【背景技術(shù)】
[0002]隨著科學(xué)技術(shù)的發(fā)展,電子技術(shù)得以迅猛發(fā)展,電子產(chǎn)品種類越來越豐富,各種各樣的電子產(chǎn)品進(jìn)入到普通人們的家庭,使得人們的日常生活也離不開電子產(chǎn)品。由于各種電子產(chǎn)品的性能不盡相同,有的電子產(chǎn)品使用時(shí)需要軟啟動(dòng),以便保護(hù)電子產(chǎn)品在啟動(dòng)時(shí)不受到浪涌的沖擊。但是,目前用于實(shí)現(xiàn)軟啟動(dòng)的結(jié)構(gòu)都比較復(fù)雜,且啟動(dòng)的延時(shí)時(shí)間較長(zhǎng),從而給用戶使用帶來極大的不便。
【發(fā)明內(nèi)容】
[0003]本發(fā)明的目的在于提供一種基于浪涌抑制電路的軟啟動(dòng)電源電路,以期待解決目前用于實(shí)現(xiàn)軟啟動(dòng)的結(jié)構(gòu)都比較復(fù)雜,且啟動(dòng)的延時(shí)時(shí)間較長(zhǎng)的問題。
[0004]本發(fā)明通過下述技術(shù)方案實(shí)現(xiàn):
[0005]—種基于浪涌抑制電路的軟啟動(dòng)電源電路,主要由驅(qū)動(dòng)芯片IC,P極經(jīng)電阻R5后與驅(qū)動(dòng)芯片IC的RES管腳相連接、N極與驅(qū)動(dòng)芯片IC的⑶NT管腳相連接的二極管D3,分別與驅(qū)動(dòng)芯片IC的RES管腳和THR管腳以及⑶NT管腳相連接的軟啟動(dòng)電路,正極與驅(qū)動(dòng)芯片IC的VOS管腳相連接、負(fù)極經(jīng)浪涌抑制電路后與軟啟動(dòng)電路相連接的電容C3,分別與驅(qū)動(dòng)芯片IC的DIS管腳和OUT管腳以及電容C3的負(fù)極相連接的延時(shí)驅(qū)動(dòng)電路,正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接、負(fù)極與驅(qū)動(dòng)電路的O U T管腳相連接的電容C 4,以及一端與電容C 3的負(fù)極相連接、另一端與驅(qū)動(dòng)芯片IC的OUT管腳相連接的電阻R7組成;所述驅(qū)動(dòng)芯片IC的DIS管腳與CONT管腳相連接,其GND管腳接地。
[0006]進(jìn)一步的,所述浪涌抑制電路由三極管VT6,三極管VT7,場(chǎng)效應(yīng)管Q,P極經(jīng)電感L后與三極管VT6的集電極相連接、N極經(jīng)電阻RlO后與三極管VT6的發(fā)射極相連接的二極管D6,正極與三極管VT6的發(fā)射極相連接、負(fù)極接地的電容C6,串接在三極管VT6的集電極與場(chǎng)效應(yīng)管Q的源極之間的電阻Rll,串接在三極管VT6的基極與三極管VT7的集電極之間的電阻R12,正極與場(chǎng)效應(yīng)管Q的漏極相連接、負(fù)極與三極管VT6的基極相連接的電容C7,P極與三極管VT6的發(fā)射極相連接、N極經(jīng)電阻R13后與場(chǎng)效應(yīng)管Q的柵極相連接的二極管D7,以及一端與二極管07的_及相連接、另一端與三極管VT7的基極相連接的電阻R14組成;所述三極管VT7的發(fā)射極與場(chǎng)效應(yīng)管Q的柵極相連接,其基極與電容C3的負(fù)極相連接;所述二極管D6的P極與軟啟動(dòng)電路相連接。
[0007]再進(jìn)一步的,所述軟啟動(dòng)電路由三極管VTl,三極管VT2,三極管VT3,一端與三極管VTl的發(fā)射極相連接、另一端與三極管VT2的基極相連接的電阻Rl,P極與三極管VT2的基極相連接、N極經(jīng)電阻R2后與三極管VTl的發(fā)射極相連接的二極管Dl,一端與三極管VTl的發(fā)射極相連接、另一端與三極管VT2的集電極相連接的電阻R3,正極與三極管VTl的發(fā)射極相連接、負(fù)極與三極管VTl的基極相連接的電容C2,一端與三極管VTl的基極相連接、另一端與三極管VT3的集電極相連接的電阻R4,P極與三極管VT2的集電極相連接、N極與驅(qū)動(dòng)芯片IC的THR管腳相連接的二極管D2,正極與三極管VT2的基極相連接、負(fù)極與三極管VT2的發(fā)射極相連接的電容Cl,以及與電容Cl相并聯(lián)的電阻R6組成;所述三極管VTl的集電極與驅(qū)動(dòng)芯片IC的CONT管腳相連接,其發(fā)射極與三極管VT2的發(fā)射極共同組成軟啟動(dòng)電路的輸入端;所述三極管VT2的發(fā)射極分別與三極管VT3的發(fā)射極和二極管D6的P極相連接;所述三極管VT3的基極與驅(qū)動(dòng)芯片IC的RES管腳相連接,其集電極與驅(qū)動(dòng)芯片IC的THR管腳相連接。
[0008]更進(jìn)一步的,所述延時(shí)驅(qū)動(dòng)電路由三極管VT4,三極管VT5,一端與三極管VT5的基極相連接、另一端與驅(qū)動(dòng)芯片IC的DIS管腳相連接的電阻R9,P極與三極管VT5的集電極相連接、N極與驅(qū)動(dòng)芯片IC的DIS管腳相連接的二極管D4,P極與三極管VT4的發(fā)射極相連接、N極經(jīng)電阻R8后與三極管VT4的基極相連接的二極管D5,一端與二極管05的_及相連接、另一端與三極管VT5的集電極相連接的滑動(dòng)變阻器RP,以及正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接、負(fù)極與三極管VT4的發(fā)射極相連接的電容C5組成;所述電容C5的正極和負(fù)極共同組成延時(shí)驅(qū)動(dòng)電路的輸出端,所述滑動(dòng)變阻器RP的控制端與二極管05的~極相連接;所述三極管VT4的集電極分別與驅(qū)動(dòng)芯片IC的OUT管腳和三極管VT5的發(fā)射極相連接,其發(fā)射極與電容C3的負(fù)極相連接。
[0009]為了確保效果,所述驅(qū)動(dòng)芯片IC為NE555集成芯片。
[0010]本發(fā)明與現(xiàn)有技術(shù)相比,具有以下優(yōu)點(diǎn)及有益效果:
[0011](I)本發(fā)明的驅(qū)動(dòng)芯片IC采用的是NE555集成芯片,該集成芯片結(jié)合外圍的軟啟動(dòng)電路和延時(shí)驅(qū)動(dòng)電路,可實(shí)現(xiàn)對(duì)電子產(chǎn)品的軟啟動(dòng),使本發(fā)明的電源電路接通電源后輸出電壓經(jīng)過一個(gè)啟動(dòng)的過程,以較慢的速度上升至給定值,以保護(hù)電子產(chǎn)品不受浪涌的沖擊;同時(shí),本發(fā)明還能保證30秒左右的最佳延時(shí)時(shí)間。
[0012](2)本發(fā)明還能對(duì)輸入電源在加電時(shí)產(chǎn)生的高浪涌電流進(jìn)行抑制,有效地將浪涌電流減小到允許的范圍內(nèi),進(jìn)一步確保電子產(chǎn)品不受浪涌的沖擊。
【附圖說明】
[0013]圖1為本發(fā)明的整體結(jié)構(gòu)示意圖。
[0014]圖2為本發(fā)明的浪涌抑制電路的電路圖。
【具體實(shí)施方式】
[0015]下面結(jié)合實(shí)施例對(duì)本發(fā)明作進(jìn)一步地詳細(xì)說明,但本發(fā)明的實(shí)施方式不限于此。
[0016]實(shí)施例
[0017]如圖1、2所示,本發(fā)明的基于浪涌抑制電路的軟啟動(dòng)電源電路,主要由驅(qū)動(dòng)芯片IC,電阻R5,電阻R7,電容C3,電容C4,二極管D3,軟啟動(dòng)電路,浪涌抑制電路以及延時(shí)驅(qū)動(dòng)電路組成。具體的,所述二極管D3的P極經(jīng)電阻R5后與驅(qū)動(dòng)芯片IC的RES管腳相連接,其N極與驅(qū)動(dòng)芯片IC的CONT管腳相連接。所述軟啟動(dòng)電路分別與驅(qū)動(dòng)芯片IC的RES管腳和THR管腳以及CONT管腳相連接;所述電容C3的正極與驅(qū)動(dòng)芯片IC的VOS管腳相連接,其負(fù)極經(jīng)浪涌抑制電路后與軟啟動(dòng)電路相連接。所述延時(shí)驅(qū)動(dòng)電路分別與驅(qū)動(dòng)芯片IC的DIS管腳和OUT管腳以及電容C3的負(fù)極相連接;所述電容C4的正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接,其負(fù)極與驅(qū)動(dòng)電路的OUT管腳相連接。所述電阻R7的一端與電容C3的負(fù)極相連接,其另一端與驅(qū)動(dòng)芯片IC的OUT管腳相連接。同時(shí),所述驅(qū)動(dòng)芯片IC的DIS管腳與CONT管腳相連接,其GND管腳接地。其中,所述驅(qū)動(dòng)芯片IC優(yōu)先選用NE555集成芯片來實(shí)現(xiàn)。
[0018]所述軟啟動(dòng)電路由三極管VT1,三極管VT2,三極管VT3,電阻R1,電阻R2,電阻R3,電阻R4,電阻R6,電容Cl,電容C2,二極管Dl以及二極管D2組成。
[0019]連接時(shí),所述電阻Rl的一端與三極管VTl的發(fā)射極相連接,其另一端與三極管VT2的基極相連接。所述二極管Dl的P極與三極管VT2的基極相連接,其N極經(jīng)電阻R2后與三極管VTl的發(fā)射極相連接。所述電阻R3的一端與三極管VTl的發(fā)射極相連接,其另一端與三極管VT2的集電極相連接。所述電容C2的正極與三極管VTl的發(fā)射極相連接,其負(fù)極與三極管VTl的基極相連接。所述電阻R4的一端與三極管VTl的基極相連接,其另一端與三極管VT3的集電極相連接。所述二極管D2的P極與三極管VT2的集電極相連接,其N極與驅(qū)動(dòng)芯片IC的THR管腳相連接。所述電容Cl的正極與三極管VT2的基極相連接,其負(fù)極與三極管VT2的發(fā)射極相連接。所述電阻R6與電容CI相并聯(lián)。同時(shí),所述三極管VTI的集電極與驅(qū)動(dòng)芯片IC的CONT管腳相連接,其發(fā)射極與三極管VT2的發(fā)射極共同組成軟啟動(dòng)電路的輸入端,該輸入端可直接外接電源。所述三極管VT2的發(fā)射極分別與三極管VT3的發(fā)射極和浪涌抑制電路相連接;所述三極管VT3的基極與驅(qū)動(dòng)芯片IC的RES管腳相連接,其集電極與驅(qū)動(dòng)芯片IC的THR管腳相連接。
[0020]所述延時(shí)驅(qū)動(dòng)電路由三極管VT4,三極管VT5,電阻R8,電阻R9,滑動(dòng)變阻器RP,電容C5,二極管D4以及二極管D5組成。
[0021]連接時(shí),所述電阻R9的一端與三極管VT5的基極相連接,其另一端與驅(qū)動(dòng)芯片IC的DIS管腳相連接。所述二極管D4的P極與三極管VT5的集電極相連接,其N極與驅(qū)動(dòng)芯片IC的DIS管腳相連接。所述二極管D5的P極與三極管VT4的發(fā)射極相連接,其N極經(jīng)電阻R8后與三極管VT4的基極相連接。所述滑動(dòng)變阻器RP的一端與二極管05的_及相連接,其另一端與三極管VT5的集電極相連接。所述電容C5的正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接,其負(fù)極與三極管VT4的發(fā)射極相連接。同時(shí),所述電容C5的正極和負(fù)極共同組成延時(shí)驅(qū)動(dòng)電路的輸出端,該輸出端外接用電器負(fù)載。所述滑動(dòng)變阻器RP的控制端與二極管05的_及相連接。所述三極管VT4的集電極分別與驅(qū)動(dòng)芯片IC的OUT管腳和三極管VT5的發(fā)射極相連接,其發(fā)射極與電容C3的負(fù)極相連接。
[0022]如圖2所示,所述浪涌抑制電路由三極管VT6,三極管VT7,場(chǎng)效應(yīng)管Q,電感L,電阻尺10,電阻1?11,電阻1?12,電阻1?13,電阻1?14,電容06,電容07,二極管06以及二極管07組成。
[0023]連接時(shí),所述二極管D6的P極經(jīng)電感L后與三極管VT6的集電極相連接,其N極經(jīng)電阻RlO后與三極管VT6的發(fā)射極相連接。所述電容C6的正極與三極管VT6的發(fā)射極相連接,其負(fù)極接地。所述電阻Rll串接在三極管VT6的集電極與場(chǎng)效應(yīng)管Q的源極之間,所述電阻R12串接在三極管VT6的基極與三極管VT7的集電極之間。所述電容C7的正極與場(chǎng)效應(yīng)管Q的漏極相連接,其負(fù)極與三極管VT6的基極相連接。所述二極管D7的P極與三極管VT6的發(fā)射極相連接,其N極經(jīng)電阻R13后與場(chǎng)效應(yīng)管Q的柵極相連接。所述電阻R14的一端與二極管07的_及相連接,其另一端與三極管VT7的基極相連接。同時(shí),所述三極管VT7的發(fā)射極與場(chǎng)效應(yīng)管Q的柵極相連接,其基極與電容C3的負(fù)極相連接;所述二極管D6的P極與三極管VT2的發(fā)射極相連接。
[0024]本發(fā)明的驅(qū)動(dòng)芯片IC采用的是NE555集成芯片,該集成芯片結(jié)合其外圍的電路,可實(shí)現(xiàn)對(duì)電子產(chǎn)品的軟啟動(dòng),使本發(fā)明的電源電路接通電源后輸出電壓經(jīng)過一個(gè)啟動(dòng)的過程,以較慢的速度上升至給定值,以保護(hù)電子產(chǎn)品不受浪涌的沖擊;同時(shí),本發(fā)明還能保證30秒左右的最佳延時(shí)時(shí)間。并且,本發(fā)明還能對(duì)輸入電源在加電時(shí)產(chǎn)生的高浪涌電流進(jìn)行抑制,有效地將浪涌電流減小到允許的范圍內(nèi),進(jìn)一步確保電子產(chǎn)品不受浪涌的沖擊。
[0025]如上所述,便可較好的實(shí)現(xiàn)本發(fā)明。
【主權(quán)項(xiàng)】
1.一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:主要由驅(qū)動(dòng)芯片IC,P極經(jīng)電阻R5后與驅(qū)動(dòng)芯片IC的RES管腳相連接、N極與驅(qū)動(dòng)芯片IC的⑶NT管腳相連接的二極管D3,分別與驅(qū)動(dòng)芯片IC的RES管腳和THR管腳以及CONT管腳相連接的軟啟動(dòng)電路,正極與驅(qū)動(dòng)芯片IC的VOS管腳相連接、負(fù)極經(jīng)浪涌抑制電路后與軟啟動(dòng)電路相連接的電容C3,分別與驅(qū)動(dòng)芯片IC的DIS管腳和OUT管腳以及電容C3的負(fù)極相連接的延時(shí)驅(qū)動(dòng)電路,正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接、負(fù)極與驅(qū)動(dòng)電路的OUT管腳相連接的電容C4,以及一端與電容C3的負(fù)極相連接、另一端與驅(qū)動(dòng)芯片IC的OUT管腳相連接的電阻R7組成;所述驅(qū)動(dòng)芯片IC的DIS管腳與CONT管腳相連接,其GND管腳接地。2.根據(jù)權(quán)利要求1所述的一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:所述浪涌抑制電路由三極管VT6,三極管VT7,場(chǎng)效應(yīng)管Q,P極經(jīng)電感L后與三極管VT6的集電極相連接、N極經(jīng)電阻RlO后與三極管VT6的發(fā)射極相連接的二極管D6,正極與三極管VT6的發(fā)射極相連接、負(fù)極接地的電容C6,串接在三極管VT6的集電極與場(chǎng)效應(yīng)管Q的源極之間的電阻Rll,串接在三極管VT6的基極與三極管VT7的集電極之間的電阻R12,正極與場(chǎng)效應(yīng)管Q的漏極相連接、負(fù)極與三極管VT6的基極相連接的電容C7,P極與三極管VT6的發(fā)射極相連接、N極經(jīng)電阻R13后與場(chǎng)效應(yīng)管Q的柵極相連接的二極管D7,以及一端與二極管07的_及相連接、另一端與三極管VT7的基極相連接的電阻R14組成;所述三極管VT7的發(fā)射極與場(chǎng)效應(yīng)管Q的柵極相連接,其基極與電容C3的負(fù)極相連接;所述二極管D6的P極與軟啟動(dòng)電路相連接。3.根據(jù)權(quán)利要求2所述的一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:所述軟啟動(dòng)電路由三極管VTl,三極管VT2,三極管VT3,一端與三極管VTl的發(fā)射極相連接、另一端與三極管VT2的基極相連接的電阻Rl,P極與三極管VT2的基極相連接、N極經(jīng)電阻R2后與三極管VTl的發(fā)射極相連接的二極管Dl,一端與三極管VTl的發(fā)射極相連接、另一端與三極管VT2的集電極相連接的電阻R3,正極與三極管VTI的發(fā)射極相連接、負(fù)極與三極管VTI的基極相連接的電容C2,一端與三極管VTl的基極相連接、另一端與三極管VT3的集電極相連接的電阻R4,P極與三極管VT2的集電極相連接、N極與驅(qū)動(dòng)芯片IC的THR管腳相連接的二極管D2,正極與三極管VT2的基極相連接、負(fù)極與三極管VT2的發(fā)射極相連接的電容Cl,以及與電容Cl相并聯(lián)的電阻R6組成;所述三極管VTl的集電極與驅(qū)動(dòng)芯片IC的CONT管腳相連接,其發(fā)射極與三極管VT2的發(fā)射極共同組成軟啟動(dòng)電路的輸入端;所述三極管VT2的發(fā)射極分別與三極管VT3的發(fā)射極和二極管D6的P極相連接;所述三極管VT3的基極與驅(qū)動(dòng)芯片IC的RES管腳相連接,其集電極與驅(qū)動(dòng)芯片IC的THR管腳相連接。4.根據(jù)權(quán)利要求3所述的一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:所述延時(shí)驅(qū)動(dòng)電路由三極管VT4,三極管VT5,一端與三極管VT5的基極相連接、另一端與驅(qū)動(dòng)芯片IC的DIS管腳相連接的電阻R9,P極與三極管VT5的集電極相連接、N極與驅(qū)動(dòng)芯片IC的DIS管腳相連接的二極管D4,P極與三極管VT4的發(fā)射極相連接、N極經(jīng)電阻R8后與三極管VT4的基極相連接的二極管D5,一端與二極管05的_及相連接、另一端與三極管VT5的集電極相連接的滑動(dòng)變阻器RP,以及正極與驅(qū)動(dòng)芯片IC的DIS管腳相連接、負(fù)極與三極管VT4的發(fā)射極相連接的電容C5組成;所述電容C5的正極和負(fù)極共同組成延時(shí)驅(qū)動(dòng)電路的輸出端,所述滑動(dòng)變阻器RP的控制端與二極管05的~極相連接;所述三極管VT4的集電極分別與驅(qū)動(dòng)芯片IC的OUT管腳和三極管VT5的發(fā)射極相連接,其發(fā)射極與電容C3的負(fù)極相連接。5.根據(jù)權(quán)利要求4所述的一種基于浪涌抑制電路的軟啟動(dòng)電源電路,其特征在于:所述 驅(qū)動(dòng)芯片IC為NE555集成芯片。
【文檔編號(hào)】H02H9/02GK106067729SQ201610591696
【公開日】2016年11月2日
【申請(qǐng)日】2016年7月25日
【發(fā)明人】不公告發(fā)明人
【申請(qǐng)人】成都翰興科技有限公司