^一‘決速開關二極管D31、第i^一電阻R11、第二 i^一電阻R21、第三^^一電阻R31、第八^^一電阻R81、第八十二電阻R82、第九i^一電阻R91、第九十二電阻R92、第^^一電容C11、第二^^一電容C21、第三^^一電容C31、第九^^一電容C91、第九十二電容C92、第一百零一電容C101、第一百零二電容C102 ;與非門U6的輸出端與第一與門U41的第一個輸入端連接;第一驅(qū)動芯片Ull的兩個狀態(tài)輸出端通過第三i^一電阻R31與第一與門U41的第二個輸入端連接;第一與門U41的輸出端依次通過第二十一電阻R21、第二十一齊納二極管D21與第一光纖發(fā)射器U21的正輸入端連接,且第一與門U41的輸出端與第二與門U42的第一個輸入端連接;第五施密特觸發(fā)反相器U55的輸出端與第二與門U42的第二個輸入端連接;第二與門U42的輸出端與第一驅(qū)動芯片Ull的兩個輸入端連接;第^ 二極管Dll的陰極與第一光纖發(fā)射器U21的正輸入端連接,陽極與第一光纖發(fā)射器U21的負輸入端連接且接地;第三i^一;決速開關二極管D31的正輸入端接地,負輸入端與正電源VCC連接,公共連接端與第一與門U41的第二個輸入端連接;第^ 電阻Rll的兩端分別與第一光纖發(fā)射器U21的兩個輸入端連接;第^ 電容Cll的一端接地,另一端分別與正電源VCC和第一驅(qū)動芯片Ull的正供電端連接;第二十一電容C21的一端與第一光纖發(fā)射器U21的負輸入端連接且接地,另一端通過第二十一齊納二極管D21與第一光纖發(fā)射器U21的正輸入端連接;第三^ 電容C31的一端接地,另一端分別與正電源VCC和第一與門U41的正供電端連接;第八^ 電阻R81的一端與第一驅(qū)動芯片Ull副邊的第一門極關斷端連接,另一端通過第九十一電阻R91與第一驅(qū)動芯片Ull副邊的第一門極開通端連接;第八十二電阻R82的一端與第一驅(qū)動芯片Ull副邊的第二門極關斷端連接,另一端通過第九十二電阻R92與第一驅(qū)動芯片Ull副邊的第二門極開通端連接;第九^ 電容C91的兩端分別與第一驅(qū)動芯片Ull副邊的第一負電壓端和第一參考電壓端連接;第一百零一電容ClOl的兩端分別與第一驅(qū)動芯片UlI副邊的第一正電壓端和第一參考電壓端連接;第九十二電容C92的兩端分別與第一驅(qū)動芯片Ull副邊的第二負電壓端和第二參考電壓端連接;第一百零二電容C102的兩端分別與第一驅(qū)動芯片Ull副邊的第二正電壓端和第二參考電壓端連接;
[0019]所述下管驅(qū)動電路包括第二驅(qū)動芯片U12、第二光纖發(fā)射器U22、第三與門U43、第四與門U44、第十二二極管D12、第二十二齊納二極管D22、第三十三快速開關二極管D33、第十二電阻R12、第二十二電阻R22、第三十二電阻R32、第八十三電阻R83、第八十四電阻R84、第九十三電阻R93、第九十四電阻R94、第十二電容C12、第二十二電容C22、第三十二電容C32、第九十三電容C93、第九十四電容C94、第一百零三電容C103、第一百零四電容C104 ;與非門U6的輸出端與第三與門U43的第一個輸入端連接;第二驅(qū)動芯片U12的兩個狀態(tài)輸出端通過第三十二電阻R32與第三與門U43的第二個輸入端連接;第三與門U43的輸出端依次通過第二十二電阻R22、第二十二齊納二極管D22與第二光纖發(fā)射器U22的正輸入端連接,且第三與門U43的輸出端與第四與門U44的第一個輸入端連接;第六施密特觸發(fā)反相器U56的輸出端與第四與門U44的第二個輸入端連接;第四與門U44的輸出端與第二驅(qū)動芯片U12的兩個輸入端連接;第十二二極管D12的陰極與第二光纖發(fā)射器U22的正輸入端連接,陽極與第二光纖發(fā)射器U22的負輸入端連接且接地;第三十三快速開關二極管D33的正輸入端接地,負輸入端與正電源VCC連接,公共連接端與第三與門U43的第二個輸入端連接;第十二電阻R12的兩端分別與第二光纖發(fā)射器U22的兩個輸入端連接;第十二電容C12的一端接地,另一端分別與正電源VCC和第二驅(qū)動芯片U12的正供電端連接;第二十二電容C22的一端與第二光纖發(fā)射器U22的負輸入端連接且接地,另一端通過第二十二齊納二極管D22與第二光纖發(fā)射器U22的正輸入端連接;第三十二電容C32的一端接地,另一端分別與正電源VCC和第三與門U43的正供電端連接;第八十三電阻R83的一端與第二驅(qū)動芯片U12副邊的第一門極關斷端連接,另一端通過第九十三電阻R93與第二驅(qū)動芯片U12副邊的第一門極開通端連接;第八十四電阻R84的一端與第二驅(qū)動芯片U12副邊的第二門極關斷端連接,另一端通過第九十四電阻R94與第二驅(qū)動芯片U12副邊的第二門極開通端連接;第九十三電容C93的兩端分別與第二驅(qū)動芯片U12副邊的第一負電壓端和第一參考電壓端連接;第一百零三電容C103的兩端分別與第二驅(qū)動芯片U12副邊的第一正電壓端和第一參考電壓端連接;第九十四電容C94的兩端分別與第二驅(qū)動芯片U12副邊的第二負電壓端和第二參考電壓端連接;第一百零四電容C104的兩端分別與第二驅(qū)動芯片U12副邊的第二正電壓端和第二參考電壓端連接。
[0020]具體實施時,所述上管驅(qū)動電路還包括第一副邊負電源支撐電阻R71、第二副邊負電源支撐電阻R72、第一有源鉗位監(jiān)測電阻Radl、第二有源鉗位監(jiān)測電阻Rad2、第一響應時間調(diào)節(jié)電阻R101、第二響應時間調(diào)節(jié)電阻R102、第一響應時間調(diào)節(jié)電容Cal、第二響應時間調(diào)節(jié)電容Ca2、第一電壓鉗位二極管D61、第二電壓鉗位二極管D62、第一電壓檢測分壓電阻Rdivl、第二電壓檢測分壓電阻Rdiv2、第一分壓電阻Rcl、第二分壓電阻Rc2、第一穩(wěn)壓二極管D71、第二穩(wěn)壓二極管D72。所述下管驅(qū)動電路還包括第三副邊負電源支撐電阻R73、第四副邊負電源支撐電阻R74、第三有源鉗位監(jiān)測電阻Rad3、第四有源鉗位監(jiān)測電阻Rad4、第三響應時間調(diào)節(jié)電阻R103、第四響應時間調(diào)節(jié)電阻R104、第三響應時間調(diào)節(jié)電容Ca3、第四響應時間調(diào)節(jié)電容Ca4、第三電壓鉗位二極管D63、第四電壓鉗位二極管D64、第三電壓檢測分壓電阻Rdiv3、第四電壓檢測分壓電阻Rdiv4、第三分壓電阻Rc3、第四分壓電阻Rc4、第三穩(wěn)壓二極管D73、第四穩(wěn)壓二極管D74。工作時,上述各個器件共同起到保護高壓IGBT的作用。
【主權(quán)項】
1.一種適用于列車高壓IGBT驅(qū)動裝置,其特征在于:包括互鎖電路、上管驅(qū)動電路、下管驅(qū)動電路; 所述互鎖電路包括第一光纖接收器(U31)、第二光纖接收器(U32)、第一施密特觸發(fā)反相器(U51)、第二施密特觸發(fā)反相器(U52)、第三施密特觸發(fā)反相器(U53)、第四施密特觸發(fā)反相器(U54)、第五施密特觸發(fā)反相器(U55)、第六施密特觸發(fā)反相器(U56)、與非門(U6)、第四十一電阻(R41)、第四十二電阻(R42)、第五十一電阻(R51)、第五十二電阻(R52)、第六十一電阻(R61)、第六十二電阻(R62)、第五十一電容(C51)、第五十二電容(C52)、第電容(C61)、第六十二電容(C62)、第八電容(C8);第一光纖接收器(U31)的輸出端與第一施密特觸發(fā)反相器(U51)的輸入端連接;第一施密特觸發(fā)反相器(U51)的輸出端通過第五i^一電阻(R51)與第三施密特觸發(fā)反相器(U53)的輸入端連接;第三施密特觸發(fā)反相器(U53)的輸出端與第五施密特觸發(fā)反相器(U55)的輸入端連接;第五施密特觸發(fā)反相器(U55)的輸出端與與非門(U6)的第一個輸入端連接;第四十一電阻(R41)的兩端分別與正電源(VCC)和第一施密特觸發(fā)反相器(U51)的輸入端連接;第六i^一電阻(R61)的一端接地,另一端與第三施密特觸發(fā)反相器(U53)的輸入端連接;第五十一電容(C51)的兩端分別與第一光纖接收器(U31)的兩個供電端連接;第六十一電容(C61)的一端接地,另一端與第三施密特觸發(fā)反相器(U53)的輸入端連接;第二光纖接收器(U32)的輸出端與第二施密特觸發(fā)