1的原邊繞組一端接輸入電壓VIN,另一端接所述功率管104的漏極;
[0052]所述變壓器101的副邊繞組的一端接所述整流二極管102的P極,另一端接地;
[0053]所述變壓器101的輔助繞組的一端接所述采樣保持電路109輸入端,另一端接地;
[0054]所述整流二極管102的P極接所述變壓器101的副邊繞組的一端,N極接電源裝置的輸出V0UT ;
[0055]所述濾波電容103的一端接電源裝置的輸出V0UT,另一端接地;
[0056]所述功率管104的柵極接所述RS觸發(fā)器107的輸出端Q,漏極接所述變壓器101的原邊繞組的一端,源極接所述采樣電阻105的一端和所述誤差放大器108的負輸入端;
[0057]所述采樣電阻105的一端接所述功率管104的源極和所述誤差放大器108的負輸入端,另一端接地;
[0058]所述振蕩器106的輸出接所述RS觸發(fā)器107的S端;
[0059]所述RS觸發(fā)器107的R端接所述誤差放大器108的輸出端,S端接所述振蕩器106的輸出端,Q端接所述功率管104的柵極;
[0060]所述誤差放大器108的正輸入端接所述輸出電壓補償電路110的輸出端VC0和所述采樣保持電路109的輸出端VSP的疊加電壓VFB,負輸入端接所述采樣電阻105的一端和所述功率管104的源極;
[0061]所述采樣保持電路109的輸入端接所述變壓器101的輔助繞組的輸出端,輸出端的電壓VSP接所述輸出電壓補償電路110 ;
[0062]所述輸出電壓補償電路110的輸入端接所述采樣保持電路109的輸出端VSP,輸出端VC0和所述采樣保持電路109的輸出端VSP進行疊加得到電壓VFB,這個VFB把所述整流二極管102上的電壓降進行了補償。
[0063]所述輸出電壓補償電路,如圖2所不,包括第一運算放大器201、第一 PM0S管202、第一 NM0S管203、第一電阻204、第二 PM0S管205、第二 NM0S管206、第三NM0S管207和第二電阻208:
[0064]所述第一運算放大器201的正輸入端接電壓VSP,負輸入端接所述第一電阻204的一端和所述第一 NM0S管203的源極,輸出端接所述第一 NM0S管203的柵極;
[0065]所述第一 PM0S管202的柵極和漏極接在一起再接所述第二 PM0S管205的柵極和所述第一 NM0S管203的漏極,源極接電源VCC ;
[0066]所述第一 NM0S管203的柵極接所述第一運算放大器201的輸出端,漏極接所述第一 PM0S管202的柵極和所述第一 PM0S管202的漏極和所述第二 PM0S管205的柵極,源極接所述第一電阻204的一端和所述第一運算放大器201的負輸入端;
[0067]所述第一電阻204的一端接所述第一 NM0S管203的源極和所述第一運算放大器201的負輸入端,另一端接地;
[0068]所述第二 PM0S管205的柵極接所述第一 PM0S管202的柵極和漏極,漏極接所述第二 NM0S管206的柵極和漏極和所述第三NM0S管207的柵極,源極接電源VCC ;
[0069]所述第二 NM0S管206的柵極和漏極接在一起再接所述第二 PM0S管205的漏極和所述第三NM0S管207的柵極,源極接地;
[0070]所述第三NM0S管207的柵極接所述第二 PM0S管205的漏極和所述第二 NM0S管206的柵極和漏極,漏極接所述第二電阻208的一端和所述輸出電壓補償電路110的輸出端VC0,源極接地;
[0071]所述第二電阻208的一端接所述第三NM0S管207的漏極和所述輸出電壓補償電路110的輸出端VC0,另一端接基準電壓VREF。
[0072]所述第一運算放大器201和所述第一 NM0S管203構成跟隨器,電壓VSP加在所述第一電阻204上產生電流,然后通過所述第一 PM0S管202鏡像電流給所述第二 PM0S管205,再通過所述第二 NM0S管206鏡像電流給所述第三NM0S管207,最后提供給所述第二電阻208上,產生出電壓VC0。
【主權項】
1.帶有輸出電壓補償電路的電源裝置,其特征在于,包括變壓器、整流二極管、濾波電容、功率管、米樣電阻、振蕩器、RS觸發(fā)器、誤差放大器、米樣保持電路和輸出電壓補償電路: 所述變壓器的原邊繞組一端接輸入電壓VIN,另一端接所述功率管的漏極; 所述變壓器的副邊繞組的一端接所述整流二極管的P極,另一端接地; 所述變壓器的輔助繞組的一端接所述采樣保持電路輸入端,另一端接地; 所述整流二極管的P極接所述變壓器的副邊繞組的一端,N極接電源裝置的輸出VOUT ; 所述濾波電容的一端接電源裝置的輸出VOUT,另一端接地; 所述功率管的柵極接所述RS觸發(fā)器的輸出端Q,漏極接所述變壓器的原邊繞組的一端,源極接所述采樣電阻的一端和所述誤差放大器的負輸入端; 所述采樣電阻的一端接所述功率管的源極和所述誤差放大器的負輸入端,另一端接地; 所述振蕩器的輸出接所述RS觸發(fā)器的S端; 所述RS觸發(fā)器的R端接所述誤差放大器的輸出端,S端接所述振蕩器的輸出端,Q端接所述功率管的柵極; 所述誤差放大器的正輸入端接所述輸出電壓補償電路的輸出端VCO和所述采樣保持電路的輸出端VSP的疊加電壓VFB,負輸入端接所述采樣電阻的一端和所述功率管的源極;所述采樣保持電路的輸入端接所述變壓器的輔助繞組的輸出端,輸出端的電壓VSP接所述輸出電壓補償電路; 所述輸出電壓補償電路的輸入端接所述采樣保持電路的輸出端VSP,輸出端VCO和所述采樣保持電路的輸出端VSP進行疊加得到電壓VFB,這個VFB把所述整流二極管上的電壓降進行了補償。2.如權利要求1所述的帶有輸出電壓補償電路的電源裝置,其特征在于,所述輸出電壓補償電路包括第一運算放大器、第一 PMOS管、第一 NMOS管、第一電阻、第二 PMOS管、第二NMOS管、第三NMOS管和第二電阻: 所述第一運算放大器的正輸入端接電壓VSP,負輸入端接所述第一電阻的一端和所述第一 NMOS管的源極,輸出端接所述第一 NMOS管的柵極; 所述第一 PMOS管的柵極和漏極接在一起再接所述第二 PMOS管的柵極和所述第一 NMOS管的漏極,源極接電源VCC; 所述第一 NMOS管的柵極接所述第一運算放大器的輸出端,漏極接所述第一 PMOS管的柵極和所述第一 PMOS管的漏極和所述第二 PMOS管的柵極,源極接所述第一電阻的一端和所述第一運算放大器的負輸入端; 所述第一電阻的一端接所述第一 NMOS管的源極和所述第一運算放大器的負輸入端,另一端接地; 所述第二 PMOS管的柵極接所述第一 PMOS管的柵極和漏極,漏極接所述第二 NMOS管的柵極和漏極和所述第三NMOS管的柵極,源極接電源VCC ; 所述第二 NMOS管的柵極和漏極接在一起再接所述第二 PMOS管的漏極和所述第三NMOS管的柵極,源極接地; 所述第三NMOS管的柵極接所述第二 PM0S管的漏極和所述第二 NM0S管的柵極和漏極,漏極接所述第二電阻的一端和所述輸出電壓補償電路的輸出端VC0,源極接地; 所述第二電阻的一端接所述第三NM0S管的漏極和所述輸出電壓補償電路的輸出端VC0,另一端接基準電壓VREF。
【專利摘要】本實用新型公開了一種帶有輸出電壓補償電路的電源裝置。帶有輸出電壓補償的電源裝置包括變壓器、整流二極管、濾波電容、功率管、采樣電阻、振蕩器、RS觸發(fā)器、誤差放大器、采樣保持電路和輸出電壓補償電路。利用本實用新型提供的帶有輸出電壓補償的電源裝置能夠進行輸出電壓補償。
【IPC分類】H02M3/28
【公開號】CN204993060
【申請?zhí)枴緾N201520315339
【發(fā)明人】王文建
【申請人】浙江商業(yè)職業(yè)技術學院
【公開日】2016年1月20日
【申請日】2015年5月12日