一種用于fpga芯片避免浪涌電流干擾的供電電路的制作方法
【技術(shù)領(lǐng)域】
[0001]本實用新型屬于FPGA芯片領(lǐng)域,特別是一種用于FPGA芯片避免浪涌電流干擾的供電電路。
【背景技術(shù)】
[0002]浪涌電流指電源接通瞬間,流入電源設(shè)備的峰值電流。由于輸入濾波電容迅速充電,所以該峰值電流遠遠大于穩(wěn)態(tài)輸入電流。浪涌電流也指由于電路異常情況引起的使結(jié)溫超過額定結(jié)溫的不重復(fù)性最大正向過載電流。
[0003]現(xiàn)在浪涌電流抑制器多是放電間歇、氣體放電管、壓敏電阻、抑制二極管或扼流線圈;都需要單獨接入供電模塊。
【實用新型內(nèi)容】
[0004]本實用新型目的是提供一種在現(xiàn)有供電電路上加上一個電磁線圈和一個開關(guān)就能消除浪涌電流干擾的用于FPGA芯片避免浪涌電流干擾的供電電路。
[0005]本實用新型的用于FPGA芯片避免浪涌電流干擾的供電電路,包括供電模塊和輸出模塊,所述供電模塊包括第一供電單元和第二供電單元,當(dāng)諧振電感Ls外置于變壓器T1外時,所述第一供電單元和第二供電單元均有兩個繞組,其中一個繞組接在變壓器T1上,另一個繞組接在諧振電感Ls上;所述第一供電單元的兩個繞組回路并聯(lián)后輸出為第一供電電壓VCC,所述第二供電單元的兩個繞組回路并聯(lián)后輸出為第二供電電壓VCC1 ;所述第一供電單元的兩組繞組的一端分別通過各自的二極管D3、D4與VCC輸出端連接,另一端均通過電容C1與VCC輸出端連接;所述的第二供電單元的兩組繞組的一端分別通過各自的二極管D5、D6與VCC1輸出端連接,另一端均通過電容C2與VCC1輸出端連接;所述輸出模塊包括兩個二極管Dl、D2和電容Cout,所述兩個二極管Dl、D2陽極分別與變壓器T1的二次側(cè)繞組連接,所述兩個二極管Dl、D2陰極分別與電容Cout另一端連接,所述電容Cout兩端電壓為輸出電壓Vout ;還包括與二極管D5、D6串聯(lián)的電磁線圈Y1,以及在電容C0UT的串聯(lián)線上設(shè)置的開關(guān)K1。
[0006]優(yōu)選地,所述開關(guān)K1的簧片為磁化簧片。
[0007]本實用新型的有益效果:當(dāng)浪涌產(chǎn)生時,電磁線圈能夠產(chǎn)生足夠的磁力吸引開關(guān)簧片不閉合,在浪涌消失后,電磁線圈不能夠產(chǎn)生足夠的磁力時正常給系統(tǒng)供電。
【附圖說明】
[0008]圖1為本實用新型的電路圖。
【具體實施方式】
[0009]下面結(jié)合附圖和具體的實施例對本實用新型作進一步的闡述。
[0010]如圖1所示,本實用新型的用于FPGA芯片避免浪涌電流干擾的供電電路,包括供電模塊和輸出模塊,所述供電模塊包括第一供電單元和第二供電單元,當(dāng)諧振電感Ls外置于變壓器T1外時,所述第一供電單元和第二供電單元均有兩個繞組,其中一個繞組接在變壓器T1上,另一個繞組接在諧振電感Ls上;所述第一供電單元的兩個繞組回路并聯(lián)后輸出為第一供電電壓VCC,所述第二供電單元的兩個繞組回路并聯(lián)后輸出為第二供電電壓VCC1 ;所述第一供電單元的兩組繞組的一端分別通過各自的二極管D3、D4與VCC輸出端連接,另一端均通過電容C1與VCC輸出端連接;所述的第二供電單元的兩組繞組的一端分別通過各自的二極管D5、D6與VCC1輸出端連接,另一端均通過電容C2與VCC1輸出端連接;所述輸出模塊包括兩個二極管D1、D2和電容Cout,所述兩個二極管D1、D2陽極分別與變壓器T1的二次側(cè)繞組連接,所述兩個二極管D1、D2陰極分別與電容Cout另一端連接,所述電容Cout兩端電壓為輸出電壓Vout ;還包括與二極管D5、D6串聯(lián)的電磁線圈Y1,以及在電容C0UT的串聯(lián)線上設(shè)置的開關(guān)K1。所述開關(guān)K1的簧片為磁化簧片。
[0011]當(dāng)電流導(dǎo)通時,由于電磁線圈Y1導(dǎo)通產(chǎn)生足夠的磁力,吸引開關(guān)K1的簧片,導(dǎo)致開關(guān)K1不閉合,所以輸出電壓Vout不輸出;當(dāng)不在產(chǎn)生浪涌電流時,電磁線圈Y1不能夠產(chǎn)生足夠的磁力,開關(guān)K1閉合,輸出電壓Vout正常輸出。
[0012]本領(lǐng)域的普通技術(shù)人員將會意識到,這里所述的實施例是為了幫助讀者理解本實用新型的原理,應(yīng)被理解為本實用新型的保護范圍并不局限于這樣的特別陳述和實施例。本領(lǐng)域的普通技術(shù)人員可以根據(jù)本實用新型公開的這些技術(shù)啟示做出各種不脫離本實用新型實質(zhì)的其它各種具體變形和組合,這些變形和組合仍然在本實用新型的保護范圍內(nèi)。
【主權(quán)項】
1.一種用于FPGA芯片避免浪涌電流干擾的供電電路,包括供電模塊和輸出模塊,所述供電模塊包括第一供電單元和第二供電單元,當(dāng)諧振電感Ls外置于變壓器T1外時,所述第一供電單元和第二供電單元均有兩個繞組,其中一個繞組接在變壓器T1上,另一個繞組接在諧振電感Ls上;所述第一供電單元的兩個繞組回路并聯(lián)后輸出為第一供電電壓VCC,所述第二供電單元的兩個繞組回路并聯(lián)后輸出為第二供電電壓VCC1 ;所述第一供電單元的兩組繞組的一端分別通過各自的二極管D3、D4與VCC輸出端連接,另一端均通過電容C1與VCC輸出端連接;所述的第二供電單元的兩組繞組的一端分別通過各自的二極管D5、D6與VCC1輸出端連接,另一端均通過電容C2與VCC1輸出端連接;所述輸出模塊包括兩個二極管D1、D2和電容Cout,所述兩個二極管D1、D2陽極分別與變壓器T1的二次側(cè)繞組連接,所述兩個二極管Dl、D2陰極分別與電容Cout另一端連接,所述電容Cout兩端電壓為輸出電壓Vout ;其特征在于:還包括與二極管D5、D6串聯(lián)的電磁線圈Y1,以及在電容C0UT的串聯(lián)線上設(shè)置的開關(guān)K1。2.如權(quán)利要求1所述的用于FPGA芯片避免浪涌電流干擾的供電電路,其特征在于:所述開關(guān)K1的簧片為磁化簧片。
【專利摘要】本實用新型公開了一種用于FPGA芯片避免浪涌電流干擾的供電電路,包括一個正常的供電電路;還包括與二極管D5、D6串聯(lián)的電磁線圈Y1,以及在電容COUT的串聯(lián)線上設(shè)置的開關(guān)K1。本實用新型的有益效果:當(dāng)浪涌產(chǎn)生時,電磁線圈能夠產(chǎn)生足夠的磁力吸引開關(guān)簧片不閉合,在浪涌消失后,電磁線圈不能夠產(chǎn)生足夠的磁力時正常給系統(tǒng)供電。
【IPC分類】H02H3/087, H02M3/335
【公開號】CN205029564
【申請?zhí)枴緾N201520833507
【發(fā)明人】張云金, 張多, 尹蒞文, 吳燕
【申請人】成都辰來科技有限公司
【公開日】2016年2月10日
【申請日】2015年10月26日