圖5為本實(shí)用新型多路電源第五實(shí)施例的電路結(jié)構(gòu)示意圖;
[0023] 圖6為本實(shí)用新型多路電源第六實(shí)施例的電路結(jié)構(gòu)示意圖。
[0024] 附圖標(biāo)號說明:
[0025]
[0026]
[0027] 本實(shí)用新型目的的實(shí)現(xiàn)、功能特點(diǎn)及優(yōu)點(diǎn)將結(jié)合實(shí)施例,參照附圖做進(jìn)一步說明。
【具體實(shí)施方式】
[0028] 下面將結(jié)合本實(shí)用新型實(shí)施例中的附圖,對本實(shí)用新型實(shí)施例中的技術(shù)方案進(jìn)行 清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本實(shí)用新型的一部分實(shí)施例,而不是全部 的實(shí)施例?;诒緦?shí)用新型中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒有作出創(chuàng)造性勞動前提 下所獲得的所有其他實(shí)施例,都屬于本實(shí)用新型保護(hù)的范圍。
[0029] 在本實(shí)用新型中設(shè)及"第一"、"第二"等的描述僅用于描述目的,而不能理解為指 示或暗示其相對重要性或者隱含指明所指示的技術(shù)特征的數(shù)量。由此,限定有"第一"、"第 二"的特征可W明示或者隱含地包括至少一個該特征。另外,各個實(shí)施例之間的技術(shù)方案可 W相互結(jié)合,但是必須是W本領(lǐng)域普通技術(shù)人員能夠?qū)崿F(xiàn)為基礎(chǔ),當(dāng)技術(shù)方案的結(jié)合出現(xiàn) 相互矛盾或無法實(shí)現(xiàn)時應(yīng)當(dāng)認(rèn)為運(yùn)種技術(shù)方案的結(jié)合不存在,也不在本實(shí)用新型要求的保 護(hù)范圍之內(nèi)。
[0030] 本實(shí)用新型提出一種多路電源。
[0031] 參照圖1至6,圖1為本實(shí)用新型多路電源第一實(shí)施例的功能模塊示意圖;圖2為本 實(shí)用新型多路電源第二實(shí)施例的功能模塊示意圖;圖3為本實(shí)用新型多路電源第Ξ實(shí)施例 的電路結(jié)構(gòu)示意圖;圖4為本實(shí)用新型多路電源第四實(shí)施例的電路結(jié)構(gòu)示意圖;圖5為本實(shí) 用新型多路電源第五實(shí)施例的電路結(jié)構(gòu)示意圖;圖6為本實(shí)用新型多路電源第六實(shí)施例的 電路結(jié)構(gòu)示意圖。
[0032] 如圖1所示,在本實(shí)用新型實(shí)施例中,該多路電源包括DC-DC轉(zhuǎn)換電路10及多個電 壓輸出電路(如圖1所示的第一電壓輸出電路至第N電壓輸出電路),所述DC-DC轉(zhuǎn)換電路10 的輸入端用于輸入初始電壓,所述初始電壓經(jīng)過DC-DC轉(zhuǎn)換電路從第一輸出端W及多個電 壓輸出電路輸出;其中,所述DC-DC轉(zhuǎn)換電路10,用于將所述初始電壓轉(zhuǎn)換為第一目標(biāo)電壓 Voutl并從第一輸出端輸出;所述多個電壓輸出電路,用于將其基準(zhǔn)電壓輸入端輸入的基準(zhǔn) 電壓與所述第一目標(biāo)電壓Voutl進(jìn)行正向疊加或者反向疊加,W使其相應(yīng)的輸出端輸出相 應(yīng)的目標(biāo)電壓。
[0033] 為便于闡述本實(shí)用新型提出的多路電源的工作原理,本實(shí)施例中,所述多路電源 包括DC-DC轉(zhuǎn)換電路10、正電壓輸出電路20及負(fù)電壓輸出電路30;其中,如圖2所示,所述DC- DC轉(zhuǎn)換電路10的輸入端Vin用于輸入初始電壓,所述DC-DC轉(zhuǎn)換電路10的第一輸出端為所述 多路電源的第一輸出端Vout 1;所述DC-DC轉(zhuǎn)換電路10的第二輸出端與所述負(fù)電壓輸出電路 30的輸入端連接,所述負(fù)電壓輸出電路30的輸出端為所述多路電源的第二輸出端Vout2;所 述DC-DC轉(zhuǎn)換電路10的第Ξ輸出端與所述正電壓輸出電路20的輸入端連接,所述正電壓輸 出電路20的輸出端為所述多路電源的第Ξ輸出端Vout3;所述正電壓輸出電路20和負(fù)電壓 輸出電路30分別具有用于輸入基準(zhǔn)電壓的基準(zhǔn)電壓輸入端(如圖2所示的化ef2和化efl); 其中,所述DC-DC轉(zhuǎn)換電路10,用于將所述初始電壓轉(zhuǎn)換為第一目標(biāo)電壓Voutl;所述正電壓 輸出電路20,用于將所述第一目標(biāo)電壓與基準(zhǔn)電壓化ef2正向疊加,W輸出正向目標(biāo)電壓 Vout3;所述負(fù)電壓輸出電路30,用于所述第一目標(biāo)電壓與基準(zhǔn)電壓Vrefl反向疊加,W輸出 反向目標(biāo)電壓V〇ut2。
[0034] 當(dāng)所述多路電源啟動時,所述DC-DC轉(zhuǎn)換電路10的輸入端獲得初始電壓,所述DC- DC轉(zhuǎn)換電路10將所述初始電壓進(jìn)行電壓轉(zhuǎn)換處理并在其輸出端輸出第一目標(biāo)電壓Voutl。 此外,一方面,所述正電壓輸出電路20的輸入端獲得所述第一目標(biāo)電壓Voutl,所述正電壓 輸出電路20將所述第一目標(biāo)電壓與輸入其基準(zhǔn)電壓輸入端化ef 2的基準(zhǔn)電壓化ef2進(jìn)行同 向疊加處理,并在其輸出端輸出正向目標(biāo)電壓V〇ut3。另一方面,所述負(fù)電壓輸出電路30的 輸入端獲得所述第一目標(biāo)電壓Voutl,所述負(fù)電壓輸出電路30將所述第一目標(biāo)電壓Voutl與 基準(zhǔn)電壓化efl反向疊加,W輸出反向電壓Vout2。此時,所述多路電源的第一輸出端Vout 1 輸出第一目標(biāo)電壓Voutl,所述多路電源的第二輸出端輸出Vout2反向電壓Vout2,所述多路 電源的第Ξ輸出端V〇ut3輸出正向電壓Vout3,實(shí)現(xiàn)了多路電源電壓輸出的功能。
[0035] 需要說明的是,所述多路電源的電壓輸出電路的個數(shù)N的下限值為1,上限值不做 限制;其中,所述N個電壓輸出電路分為X個正電壓輸出電路和N-X個負(fù)電壓輸出電路(0<X 劍。
[0036] 本實(shí)用新型技術(shù)方案通過采用DC-DC轉(zhuǎn)換電路10將初始電壓轉(zhuǎn)換為第一目標(biāo)電壓 Voutl并從第一輸出端輸出;多個電壓輸出電路將其基準(zhǔn)電壓輸入端輸入的基準(zhǔn)電壓與所 述第一目標(biāo)電壓Voutl進(jìn)行正向疊加或者反向疊加,W使其相應(yīng)的輸出端輸出相應(yīng)的目標(biāo) 電壓,達(dá)到了多路電壓輸出的目的。由于本實(shí)用新型提出的多路電源僅用一個DC-DC轉(zhuǎn)換電 路10就實(shí)現(xiàn)了多路電源電壓輸出,因此,相對于現(xiàn)有技術(shù),本實(shí)用新型技術(shù)方案具有成本低 的特點(diǎn)。
[0037] 具體地,如圖2所示,本實(shí)施例中,所述DC-DC轉(zhuǎn)換電路10包括第一電容C1、第二電 容C2、第Ξ電容C3、第四電容C4、第五電容巧、第六電容C6、第屯電容C7、第八電容C8、第一電 阻R1、第二電阻R2、第Ξ電阻R3、第一電感L1及DC-DC轉(zhuǎn)換忍片U。所述第一電容C1的正極,所 述第二電容C2的第一端,所述第Ξ電容C3的第一端,所述第一電阻R1的第一端及所述DC-DC 轉(zhuǎn)換忍片U的輸入端分別連接初始電壓;所述第一電容C1的負(fù)極,所述第二電容C2的第二 端,所述第Ξ電容C3的第二端及所述第四電容C4的第二端接地;所述第四電容C4的第一端、 所述第一電阻R1的第二端及所述DC-DC轉(zhuǎn)換忍片U的輸入端互連;所述DC-DC轉(zhuǎn)換忍片U的驅(qū) 動端與所述第五電容巧的一端連接,所述第五電容巧的另一端、所述DC-DC轉(zhuǎn)換忍片U的輸 出端及所述第一電感L1的第一端互連,所述DC-DC轉(zhuǎn)換忍片U、所述第五電容巧及所述第一 電感L1的連接結(jié)點(diǎn)為所述DC-DC轉(zhuǎn)換電路10的第一輸出端。
[003引所述DC-DC轉(zhuǎn)換忍片U的接地端接地GND,所述DC-DC轉(zhuǎn)換忍片U的反饋端FB、所述第 二電阻R2的第二端及所述第Ξ電阻R3的第一端互連;所述第一電感L1的第二端,所述第六 電容C6的正極、所述第屯電容C7的第一端及所述第八電容C8的第一端互連;所述第Ξ電阻 R3的第二端、所述第六電容C6的負(fù)極、所述第屯電容C7的第二端及所述第八電容C8的第二 端接地。所述第一電感L1、所述第二電阻R2、所述第六電容C6、所述第屯電容C7及所述第八 電容C8的連接結(jié)點(diǎn)為所述DC-DC變換電路10的第四輸出端。
[0039] 所述負(fù)電壓輸出電路30包括第九電容〔9、第一二極管01、第二二極管02及第^^一 電容C11;所述第九電容C9的一端為所述負(fù)電壓輸出電路30的輸入端,所述第一電容C1的另 一端分別與所述第一二極管D1的陽極、所述第二二極管D2的陰極連接;所述第二二極管D2 的陽極為所述負(fù)電壓輸出電路30的基準(zhǔn)電壓輸入端,所述第一二極管D1的另一端與所述第 十一電容C11的一端連接,所述第一二極管D1與所述第十一電容C11的連接結(jié)點(diǎn)為所述負(fù)電 壓輸出電路30的輸出端,所述第^^一電容C11的另一端接地。
[0040] 所述正電壓輸出電路20包括第十電容CIO、第Ξ二極管D3、第四二極管D4及第十二 電容C12;所述第十電容CIO的一端為所述正電壓輸出電路20的輸入端,所述第十電容CIO的 另一端分別與所述第Ξ二極管D3的陽極、所述第四二極管D4的陰極連接,所述第四二極管 D4的陽極為所述正電壓輸出電路20的基準(zhǔn)電壓輸入端,所述第Ξ二極管D3的陰極與所述第 十