專利名稱:驅動電路的制作方法
技術領域:
本發(fā)明涉及驅動電路,進一步說,涉及可以適合作為驅動液晶顯示面板等容性負載的放大電路使用的驅動電路。
背景技術:
近年來,使用薄膜晶體管(Thin-Film Transistor、TFT)作為開關元件的液晶顯示器(Liquid-Crystal Display、LCD)有向大型化發(fā)展的趨勢。即,開始把具有20種以上畫面的LCD用于電視(Television、TV)用途,替換了現有的CRT(Cathode-Ray Tube,陰極射線管)。但是,伴隨著大型化TFT的數據線的負載逐漸加重,因此會產生在一個水平同步期間內不能進行直到數據線的最遠端的數據的寫入的問題。為了對付該問題,現有技術中采取的是在液晶面板的上側和下側分別配置源驅動器(水平驅動器)并將其同時驅動的對策(將此稱為“兩側驅動”方式)。但是,由于“兩側驅動”方式中需要有兩個水平驅動器,因此會大幅提高成本。因此,為了通過只在液晶面板的上側或下側配置源驅動器的“一側驅動”方式就可以確實的進行直到漏線的最遠端的數據的寫入,從現有技術進行了各種各樣的改良。在圖9~圖14中表示了其中一例。
(現有例1)圖9表示了使用“一側驅動”方式的現有的液晶顯示器的簡要結構。如圖9所示,該液晶顯示器100為在液晶面板上施加從數字圖像數據生成的模擬數據信號的方式的液晶顯示器,由彩色液晶面板101、控制電路102、灰度電源103、數據電極驅動電路(源驅動器)104以及掃描電極驅動電路(柵驅動器)105構成。
彩色液晶面板101是把TFT作為開關元件使用的有源矩陣驅動方式的彩色液晶面板。彩色液晶面板101包括在行方向上以規(guī)定間隔設置的n條(n為2以上的自然數)掃描電極(柵線)106-1~106-n、在列方向上以規(guī)定間隔設置的m條(m為2以上的自然數)的數據電極(源線)107-1~107-m,掃描電極106-1~106-n和數據電極107-1~107-m的各交點的附近的區(qū)域作為“像素”。顯示畫面整體的像素數為(n×m)。在彩色液晶面板101中,對于每個像素,配置有等價的容性負載的液晶電容108、共用電極109、用于驅動對應的液晶電容108的TFT110、在同一垂直同步期間內積蓄數據電荷的輔助電容器(圖示省略)。驅動時在共用電極109施加了共用電位Vcom的狀態(tài)下,在數據電極107-1~107-m處施加基于數字圖像數據中的紅色數據、綠色數據和藍色數據分別生成的模擬的數據紅色信號、數據綠色信號和數據藍色信號,同時在掃描電極106-1~106-n處施加基于水平同步信號以及垂直同步信號等生成的柵脈沖(掃描信號)。由此,在彩色液晶面板101的顯示畫面上彩色的顯示文字或圖像。
控制電路102,例如,由ASIC(Application Specific IntegratedCircuit,專用集成電路)構成,基于從外部供給的時鐘、水平同步信號以及垂直同步信號、數據使能信號等,生成選通脈沖信號、點時鐘、水平掃描脈沖、極性信號、垂直掃描脈沖等并向源驅動器104和柵驅動器105供給。選通脈沖信號是和水平同步信號相同周期的信號。點時鐘和時鐘頻率相同或頻率不同,如后所述,為了對于構成源驅動器104的移位寄存器從水平掃描脈沖生成采樣脈沖而使用。水平掃描脈沖雖和水平同步信號的周期相同,但是為從選通脈沖信號延遲了多個時鐘的脈沖的信號。極性信號是在每一個水平同步周期(即每一個線路)極性反轉的信號,為了交流驅動彩色液晶面板101而使用。該極性信號的極性在每一個垂直同步周期也反轉。垂直掃描脈沖是和垂直同步信號周期相同的信號。
灰度電源103由級聯于基準電壓線和接地線之間的多個電阻、連接于各輸入端子鄰接的電阻的連接點的多個電壓跟隨器構成?;叶入娫?03放大以及緩沖為了在鄰接的電阻的連接點出現的γ變換而設定的灰度電壓,并供給源驅動器104。因此,為了把系統整體的灰度系數作為1而得到良好的灰度的再生圖像,需要修正模擬圖像信號或數字圖像數據。這叫做“γ修正”。一般來說,對于模擬圖像信號或數字圖像數據使之適合于CRT顯示器的特性(γ特性),即,為了使之具有互換性而進行γ修正。在此,圖10中表示了6比特的輸入數據(以16進制的數(HEX)表示)和灰度電壓V0~V4以及V5~V9之間的關系(γ修正特性)的一例。
源驅動器104,如圖9所示,大致由圖像數據處理電路111、數字/模擬轉換器(DAC)112、m個輸出電路113-1~113-m構成。圖像數據處理電路111大致由未圖示的移位寄存器、數據寄存器、閂鎖電路、電平轉換器構成。移位寄存器為由多個延遲觸發(fā)器構成的串行輸入并行輸出型的移位寄存器。移位寄存和從控制電路102供給的點時鐘同步,進行同樣從控制電路102供給的水平掃描脈沖移位的移位操作,同時輸出多比特的并行的采樣脈沖。數據寄存器和從移位寄存器供給的采樣脈沖同步,把從外部供給的數字圖像數據的紅色數據、綠色數據、藍色數據作為顯示數據輸入并供給閂鎖電路。閂鎖電路和從控制電路102供給的選通脈沖信號的上升沿同步,輸入從數據寄存器供給的顯示數據,然后直到供給選通脈沖信號為止,即,在一個水平同步期間內,保持輸入的顯示數據。電平轉換器轉換閂鎖電路的輸出數據的電壓作為電壓轉換顯示數據輸出。
D/A轉換器112對于從圖像數據處理電路111供給的電壓轉換顯示數據,通過基于從灰度電源103供給的灰度電壓V0~V4組或灰度電壓V5~V9組(參照圖10)進行上述的γ修正,給予灰度性。并且,把進行了γ修正的修正紅色數據、修正綠色數據、修正藍色數據轉換為模擬的數據紅色信號、數據綠色信號、數據藍色信號,供給對應的輸出電路113-1~113-m。
由于輸出電路113-1~113-m中的任意一個均為相同的構成,在圖11中表示輸出電路113-1的構成。由圖11可以明白,輸出電路113-1由電壓跟隨器114a以及114b、開關115a以及115b構成。
電壓跟隨器114a,如圖12所示,由具有N溝道MOS晶體管MN11以及MN12、P溝道MOS晶體管MP11、MP12以及MP13、恒流源CI11以及CI12、電容器C11的甲類放大器構成,放大、緩沖從D/A轉換器112供給的正極性的數據信號并輸出。電壓跟隨器114b,如圖13所示,由具有P溝道MOS晶體管MP14以及MP15、N溝道MOS晶體管MN13、MN14以及MN15、恒流源CI13以及CI14、電容器C12的甲類放大器構成,放大、緩沖從D/A轉換器112供給的負極性的數據信號并輸出。
開關115a在從控制電路102供給的極性信號POL為“H”電平時為接通,把從電壓輸出器114a供給的正極性的數據信號S施加到彩色液晶面板101的對應的數據電極107-1上。開關115b在從控制電路102供給的極性信號POL為“L”電平時接通,把從電壓輸出器114b供給的負極性的數據信號S施加到彩色液晶面板101的對應的數據電極107-1上。
柵驅動器105和從控制電路102供給的垂直掃描脈沖的時序同步順次發(fā)生柵脈沖,通過順次施加到彩色液晶面板101對應的掃描電極106-1~106-n上,在一個垂直同步期間內掃描一次掃描電極106-1~106-n。
接下來,就具有上述構成的現有的液晶顯示器100的工作,參照圖14所示的時序圖進行說明。
在圖14中,TF表示一個幀期間,TH表示一個水平同步期間。其中,采用“點反轉驅動法”作為驅動彩色液晶面板101的驅動方法?!包c反轉驅動法”中,待施加到顯示電極上的電位(極性),以被施加到共用電極109上的共電位Vcom為基準,在每一個點處使之反轉,來控制施加到數據電極107-1~107-m的數據信號的極性。一般來說,如果在液晶面板101的液晶單元上持續(xù)施加相同極性的電壓,則會發(fā)生即使切斷電源在畫面上還殘留文字等的痕跡的“熒光屏圖像保留”現象,為了防止這種“熒光屏圖像保留”,一直以來采用“點反轉驅動法”。即使施加到液晶面板101的液晶單元的電壓的極性反轉,由于液晶單元的透過率特性幾乎不變,因此一般采用無論是正極性還是負極性具有相同電壓值的灰度電壓。
圖14(1)所示的時鐘VCK是用于柵驅動器105的時鐘。柵驅動器105和該時鐘VCK的各脈沖P1、P2、……、Pn同步,如圖14(2)、(3)以及(4)所示,每條線順次發(fā)生柵脈沖(掃描電壓脈沖)VG1、VG2、……、VGn,并順次施加到彩色液晶面板101對應的掃描電極106-1~106-n上。源驅動器104,如圖14(5)以及(6)所示,在各柵脈沖VG1、VG2、……、VGn發(fā)生幾μsec后從各輸出電路113-1~113-m輸出數據紅色信號、數據綠色信號、數據藍色信號。圖14(5)為從圖9中從左開始數為偶數序號的輸出電路輸出的數據信號的電壓波形,圖14(6)為從圖9中從左開始數為奇數序號的輸出電路輸出的數據信號的電壓波形。
(現有例2)代替作為圖11的電壓跟隨器114a以及114b用的圖12與圖13所示的電路構成,也可以使用圖15所示的電路構成。圖15和公開于特開2000-338461公報的電路構成實質上是等價的。
圖15的電路由PMOS源跟隨器輸出電路116a、NMOS源跟隨器輸出電路116b、預充電電路117、開關S21以及S22構成。PMOS源跟隨器輸出電路116a由P溝道MOS晶體管(PMOS晶體管)MP26以及MP27、恒流源CI21、CI22以及CI23構成。NMOS源跟隨器輸出電路116b由N溝道MOS晶體管(NMOS晶體管)MN26以及MN27、恒流源CI24、CI25以及CI26構成。預充電電路117由預充電驅動用的開關S23以及S24構成。為了切換PMOS源跟隨器輸出電路116a和NMOS源跟隨器輸出電路116b而使用開關S21以及S22。
接下來,就圖15所示的電壓跟隨器的工作參照圖16進行說明。圖16(A)表示正極性的期間的輸出波形,為在通過開關S21以及S22使用PMOS源跟隨器輸出電路116a時的圖。圖16(B)表示負極性的期間的輸出波形,為在通過開關S21以及S22使用NMOS源跟隨器輸出電路116b時的圖。
一般來說,源跟隨器輸出電路只具有一個方向的驅動能力。例如,對于PMOS源跟隨器輸出電路116a的由PMOS晶體管MP27構成的源跟隨器輸出電路,有足夠的吸入電流的能力,但沒有吐出電流的能力,只有吐出由連接于PMOS晶體管MP27的恒流源CI23產生的電流的能力。通常恒流源CI23的電流值被設定的非常小,因此電流吐出驅動能力變得非常小。同樣的,對于NMOS源跟隨器輸出電路116b的由NMOS晶體管MN27構成的源跟隨器輸出電路,有足夠的吐出電流的能力,但沒有吸入電流的能力,只有吸入由連接于NMOS晶體管MN27的恒流源CI26產生的小電流的能力。由于這些理由,在圖15所示的電壓跟隨器中,如圖16所示,使用一個水平同步期間的初始部分進行預充電,其后通過源跟隨器輸出電路116a或116b具有的能力進行返回到所期望的電位的工作。
不進行預充電的時候,由于以很小的恒定電流驅動負載,源跟隨器輸出電路116a的上升沿的特性、源跟隨器輸出電路116b的下降沿的特性變的極端的差。因此,通過組合源跟隨器輸出電路116a以及116b和預充電電路117回避該問題。
(現有例3)進而,圖15的電路的發(fā)展電路公開于上述特開2000-338461號公報和特開2003-22055號公報(未圖示)。這些是在一方的電源線和輸出端子之間把一個導電型的晶體管連接為源跟隨器形式,在另一方的電源線和同一個輸出端子之間把另一個導電型的晶體管連接為源跟隨器形式,進而以對于這兩個晶體管分別設置開關為基本,響應于輸入信號的極性激活一方的源跟隨器電路。
專利文獻1特開2000-338461號公報專利文獻2特開2003-22055號公報在圖9~圖14所示的現有例1中存在以下問題。
即,通常在正極性時工作的圖12的電壓跟隨器114a和在負極性時工作的圖12的電壓跟隨器114b之間存在偏移電壓的不同,因此會存在產生所謂的輸出偏差從而產生“豎條”等畫質低劣化的現象的問題。
在圖15~圖16所示的現有例2中,對應輸入信號的極性,交替使用PMOS源跟隨器輸出電路116a和NMOS源跟隨器輸出電路116b,因此和現有例1相同,存在產生上述輸出偏差而畫質低劣化的問題。此外,如上所述,不進行預充電時以很小的恒定電流驅動負載,所以上升沿和下降沿的特性變得極端的差。因此,在現有例2中還存在無論對于何種電平的輸出如果沒有預充電的工作,則不正常工作的問題。
對于現有例3的驅動電路,存在電流驅動能力非常小,不進行預充電就不能正常的工作的問題。并且由于使用開關使兩個源跟隨器電路選擇性的工作,因此還存在產生起因于偏移電壓的輸出偏差而畫質低劣化的問題。
發(fā)明內容
本發(fā)明的主要目的是提供減低輸出偏差增大驅動能力的驅動電路。
(1)本發(fā)明的驅動電路,其特征在于,包括放大電路,接受輸入信號;互不相同的導電型的第1以及第2晶體管,以其源極在輸出點相互連接的方式,串聯連接于兩個電源供給端子之間,同時響應于上述放大電路的輸出信號推挽驅動上述輸出點;上述輸出點的信號被反饋到上述放大電路。
(2)本發(fā)明的驅動電路中,在放大電路的輸出端具有互不相同的導電型的第1以及第2晶體管,以在輸出點互相連接的源極的方式串聯連接于兩個電源供給端子之間,同時響應于上述放大電路的輸出信號推挽驅動上述輸出點。因此,在上述放大電路的輸出端,一種導電型的上述第1晶體管具有源跟隨器構成,另一種導電型的上述第2晶體管同樣具有源跟隨器構成。并且,上述第1以及第2晶體管響應于上述放大電路的輸出信號推挽驅動上述輸出點。因此,可以減低起因于偏移電壓的輸出偏差。此外,還可以減少產生起因于輸出偏差的畫質低劣化的問題。
進而,由于上述輸出點的信號被反饋到上述放大電路,因此可以有效的利用上述第1以及第2晶體管具有的驅動能力。由此,可以增大驅動能力。
(3)在本發(fā)明的驅動電路的優(yōu)選例中,基于乙類工作推挽驅動上述第1以及第2晶體管。在此例中,由于進行乙類工作因此有可以減低電力消耗的優(yōu)點。
在本發(fā)明的其他的優(yōu)選例中,進一步包括第1開關,在上述兩個電源供給端子中的一個和上述輸出點之間與上述第1晶體管并聯地設置;第2開關,在上述兩個電源供給端子中的另一個和上述輸出點之間與上述第2晶體管并聯地設置。在此例中,在上述第1以及第2晶體管不能進行源跟隨器工作的范圍,通過選擇性的接通上述第1或者第2開關,對于上述輸出點進行預充電。其結果有可以擴大得到高驅動能力的范圍的同時使工作的高速化成為可能的優(yōu)點。
此外,在該例中,優(yōu)選的是,在連接該驅動電路的輸出端子和上述輸出點的路徑處設置第3開關,控制該第3開關使得在對于上述輸出點進行預充電時斷開上述路徑、在不進行預充電時接通上述路徑。在此例中,進行預充電時,通過上述第3開關使上述輸出點與該驅動電路的輸出端子斷開,因此有可以防止預充電受到對上述輸出點的影響的優(yōu)點。
在本發(fā)明的驅動電路的進一步的其他的優(yōu)選例中,進一步具有檢查上述輸入信號判斷是否需要預充電的判斷電路。在此例中,有可以在需要的時候確實地進行預充電工作的優(yōu)點。該判斷電路,優(yōu)選的是,判斷上述輸入信號的高位n比特(n為正整數)來判斷是否需要預充電。例如,判斷上述輸入信號的高位n比特,如果判斷該輸入信號為規(guī)定的灰度,則判定需要進行預充電。
在本發(fā)明的驅動電路的進一步的其他的優(yōu)選例中,互相串聯連接的第4開關以及第1恒流源,與上述第1晶體管并聯的設置于上述兩個電源供給端子中的一個和上述輸出點之間,互相串聯連接的第5開關以及第2恒流源,與上述第2晶體管并聯的設置于上述兩個電源供給端子中的另一個和上述輸出點之間。與上述第1晶體管的導通、截止幾乎同步地控制上述第4開關的接通、斷開,與上述第2晶體管的導通、截止幾乎同步地控制上述第5開關的接通、斷開。在此例中,有可以進一步擴大輸出動態(tài)范圍,同時可以進一步提高驅動能力的優(yōu)點。在此例中,優(yōu)選的是,為了流出輸出空載電流而使用上述第4開關以及上述第1恒流源和上述第5開關以及上述第2恒流源。如此,有在進行乙類推挽工作輸出電流變?yōu)?時,可以使上述第1以及第2晶體管的柵電位穩(wěn)定化的優(yōu)點。
根據本發(fā)明的驅動電路,得到了可以減低輸出偏差并增大驅動能力的效果。
圖1為表示使用于本發(fā)明的一個實施方式的LCD驅動電路的LCD驅動用的放大電路的構成的電路圖。
圖2為表示本發(fā)明的一個實施方式的LCD驅動電路的構成的功能框圖。
圖3為表示本發(fā)明的一個實施方式的LCD驅動電路的輸出波形的一例的波形圖。
圖4為表示本發(fā)明的一個實施方式的LCD驅動電路的工作范圍的劃分的說明圖。
圖5為表示不進行本發(fā)明的一個實施方式的LCD驅動電路的預充電時的工作的時序圖。
圖6為表示進行本發(fā)明的一個實施方式的LCD驅動電路的預充電時的工作的時序圖。
圖7為表示本發(fā)明的一個實施方式的LCD驅動電路的開關控制電路的構成例的功能框圖。
圖8為表示控制開關S1~S5的接通和斷開的開關控制電路的構成圖。
圖9為表示使用“一側驅動”方式的現有的液晶顯示器(現有例1)的簡要結構的圖。
圖10為表示6比特的輸入數據和灰度電壓V0~V4以及V5~V9的關系的圖表。
圖11為表示使用于圖9所示的現有的液晶顯示器的輸出電路的構成的電路圖。
圖12為表示構成使用于圖9所示的現有的液晶顯示器的輸出電路的電壓跟隨器的例子的電路圖。
圖13為表示構成使用于圖9所示的現有的液晶顯示器的輸出電路的其他的電壓跟隨器的例子的電路圖。
圖14為表示圖9所示的現有的液晶顯示器的工作的時序圖。
圖15為表示可以使用其他的構成例(現有例2)作為圖11的電壓跟隨器用的電路圖。
圖16為表示圖15的電壓跟隨器的輸出波形的波形圖。
具體實施例方式
以下,就本發(fā)明的驅動電路的適當的實施方式參照附圖詳細的進行說明。在此實施方式中,使本發(fā)明適用于LCD驅動用的放大電路。
圖1為表示本發(fā)明的一個實施方式的LCD驅動用的放大電路10的構成的電路圖。圖2為表示使用該LCD驅動用的放大電路10構成的LCD驅動電路20的構成的功能框圖。
圖1中,本發(fā)明的一個實施方式的LCD驅動用的放大電路10包括差動放大部11、輸出部12、輸入端子Tin以及輸出端子Tout。在輸出端子Tout處連接負載(液晶面板的液晶電容)60。
差動放大部11由運算放大器構成,在該非反向(+側)輸入端子接收到從輸入端子Tin施加的模擬輸入信號電壓Vin,同時在反向(-側)輸入端子受到反饋的輸出電壓Vout,差動放大兩信號電壓并輸出。差動放大部11的輸出信號Vina供給至輸出級12。由于差動放大部11的構成以及工作是公知的,且和本發(fā)明無直接的關系,因此省略有關于此的詳細說明。
輸出部12包括構成源跟隨器的N溝道MOS晶體管M1、構成源跟隨器的P溝道MOS晶體管M2、恒流源CI3。兩個晶體管M1和M2的柵極共接于差動放大器11的輸出端子。兩個晶體管M1和M2的源極共接于節(jié)點(輸出點)P。由于輸出點P連接于差動放大部11的反向輸入端子,因此輸出點P的信號(Vout)被反饋給差動放大部11的反向輸入端子。晶體管M1的漏極被連接于電源電壓VDD所施加的電源線(電源端子)上,晶體管M2的漏極被連接于保持為接地電位GND的接地線(接地端子)之間。恒流源CI3連接于電源線和晶體管M1(和M2)的柵極之間。此恒流源CI3是用于控制差動放大部11的輸出電流的電流源。
另外,不言而喻,以電源電壓VSS施加的其他的電源線(電源端子)替換保持為接地電位GND的接地線(接地端子)也可以。
如此,在圖1的電路構成中,導電型不同的兩個晶體管M1和M2被分別作為進行乙類工作的源跟隨器構成,同時該晶體管M1和M2互相串聯連接于電源線和接地線之間。并且,在晶體管M1和M2的柵極共同施加差動放大部11的輸出信號,從該晶體管M1和M2的源極(輸出點P)取出該源跟隨器電路塊的輸出。換言之,導電型不同的兩個晶體管M1和M2分別作為源跟隨器構成串聯連接于兩個電源供給端子之間(即電源線和接地線之間),乙類推挽驅動兩個晶體管M1和M2共接的源極(即輸出點P)。由此,該源跟隨器塊進行乙類推挽放大,同時構成互補型輸出。其結果,得到了足夠的電流吐出/吸入的能力。此外,由于作為源跟隨器構成所以輸出阻抗比較低,由于進一步反饋該阻抗更加低,得到作為此種放大器(緩沖器)的優(yōu)良特性。
輸出部12進一步包括兩個恒流源CI1以及CI2、五個開關S1、S2、S3、S4以及S5。開關S1設置于節(jié)點Q和節(jié)點R之間,開閉節(jié)點(即源跟隨器電路塊的輸出點)P和輸出端子Tout之間的路徑。恒流源CI1為吐出型,其一端連接于電源線,另一端連接于開關S2的一端。開關S2的另一端連接于節(jié)點Q。因此,恒流源CI1的電流只在開關2接通的時候向節(jié)點Q供給。另一方面,恒流源CI2為吸入型,其一端連接于接地線,另一端連接于開關S3的一端。開關S3的另一端連接于節(jié)點Q。因此,只在開關3接通的時候電流從節(jié)點Q被恒流源CI2吸入。恒流源CI1以及CI2和開關S3以及S4起到擴大LCD驅動用的放大電路10的輸出動態(tài)范圍的作用。
開關S4連接于電源線和節(jié)點R之間。開關S5連接于接地線和節(jié)點R之間。兩個開關S4以及S5為預充電控制用,在需要的時候接通對于輸出端子Tout進行預充電(加速驅動)。
輸出端子Tout通過節(jié)點R、開關S1、節(jié)點Q、及節(jié)點(輸出點)P連接于差動放大部11的反向輸入端子,把輸出信號電壓Vout(輸出點P的信號電壓)反饋到LCD驅動用的放大電路10的輸入端。
在圖2中表示使用了具有以上構成的LCD驅動用的放大電路10的本實施方式的LCD驅動電路20的構成。
從圖2可以明了,在圖1的LCD驅動用的放大電路10的輸入端,設置了把數字輸入信號電壓Vdin變換為模擬信號并生成模擬輸入信號電壓Vin的D/A轉換器21。此外,為了控制開關S1~S5的開閉,設置了高位n比特判斷電路22和開關控制電路23。
高位n比特判斷電路22檢查數字輸入信號Vdin的高位n比特,判斷是否需要預充電(加速驅動),把對應于該判斷結果的信號送到開關控制電路23。例如,檢查數字輸入信號Vdin的高位3比特,可以判斷其是否在圖4所示的預充電(加速驅動)必要范圍。此外,例如,可以只在灰度輸出在0~1伏特的范圍或在(VDD-1)~VDD伏特的范圍時進行預充電,這以外的時候進行無預充電的通常的工作。
開關控制電路23,對應于從高位n比特判斷電路22送達的判斷結果信號的內容,為了得到圖5和圖6所示的波形,控制開關S1~S5的開閉。
從上述說明可以了解,在圖1所示的LCD驅動用的放大電路10的構成中,包括差動放大部11,接取輸入信號Vin;互不相同的導電型晶體管M1和M2,以在輸出點P連接互相的源極的方式、串聯連接于兩個電源供給端子VDD以及GND之間,同時響應于差動放大部11的輸出信號Vina推挽驅動輸出點P。并且,輸出點P的信號被反饋到差動放大部11。因此,在此放大電路11中,在差動放大部11的輸出端,一種導電型的晶體管M1具有源跟隨器構成,另一種導電型的晶體管M2同樣具有源跟隨器構成。并且,該晶體管M1和M2響應于差動放大部11的輸出信號Vina推挽驅動輸出點P。因此,可以減低起因于偏移電壓的輸出偏差。此外,減少產生起因于輸出偏差的畫質低劣化的問題。
進而,由于輸出點P的信號被反饋到差動放大部11,因此可以有效的利用兩個晶體管M1和M2具有的驅動能力。由此,可以增大該LCD驅動用的放大電路10的驅動能力。
另外,晶體管M1和M2優(yōu)選基于乙類工作被推挽驅動。這是因為進行乙類工作有可以減低電力消耗的優(yōu)點。但是,即使不是這樣,本發(fā)明也可以實施。
開關S4和S5為預充電用的開關,判斷對于輸出端子Tout需要預充電時接通,判斷不需要預充電時斷開。在本發(fā)明的實施中,開關S4和S5不一定是必需的。但是,由于在實際的使用狀況中需要預充電,因此通常如本實施方式一起設置兩個開關S4和S5。開關S4和S5,在晶體管M1和M2不能進行源跟隨器工作的范圍,通過選擇性的接通開關S4和S5,對于輸出點P(即輸出端子Tout)進行預充電。因此,有可以擴大得到高驅動能力的范圍,同時使工作的高速化成為可能的優(yōu)點。
由于開關S2和S3以及恒流源CI1和CI2是用于擴大輸出動態(tài)范圍的,因此對于本發(fā)明的實施不一定是必要的。但是,由于在實際的使用狀況中,優(yōu)選的是盡可能的擴大輸出動態(tài)范圍,因此優(yōu)選如本實施方式這樣一起設置。
開關S1設置于連接該LCD驅動用的放大電路10的輸出端子Tout和輸出點P的路徑處,對于輸出點P進行預充電的時候斷開上述路徑,不進行預充電的時候接通上述路徑來進行控制。開關S1對于本發(fā)明的實施不一定是必要的。但是,優(yōu)選的是如本實施方式這樣設置。那是因為,在進行預充電的時候通過開關S1使輸出點P同該驅動電路10的輸出端子Tout斷開,可以防止預充電對輸出點P有影響。
接下來,就具有圖1的構成的LCD驅動用的放大電路10和具有圖2的構成的LCD驅動電路20的工作進行說明。
在LCD驅動用的放大電路10中,由晶體管M1和M2構成的兩個源跟隨電路加入到反饋回路中,因此輸出點P的電壓通常與輸入電壓Vin相等來進行工作。其結果,放大輸入信號電壓Vin的差動放大部11的放大輸出電壓Vina為(Vin+VGS1)或(Vin-VGS2)。但是,VGS1為晶體管M1的柵-源間的電壓,VGS2為晶體管M2的柵-源間的電壓。換言之,差動放大電路10的反向輸入端子(即輸出點P)和輸入端子Tin為虛短路的關系,因此該電路10使輸出點P的電壓通常與輸入電壓Vin相等來進行工作。
對作為負載的液晶面板的液晶電容60的交流驅動中,在輸入信號電壓Vin的極性為正的期間,晶體管M1為截止(截止狀態(tài)),晶體管M2為導通(導通狀態(tài)),輸出點P的電位與輸入電壓Vin相等。其結果,差動放大部11的放大輸出電壓Vina為(Vin-VGS2)。在輸入信號電壓Vin的極性為負的期間,與之相反,晶體管M1為導通(導通狀態(tài)),晶體管M2為截止(截止狀態(tài)),點P的電位與輸入電壓Vin相等。其結果,差動放大部11的放大輸出電壓Vina為(Vin+VGS1)。LCD驅動用的放大電路10的源跟隨器電路塊(晶體管M1、M2和電流源CI3)如此以推挽形式進行源跟隨器工作。
放大輸入輸出信號電壓Vina若在可以驅動包括晶體管M1和M2的源跟隨器電路塊的范圍,則如上所述進行乙類推挽放大。因此,以低輸出阻抗得到高驅動能力。
該源跟隨器電路塊可以驅動的范圍,具體地說,是VDD-(VGS1+VDS(sat))~VGS2+VDS(sat)。其中,VDS(sat)為構成前級或電流源CI3的晶體管的3級管區(qū)和5級管區(qū)的邊界電壓。
在此范圍外,由于源跟隨器電路塊不能進行源跟隨器工作,因此通過對輸出端子Tout進行預充電,使負載60的驅動成為可能。即,在接近于電源電壓VDD的范圍,通過預充電把LCD驅動用的放大電路10的輸出部12即輸出點P的電位暫時上拉至電源電壓VDD,由此使P溝道晶體管M2可以工作。由于晶體管M2雖無吐出電流的能力但有吸入電流的能力,所以這是可以的。在接近于接地電位GND的范圍也是一樣。即,通過預充電把LCD驅動用的放大電路10的輸出部12即點P的電位暫時下拉至接地電位GND,由此使N溝道晶體管M1可以工作。由于晶體管M1雖無吸入電流的能力但有吐出電流的能力,所以這是可以的。如此,在從電源電壓VDD到接地電位GND的全部范圍均可以驅動。圖3和圖4概括的表示了此狀況。
接下來,利用圖5和圖6就上述工作進行詳細說明。
以下,對不需要預充電的情況和需要預充電的情況分別說明,但通過高位n比特判斷電路22來判斷是否需要預充電。
(不需要預充電的情況)不需要預充電的時候,如圖5所示,為了使輸出電壓Vout的輸出成為可能,開關S1平時是接通(閉)的,為了不能進行預充電開關S4和S5平時是斷開(開)的。此外,由于LCD驅動用的放大電路10進行乙類推挽放大,所以為了使輸出電流為0時的源跟隨器電路塊的晶體管M1、M2的柵電位穩(wěn)定化,優(yōu)選的是,使開關S2或開關S3選擇性的接通,流出輸出空載電流。這以圖5的時序圖進行說明,在輸入電壓Vin的極性為正的期間(時刻t1~t2)(即一個水平同步期間=1H),接通開關S2,斷開開關S3,接通開關S1,向輸出端子Tout流出恒流源CI1的恒定電流。輸入電壓Vin的極性為負的期間(時刻t2~t3)(即下一個水平同步期間),斷開開關S2,接通開關S3,接通開關S1,由輸出端子Tout吸入恒流源CI1的恒定電流。此時的輸出電壓Vout的波形如圖3(b)所示。在圖3(b)中,實線為負載近端波形,即與負載60接近的一端的波形,虛線為負載遠端波形,即離負載60遠的一端的波形。
另外,即使在不需要預充電的時候,為了加快向液晶面板的數據寫入速度,也可以進行預充電。此外,圖5的VDD2為控制各開關的控制電壓的振幅。
(需要預充電的情況)需要預充電的情況,也和不需要預充電的情況一樣,由于LCD驅動用的放大電路10進行乙類推挽放大,所以為了使輸出電流為0時的源跟隨器電路塊的晶體管M1、M2的柵電位穩(wěn)定化,需要使開關S2或開關S3選擇性的接通,流出輸出空載電流。但是,由于限定時間,進行預充電,因此需要預充電的情況需要在控制方法上想辦法。
在本實施方式中,為了限定時間,進行預充電,使用各水平同步期間的初始的一部分時間進行預充電。這以圖6的時序圖進行說明,在輸入電壓Vin的極性為正的期間的初始的部分(時刻t11~t12)(即一個水平同步期間的初始的部分),斷開開關S1,把輸出端子Tout同源跟隨器電路塊(輸出點P)分離,同時接通開關S4通過把電源電壓VDD施加到輸出端子Tout,對輸出端子Tout進行預充電。由此,對輸出端子Tout直接施加電源電壓VDD,因此把輸出電壓Vout上拉至VDD。其后,在時刻t12斷開開關S4停止預充電,同時接通開關S1把輸出端子Tout與源跟隨器電路塊(輸出點P)連接,則在輸出端子Tout出現源跟隨器電路塊的輸出電壓(輸出點P的信號電壓)。其結果,在輸出端子Tout輸出該塊的輸出電壓(即,返回到所期望的電壓)。該反饋工作,通過具有源跟隨器構成的P溝道晶體管M2被進行,在輸入電壓Vin的極性為正的期間的剩余部分(時刻t12~t13)的時間繼續(xù)進行。
在輸入電壓Vin的極性為正的期間內(時刻t11~t13),保持開關S2為接通(保持開關S3為斷開)。這是為了,通過恒流源CI1偏置晶體管M2,充分進行上述輸出電壓反饋工作。
另一方面,在輸入電壓Vin的極性為負的期間的初始的預充電期間(時刻t13~t14)(即下一個水平同步期間),斷開開關S1把輸出端子Tout同源跟隨器電路塊(輸出點P)分離,同時接通開關S5,通過把接地電位GND施加到輸出端子Tout,對輸出端子Tout進行預充電。由此,對輸出端子Tout直接施加接地電位GND,因此把輸出電壓Vout下拉至GND。其后,在時刻t14斷開開關S5,停止預充電,同時接通開關S1把輸出端子Tout與源跟隨器電路塊(輸出點P)連接,則在輸出端子Tout出現源跟隨器電路塊的輸出電壓(輸出點P的信號電壓)。其結果,在輸出端子Tout輸出該塊的輸出電壓(即,返回到所期望的電壓)。該反饋工作,通過具有源跟隨器構成的N溝道晶體管M1被進行,在輸入電壓Vin的極性為負的期間的剩余部分(時刻t14~t15)的時間繼續(xù)進行。
在輸入電壓Vin的極性為負的期間內(時刻t11~t13),保持開關S2為斷開(保持開關S3為接通)。這是為了,通過恒流源CI2偏置晶體管M1,充分進行上述輸出電壓反饋工作。此時的輸出電壓Vout的波形如圖3(a)所示。在圖3(a)中,實線為負載近端波形,虛線為負載遠端波形。
由圖3(a)的波形判斷,近端、即靠近該LCD驅動用的放大電路10的位置的波形(以實線表示),在各水平同步期間的初始出現突起,但最終值到達時間比現有技術短,可以實現更為高速的寫入。此外,遠端、即距該LCD驅動用的放大電路10遠的位置的波形(以虛線表示),隨著數據線具有的時間常數遲緩。但是,即使在此時,最終值到達時間也比現有技術短,可以實現更為高速的寫入。
由圖5判斷,選通脈沖信號STB的下降沿在時刻t1、t2、t3產生,在起始于那些時刻的水平同步期間的開關S2的極性,與那些時刻的極性信號POL的極性相反。此外,在同一水平同步期間的開關S3的極性,與那些時刻的極性信號POL的極性相同。這在圖6中也是一樣。
上述開關S1~S5的控制由開關控制電路23(參照圖2)執(zhí)行。在圖7中表示實現開關S2和S3的控制的電路構成的例子。
圖7的開關控制電路30包括在選通脈沖信號STB的下降沿輸入極性信號POL的觸發(fā)電路31,將觸發(fā)(F/F)電路31的輸出的極性反轉的反相電路32,轉換反相電路32的輸出的電壓電平的電平轉換器(L/S)電路33,轉換觸發(fā)電路的輸出的電壓電平的電平轉換器電路34。電平轉換器電路33和34為用于從低壓系邏輯電壓(例如3.3V)向高壓系電壓(例如10V)傳送信號的電路。由該電路30,對應于圖5和圖6所示的波形圖可以實現開關S2和S3的工作就非常明了。
在圖8中表示開關控制電路23(參照圖2)的其他的構成例。圖8為控制開關S1~S5的接通和斷開的開關控制電路40的構成圖。另外,在此例中,使用n輸入“與”門46作為高位n比特判斷電路22(參照圖2)。
對D觸發(fā)器41的數據端子D和閂鎖端子φ,分別輸入極性信號POL和選通脈沖信號STB的反轉信號。從D觸發(fā)器41的兩個數據端子Q和Q輸出的輸出信號通過電平轉換器43和42輸出,分別為開關S3和S2用的控制信號。以圖5進行說明,D觸發(fā)器41把選通脈沖信號STB下降沿(時刻t1)的極性信號POL的邏輯狀態(tài)(L)保持到選通脈沖信號STB的下一次下降(時刻t2),接著,把選通脈沖信號STB下降沿(時刻t2)的極性信號POL的邏輯狀態(tài)(H)保持到選通脈沖信號STB的下一次下降(時刻t3)。因此,開關S2和S3的控制信號的波形如圖5所示。(這在圖6中也是一樣。)向觸發(fā)器51的置位端子S和減計數器53的數據端子P輸入選通脈沖信號STB。向減計數器53的時鐘端子CL輸入二輸入端“與”門52的輸出信號。向觸發(fā)器51的復位端子R輸入從減計數器53的輸出端子BL輸出的輸出信號。從觸發(fā)器51的輸出端子Q輸出的輸出信號,被輸入到二輸入端“與”門52的一個輸入端子,同時還被分別輸入到三輸入端“與”門47和48。向二輸入端“與”門52的另一個輸入端子輸入點時鐘。向三輸入端“與”門47和48的另兩個輸入端子分別輸入從D觸發(fā)器41的兩個數據端子Q和Q輸出的輸出信號。從三輸入端“與”門47和48輸出的輸出信號,通過電平轉換器49和50被輸出,分別成為開關S4和S5用的控制信號。
為了向減計數器53輸入預置值,使用預置值輸入電路54。減計數器53與向時鐘輸入端子CL輸入的信號同步,從設定了的預置值到0對向數據輸入端子P輸入的信號進行減1計數,順次輸出對應于計數值的邏輯狀態(tài)的信號。在數字輸入信號的高位n比特全部為1的時候,為獲得所期望的預充電期間來設定預置值。
以圖6進行說明,從D觸發(fā)器41的數據端子Q和Q輸出的輸出信號,分別具有與開關S2和S3的控制信號的波形相同的波形。即,從數據端子Q輸出的輸出信號,在時刻t11~t13期間為邏輯狀態(tài)H,在時刻t13~t15期間為邏輯狀態(tài)L。從數據端子Q輸出的輸出信號,在時刻t11~t13期間為邏輯狀態(tài)L,在時刻t13~t15期間為邏輯狀態(tài)H。另一方面,從減計數器53向該復位端子R輸入邏輯狀態(tài)H的信號之前,使從觸發(fā)器51的輸出端子Q輸出的輸出信號,保持為將選通脈沖信號STB的邏輯狀態(tài)反轉的邏輯狀態(tài)。即,從時刻t11到即將到時刻t13之前為邏輯狀態(tài)H,在其后直到時刻t13為邏輯狀態(tài)L。并且,從n輸入端“與”門46輸出端子輸出的輸出信號,在數字輸入信號的高位n比特全部為1的時候,為邏輯狀態(tài)H。其結果,開關S4和S5用的控制信號的波形如圖6所示。
即,在時刻t11~t12的期間,如果數字輸入信號的高位n比特全部為1,n輸入端“與”門46的輸出信號為邏輯狀態(tài)H,則從D觸發(fā)器41的數據端子Q和Q輸出的輸出信號為邏輯狀態(tài)H,由于從觸發(fā)器51的輸出端子Q輸出的輸出信號,從減計數器53向該復位端子R輸入邏輯狀態(tài)H的信號之前,被保持為將選通脈沖信號STB的邏輯狀態(tài)反轉的邏輯狀態(tài),因此為邏輯狀態(tài)H。由此,在時刻t11~t12期間三輸入端“與”門47的輸出信號為邏輯狀態(tài)H。在時刻t12~t13期間數字輸入信號的高位n比特不是全部為1,則三輸入端“與”門47的輸出信號變?yōu)檫壿嫚顟B(tài)L。其結果,在時刻t11~t13期間開關S4的控制信號的波形成為如圖6所示。
在時刻t11~t13期間,從D觸發(fā)器41的數據端子Q輸出的輸出信號被保持為邏輯狀態(tài)L,因此這期間三輸入端“與”門47的輸出信號被保持為邏輯狀態(tài)L。由此,開關S5的控制信號的波形成為如圖6所示。
對于在時刻t11~t15期間的開關S5的控制信號,由于和開關S4的情況相同的理由,為圖6所示的波形。
三輸入端“與”門47和48的輸出信號,其波形分別和開關S4和S5的控制信號相同。通過電平轉換器45取出或非電路44的輸出信號為開關S1用的控制信號,因此開關S4和S5的控制信號的任意一個的邏輯狀態(tài)為H的時候,開關S1的控制信號為邏輯狀態(tài)L。由此,為圖6所示的波形。
如以上詳細闡述,本實施方式的LCD驅動用的放大電路10中,配置于差動放大部11的輸出端的N溝道晶體管M1和P溝道晶體管M2,以在輸出點P連接互相的源極的形態(tài)串聯連接于兩個電源供給端子之間(在此為電源端子和接地端子之間),響應于差動放大部11的輸出信號Vina,推挽驅動輸出點P。在差動放大部11的輸出端,晶體管M1和M2分別具有源跟隨器構成。并且,晶體管M1和M2響應于差動放大部11的輸出信號Vina,推挽驅動輸出點P。由此,可以減低起因于偏移電壓的輸出偏差,減少產生由此產生的畫質低劣化的問題。此外,在本實施方式中,晶體管M1和M2進行基于乙類工作的推挽工作,因此還可以減少電力消耗。
進而,由于向差動放大部11的反向輸入端子反饋輸出點P的信號,所以可以有效的利用晶體管M1和M2具有的驅動能力。由此,可以增大驅動能力。
進而,在高位n比特判斷電路22中,檢查數字輸入信號Vdin的高位n比特,判斷是否需要預充電(加速驅動),把對應于該判斷結果的信號送到開關控制電路23,開關控制電路23根據該信號,控制開關S1~S5的接通、斷開(開閉),因此可以限于需要的時間進行預充電工作。
進而,把預充電期間限定于各水平同步期間的初始的一部分,利用開關S4和S5對輸出端子Tout進行預充電,把由此出現于輸出端子Tout的輸出電壓Vout升至電源電壓VDD,或降至接地電壓GND,因此可以高速的驅動LCD之類的電容性負載。
另外,使數據信號的極性每兩個水平同步期間反轉的所謂“2H”驅動,本發(fā)明也可以適用。此外,不管數字輸入信號Vdin的情況如何,若不斷進行預充電,就可以實現本發(fā)明所謂的加速驅動功能。其結果,獲得可以縮短寫入時間的優(yōu)點。此時,優(yōu)選的是,使加速驅動期間對應于輸出電壓Vout最佳化。
(變形例)上述實施方式表示使本發(fā)明具體化的例子,因此,本發(fā)明并不限于此實施方式,不言而喻,不脫離本發(fā)明的宗旨的種種變形都是可以的。例如,在上述實施方式中,在高位n比特判斷電路22中,檢查數字輸入信號Vdin的高位n比特,判斷是否需要預充電,但若要判斷是否需要預充電,也可以使用除此之外的判斷方法。
權利要求
1.一種驅動電路,其特征在于,包括放大電路,接受輸入信號;和互不相同的導電型的第1及第2晶體管,以其源極在輸出點互相連接的方式串聯連接于兩個電源供給端子之間,并且響應于所述放大電路的輸出信號推挽驅動所述輸出點;所述輸出點的信號被反饋到所述放大電路。
2.根據權利要求1所述的驅動電路,其中,基于乙類工作推挽驅動所述第1及第2晶體管。
3.根據權利要求1或2所述的驅動電路,進一步包括第1開關,在所述兩個電源供給端子的一個和所述輸出點之間與所述第1晶體管并聯地設置;和第2開關,在所述兩個電源供給端子的另一個和所述輸出點之間與所述第2晶體管并聯地設置。
4.根據權利要求1~3的任一項所述的驅動電路,其中,在連接該驅動電路的輸出端子和所述輸出點的路徑處設置第3開關,控制該第3開關,使得在對于所述輸出點進行預充電時斷開所述路徑、在不進行預充電時接通所述路徑。
5.根據權利要求1~4的任一項所述的驅動電路,其中,進一步具有檢查所述輸入信號判斷是否需要預充電的判斷電路。
6.根據權利要求5所述的驅動電路,其中,所述判斷電路,判斷所述輸入信號的高位n比特(n為正整數)來判斷是否需要預充電。
7.根據權利要求6所述的驅動電路,其中,所述判斷電路由n輸入的“與”門電路構成。
8.根據權利要求1~7的任一項所述的驅動電路,其中,互相串聯連接的第4開關以及第1恒流源,與所述第1晶體管并聯的設置于所述兩個電源供給端子中的一個和所述輸出點之間,互相串聯連接的第5開關以及第2恒流源,與所述第2晶體管并聯的設置于所述兩個電源供給端子中的另一個和所述輸出點之間,與所述第1晶體管的導通、截止幾乎同步地控制所述第4開關的接通、斷開,與所述第2晶體管的導通、截止幾乎同步地控制所述第5開關的接通、斷開。
9.根據權利要求8所述的驅動電路,其中,為了流出輸出空載電流而使用所述第4開關和所述第1恒流源以及所述第5開關和所述第2恒流源。
10.一種驅動電路,其特征在于,包括第1電源線;第2電源線;放大器,具有第1輸入節(jié)點、第2輸入節(jié)點和輸出節(jié)點;第1電流源,被連接于所述第1電源線和所述輸出節(jié)點之間;第1晶體管,被連接于所述第1電源線和所述第1輸入節(jié)點之間,具有連接于所述輸出節(jié)點的控制柵極;和第2晶體管,被連接于所述第2電源線和所述第1輸入節(jié)點之間,具有連接于所述輸出節(jié)點的控制柵極。
11.根據權利要求10所述的驅動電路,其特征在于,進一步包括第2電流源及第1開關,被串聯連接于所述第1電源線和所述第1輸入節(jié)點之間;第3電流源及第2開關,被串聯連接于所述第2電源線和所述第1輸入節(jié)點之間。
12.根據權利要求11所述的驅動電路,其特征在于,進一步包括第3開關,被連接于所述第1輸入節(jié)點和驅動電路的輸出端子之間。
13.根據權利要求12所述的驅動電路,其特征在于,進一步包括第4開關,被連接于所述第1電源線和所述輸出端子之間;和第5開關,被連接于所述第2電源線和所述輸出端子之間。
14.一種驅動電路,其特征在于,包括D/A轉換器,把數字輸入信號轉換為模擬信號;放大電路,具有第1輸入節(jié)點、第2輸入節(jié)點和輸出節(jié)點,所述第1輸入節(jié)點接受所述模擬信號,所述第2輸入節(jié)點被連接于所述輸出節(jié)點,具備通過開關控制信號控制的至少一個開關;高位比特判斷電路,為了生成第1控制信號而響應于所述數字信號的高位比特;和控制電路,接收極性信號、選通脈沖信號、像素時鐘和用于生成所述開關控制信號的所述第1控制信號。
15.根據權利要求14所述的驅動電路,其特征在于,所述放大電路,包含被串聯連接于兩個電源端子間,雙方的源極被連接于輸出點的第1及第2晶體管,具有第1電流源及第1開關,被串聯連接于一個所述電源端子和所述輸出點之間,第2電流源及第2開關,被串聯連接于另一個所述電源端子和所述輸出點之間,通過所述開關控制信號控制所述第1開關和所述第2開關。
16.根據權利要求15所述的驅動電路,其特征在于,所述放大電路包括第3開關,被連接于所述一個電源端子和驅動電路的輸出端子之間,和第4開關,被連接于所述另一個電源端子和驅動電路的所述輸出端子之間。
17.根據權利要求16所述的驅動電路,其特征在于,所述放大電路包括第5開關,被連接于所述輸出端子和所述輸出點之間。
18.根據權利要求1 7所述的驅動電路,其特征在于,所述輸出點與被連接于所述第1及第2電流源和所述第1及第2開關之間的節(jié)點結合。
19.根據權利要求18所述的驅動電路,其特征在于,通過所述開關控制信號控制所述第3~第5開關。
20.根據權利要求15所述的驅動電路,其特征在于,包含多個像素、驅動顯示面板的所述像素的柵極驅動部、驅動所述顯示面板的所述像素的源極驅動部的顯示器,被包含于所述源極驅動部。
全文摘要
提供可以減低輸出偏差并增大驅動能力的驅動電路。包括接受輸入信號Vin的差動放大電路(11)和導電型互不相同的第1以及第2晶體管M1、M2。晶體管M1和M2以在輸出點P連接互相的源極的形態(tài)(源跟隨器)串聯連接于兩個電源供給端子VDD和GND之間,同時對應于差動放大電路(11)的輸出信號推挽驅動輸出點P。向差動放大電路(11)的非反向輸入端子反饋輸出點P的信號。
文檔編號H03K17/16GK1601595SQ20041001185
公開日2005年3月30日 申請日期2004年9月22日 優(yōu)先權日2003年9月22日
發(fā)明者西村浩一 申請人:恩益禧電子股份有限公司