專(zhuān)利名稱(chēng):∑-△調(diào)制器電路之加法電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明系有關(guān)一種如用于寬頻數(shù)據(jù)傳送系統(tǒng)之加法電路,特別是一種用于添加信號(hào)于切換電容器∑-Δ調(diào)制器電路之量化電路信號(hào)輸入處之加法電路。
背景技術(shù):
因?yàn)楸唤档椭M件尺寸,所以電路具有降低被用于降低電路中之供電電壓之趨勢(shì)。最大可能信號(hào)位準(zhǔn)亦與此被降低供電電壓一起被降低,且信號(hào)/噪聲比系被損害。
例如,被使用于寬頻數(shù)據(jù)傳送系統(tǒng)之切換電容∑-Δ調(diào)制器電路例中,最大可能信號(hào)位準(zhǔn)系視被供電電壓依序限制之參考電壓而定。對(duì)于最有利之信號(hào)噪聲比,被選擇參考電壓應(yīng)盡量高使電路節(jié)點(diǎn)處不致發(fā)生信號(hào)位準(zhǔn)飽和??商娲?,可能藉由適當(dāng)修改電路設(shè)計(jì)降低噪聲比率來(lái)達(dá)成特定信號(hào)/噪聲比。
將參考電壓改成較低供電電壓之程序及藉由降低噪聲位準(zhǔn)來(lái)達(dá)成特定信號(hào)/噪聲比之一問(wèn)題系為電路之電流消耗增加。例如,藉由2之因子,也就是3dB降低噪聲位準(zhǔn)系產(chǎn)生約兩倍之功率消耗。
此外,切換電容∑-Δ調(diào)制器電路中,與電路電容成正比之熱噪聲倒數(shù)值必須相同程度地被降低,也就是必須增加電容。其型半導(dǎo)體電路中,電容之增加系產(chǎn)生被用來(lái)實(shí)施該電路之半導(dǎo)體芯片上之空間增加需求。
除了回路濾波器及反饋回路之外,進(jìn)一步達(dá)成特定信號(hào)/噪聲比之可能系將反饋回路插入∑-Δ調(diào)制器電路。通常,∑-Δ調(diào)制器電路例中,為了噪聲整形,回路濾波器系包含至少一積分器裝置或復(fù)數(shù)個(gè)被串聯(lián)之積分器裝置。量化電路之輸入信號(hào)系被導(dǎo)源自串聯(lián)中之最終積分器裝置之輸出信號(hào)。反饋回路通常被設(shè)計(jì)將量化電路之輸出信號(hào)反饋至積分器裝置之信號(hào)輸入。
此連接中,前饋回路可藉由將∑-Δ調(diào)制器電路輸入信號(hào)前饋至∑-Δ調(diào)制器電路之總和點(diǎn)或節(jié)點(diǎn)來(lái)最小化∑-Δ調(diào)制器電路原始輸入信號(hào)之信號(hào)組成。此使總和點(diǎn)或節(jié)點(diǎn)處之信號(hào)振幅被降低于回路濾波器中之積分器裝置之信號(hào)輸入,使考電壓可選擇較高值而全調(diào)制事件中不致發(fā)生個(gè)別節(jié)點(diǎn)處之信號(hào)飽和。再者,被簡(jiǎn)化放大器系統(tǒng),特別是單級(jí)放大器系統(tǒng)可被用于積分器裝置中。
前饋∑-Δ調(diào)制器電路之輸入信號(hào)系需進(jìn)一步信號(hào)加法。如∑-Δ調(diào)制器之回路濾波器之模擬電路中,信號(hào)加法通常藉助如運(yùn)算放大器之主動(dòng)方塊來(lái)實(shí)施。僅單獨(dú)用于添加信號(hào),特別是添加于回路濾波器之最終積分器裝置信號(hào)輸出處,也就是量化電路之信號(hào)輸入處而被提供之主動(dòng)方塊系為必要。因此,此程序之一問(wèn)題系為半導(dǎo)體芯片上之電路裝置之面積增加需求及功率消耗增加。
發(fā)明內(nèi)容
因此,本發(fā)明之一目的系提供可解決上述問(wèn)題且特別適用于有效添加信號(hào)于切換電容∑-Δ調(diào)制器電路之量化電路之信號(hào)輸入處之加法電路。
此目的系藉由依據(jù)權(quán)利要求第1項(xiàng)之加法電路來(lái)達(dá)成。附帶權(quán)利要求系界定本發(fā)明之較佳或具優(yōu)點(diǎn)實(shí)施例。
針對(duì)此,依據(jù)本發(fā)明之加法電路系包含儲(chǔ)存電容器及切換裝置。加法電路系以各儲(chǔ)存電容器于第一時(shí)鐘相位期間被適當(dāng)信號(hào)電壓充電之方式來(lái)設(shè)計(jì)。第二時(shí)鐘相位中,儲(chǔ)存電容器系藉助切換裝置從信號(hào)電壓被分離且被并聯(lián),使儲(chǔ)存電容器之間產(chǎn)生電荷均衡。加法電路之輸出信號(hào)系藉由電荷量化后之跨越被并聯(lián)儲(chǔ)存電容器之電壓降來(lái)形成。
較佳是,儲(chǔ)存電容器具有本質(zhì)相同之電容。
再者,以電荷均衡后之跨越被并聯(lián)儲(chǔ)存電容器之電壓降除了比率因子或比例因子之外均等于被添加之電壓信號(hào)總和之方式來(lái)配置加法電路系具有優(yōu)點(diǎn)。
特別是,假設(shè)儲(chǔ)存電容器之電容本質(zhì)相同,則加法電路可以此比例因子等于儲(chǔ)存電容器數(shù)量倒數(shù)之方式來(lái)配置。
再者,加法電路可包含一參考電壓輸入。參考電壓輸入可接收如用于被下游連接加法電路之量化電路之參考電壓。此連接中,加法電路系以被施加參考電壓產(chǎn)生進(jìn)一步電荷切換,結(jié)果電荷均衡后,跨越并聯(lián)儲(chǔ)存電容器之電壓降被降低或增加等于參考電壓之量之方式來(lái)配置。
依據(jù)本發(fā)明之加法電路系特別適用于例如寬頻數(shù)據(jù)傳送系統(tǒng)中之∑-Δ調(diào)制器電路之總和點(diǎn)或節(jié)點(diǎn)處之加法電路,特別適用于添加信號(hào)于∑-Δ調(diào)制器電路之量化電路之信號(hào)輸入處之節(jié)點(diǎn)處。該∑-Δ調(diào)制器電路之節(jié)點(diǎn)處,可能呈現(xiàn)如∑-Δ調(diào)制器電路之回路濾波器之輸出信號(hào),∑-Δ調(diào)制器電路之反饋回路之反饋信號(hào)或∑-Δ調(diào)制器電路之前饋回路之前饋信號(hào)。
包含可添加信號(hào)于量化電路之信號(hào)輸入處之依據(jù)本發(fā)明加法電路之∑-Δ調(diào)制器電路中,量化電路較佳以量化電路之增益等于加法電路之比例因子倒數(shù)之方式來(lái)配置。此方式中,輕易可藉由該比例因子來(lái)補(bǔ)償信號(hào)降低。
量化電路之增益可較佳被確保被選擇給量化電路之參考電壓系小于被用于反饋回路之?dāng)?shù)字/模擬轉(zhuǎn)換器電路之參考電壓等于比例因子之因子。
∑-Δ調(diào)制器電路系較佳以回路濾波器包含至少一積分器裝置,∑-Δ調(diào)制器電路之節(jié)點(diǎn)被放置于該至少一積分器裝置之信號(hào)輸入或信號(hào)輸出處之方式來(lái)配置。此連接中,反饋回路系較佳以量化電路之輸出信號(hào)被反饋至積分器裝置之信號(hào)輸入處之節(jié)點(diǎn)之方式來(lái)配置。前饋回路系較佳以∑-Δ調(diào)制器電路之輸入信號(hào)被前饋至積分器裝置之信號(hào)輸出處之節(jié)點(diǎn)之方式來(lái)配置。此連接中,最終積分器裝置之信號(hào)輸出處之節(jié)點(diǎn)系對(duì)應(yīng)量化電路之信號(hào)輸入處之節(jié)點(diǎn)。
因此,被添加之量化電路信號(hào)輸入處之加法電路之這些信號(hào)系較佳為∑-Δ調(diào)制器電路之前饋輸入信號(hào)及回路濾波器之最終積分器裝置之輸出信號(hào)。
使用前饋回路之結(jié)果,信號(hào)位準(zhǔn)可被最佳設(shè)定于∑-Δ調(diào)制器電路之節(jié)點(diǎn),結(jié)果∑-Δ調(diào)制器電路輸入信號(hào)之信號(hào)組成被最小化,而理想例中,數(shù)字化噪聲之信號(hào)組成系單獨(dú)被處理于回路濾波器中。
于最終積分器裝置之信號(hào)輸出處,也就是量化電路之信號(hào)輸入處使用依據(jù)本發(fā)明之加法電路,系可提供∑-Δ調(diào)制器電路之簡(jiǎn)單及有效加法而不需進(jìn)一步主動(dòng)方塊之優(yōu)點(diǎn)。結(jié)果,將信號(hào)前饋至∑-Δ調(diào)制器電路之優(yōu)點(diǎn)充分使用至最佳程度??傊瑢?shí)施半導(dǎo)體芯片上之∑-Δ調(diào)制器電路時(shí),此降低電路功率消耗及空間需求。
本發(fā)明特別適用于如寬頻數(shù)據(jù)傳送系統(tǒng)中之切換電容∑-Δ調(diào)制器電路,但不限于此較佳應(yīng)用領(lǐng)域。
本發(fā)明進(jìn)一步優(yōu)點(diǎn)可從以下較佳實(shí)施例詳細(xì)說(shuō)明顯現(xiàn)。
本發(fā)明系以較佳實(shí)施例為基礎(chǔ)參考附圖被解釋如下。
第1圖顯示一種用于添加信號(hào)于依據(jù)本發(fā)明一實(shí)施例之切換電容∑-Δ調(diào)制器電路中之量化電路之信號(hào)輸入處之加法電路。
第2圖簡(jiǎn)略顯示一種切換電容∑-Δ調(diào)制器電路,具有一前饋回路,如第1圖所示之加法電路系被用來(lái)添加∑-Δ調(diào)制器電路之前饋輸入信號(hào)至回路濾波器之輸出信號(hào)。
具體實(shí)施例方式
依據(jù)本發(fā)明之加法電路之第1圖所示實(shí)施例系被配置來(lái)添加第一信號(hào)V1至第二信號(hào)V2。加法電路系被配置用于切換電容∑-Δ調(diào)制器電路中之量化電路50之信號(hào)輸入處,也就是被添加之信號(hào)V1,V2系藉由如回路濾波器之輸出信號(hào)及前饋回路之前饋信號(hào)來(lái)形成。量化電路50之輸入信號(hào)系被導(dǎo)源自加法電路之輸出信號(hào)。
信號(hào)V1,V2系被呈現(xiàn)于加法電路之信號(hào)輸入處。加法電路包含用于各被添加之兩信號(hào)V1,V2之儲(chǔ)存電容器21,22。再者,加法電路包含切換裝置11,12。切換裝置系藉由被時(shí)鐘電壓作時(shí)鐘驅(qū)動(dòng)之場(chǎng)效晶體管來(lái)形成。
切換裝置11,12系以第一時(shí)鐘相位期間,屬于第一群組之切換裝置11被開(kāi)啟而屬于第二群組之切換裝置12被關(guān)閉之方式藉由時(shí)鐘電壓來(lái)驅(qū)動(dòng)。因此,第一時(shí)鐘相位期間,各儲(chǔ)存電容器21,22系于其第一接點(diǎn)處被連接至對(duì)應(yīng)信號(hào)電壓V1,V2,而第二接點(diǎn)被連接至零電位,結(jié)果故電容器系以藉由其電容及個(gè)別信號(hào)電壓V1,V2決定之電荷來(lái)充電。
相對(duì)地,第一時(shí)鐘相位期間,屬于第一群組之切換裝置11被關(guān)閉,而屬于第二群組之切換裝置12被開(kāi)啟。第二時(shí)鐘相位期間,儲(chǔ)存電容器21,22系被并聯(lián)。儲(chǔ)存電容器21,22之第一接點(diǎn)被共同連接至參考電壓輸入24,而儲(chǔ)存電容器21,22之第二接點(diǎn)被共同連接至加法電路之信號(hào)輸出。
儲(chǔ)存電容器21,22之并聯(lián)配置系產(chǎn)生電荷量化。電荷量化系以等于各被儲(chǔ)存電荷總和之總電荷被儲(chǔ)存于等于儲(chǔ)存電容器21,22之各電容總和之總電容之方式來(lái)產(chǎn)生。
被添加之m信號(hào)及具有本質(zhì)相同電容之儲(chǔ)存電容器例中,跨越該被并聯(lián)儲(chǔ)存電容器之被下降電壓VT系被給定VT=QTCT=ΣkQkΣkCk=CΣkVkmC=1mΣkVk]]>其中QT為被儲(chǔ)存于儲(chǔ)存電容器中之總電荷,CT為儲(chǔ)存電容器并聯(lián)之總電容,Qk為被儲(chǔ)存于第k儲(chǔ)存電容器中之電荷,Vk為第k電壓信號(hào),C為儲(chǔ)存電容器之相同電容,而m為被添加之信號(hào)或儲(chǔ)存電容器之?dāng)?shù)量。因此,跨越儲(chǔ)存電容器之并聯(lián)電路之電壓降小于被添加之信號(hào)總和達(dá)比例因子系等于儲(chǔ)存電容器數(shù)量之倒數(shù)。
被給予適當(dāng)被施加于參考電壓輸入24之參考電壓Vref,進(jìn)一步電荷切換系以跨越并聯(lián)儲(chǔ)存電容器之電壓降藉由該參考電壓Vref降低之方式來(lái)產(chǎn)生。針對(duì)此,提供參考電壓Vref之參考電壓緩沖器系包含無(wú)反饋回路之運(yùn)算放大器組件。結(jié)果,電荷可以高速被提供或被接收,使添加信號(hào)時(shí)可確保小失真。
如第1圖所示,量化電路50之輸入信號(hào)系被導(dǎo)源自加法電路之輸出信號(hào)。加法電路之設(shè)計(jì)可使用儲(chǔ)存電容器21,22當(dāng)作量化電路50之比較器組件之輸入電容器,其可降低半導(dǎo)體芯片上之電路空間需求。此連接中,用于該比較器組件之參考電壓Vref系經(jīng)由加法電路之參考電壓輸入24來(lái)提供。
第2圖簡(jiǎn)略顯示第二階∑-Δ調(diào)制器電路?!?Δ調(diào)制器電路包含具有兩被串聯(lián)積分器裝置30之一回路濾波器60,一反饋回路70,一前饋回路80及一量化電路50?!?Δ調(diào)制器電路之總和點(diǎn)及節(jié)點(diǎn)40,45系被放置于積分器裝置30之信號(hào)輸入及信號(hào)輸出。最終積分器裝置30,也就是第二積分器裝置之信號(hào)輸出處之節(jié)點(diǎn)45系相同于量化電路50之信號(hào)輸入處之節(jié)點(diǎn)45。積分器裝置30系藉由單級(jí)跨導(dǎo)運(yùn)算放大器組件(OTA)。
反饋回路70系以其將信號(hào)藉由數(shù)字/模擬轉(zhuǎn)換器電路55轉(zhuǎn)換為模擬信號(hào)之∑-Δ調(diào)制器電路之?dāng)?shù)字輸出信號(hào)2耦合回到積分器裝置30之信號(hào)輸出處之所有節(jié)點(diǎn)40之方式來(lái)配置。
前饋回路80系以其將∑-Δ調(diào)制器電路之輸入信號(hào)1前饋至積分器裝置30之信號(hào)輸出處之所有節(jié)點(diǎn)之方式來(lái)配置。
∑-Δ調(diào)制器電路系被配置為切換電容∑-Δ調(diào)制器電路,也就是信號(hào)系藉由將對(duì)應(yīng)輸入電容器充電而被采樣于積分器裝置30及量化電路50之信號(hào)輸入處。
回路濾波器60之耦合系數(shù)a1,a2,反饋回路70之反饋系數(shù)b1,b2及前饋回路80之前饋系數(shù)c1,c2系以∑-Δ調(diào)制器電路之信號(hào)傳送函數(shù)本質(zhì)上為1之方式來(lái)選擇。再者,耦合系數(shù)a1,a2,反饋系數(shù)b1,b2及前饋系數(shù)c1,c2系以等于∑-Δ調(diào)制器電路之原始輸入信號(hào)1之信號(hào)組成被最小化于積分器裝置30之信號(hào)輸入處之方式來(lái)選擇,結(jié)果,可確保積分器裝置30之單級(jí)跨導(dǎo)運(yùn)算放大器組件之無(wú)失真運(yùn)算。
被上游放置于量化電路50之信號(hào)輸入之節(jié)點(diǎn)45處之信號(hào)添加系藉由參考第1圖被解釋之加法電路來(lái)產(chǎn)生。因此,被添加之信號(hào)系為回路濾波器60之輸出信號(hào)及前饋回路80之前饋信號(hào)。量化電路50之輸入信號(hào)系被導(dǎo)源自加法電路之輸出信號(hào)。量化電路50之輸入電容系藉由加法電路之儲(chǔ)存電容器21,22來(lái)形成。
此連接中,量化電路50具有等于加法電路之比例因子倒數(shù)之增益,結(jié)果因比例因子之信號(hào)降低系藉由該增益來(lái)補(bǔ)償。包含兩儲(chǔ)存電容器21,22之所示特殊例中,比例因子系為1/2,使量化電路50可提供2之增益。
量化電路50之增益系藉由選擇被用于量化電路之參考電壓Vref較被用于數(shù)字/模擬轉(zhuǎn)換器電路55之參考電壓為小等于加法電路之比例因子之因子來(lái)達(dá)成。結(jié)果,量化電路50之輸出信號(hào)可以些許成本來(lái)放大。
用于時(shí)鐘驅(qū)動(dòng)加法電路之切換裝置11,12之時(shí)鐘電壓系被導(dǎo)源自通常被用于可時(shí)鐘驅(qū)動(dòng)切換裝置11,12之切換電容∑-Δ調(diào)制器電路之時(shí)鐘電壓。結(jié)果,不需單獨(dú)提供用于操作加法電路之時(shí)鐘電壓。被用于時(shí)鐘驅(qū)動(dòng)切換電容∑-Δ調(diào)制器電路之臨界切換裝置,特別是加法電路之切換裝置11,12之時(shí)鐘電壓系藉由俗稱(chēng)使用電荷泵之時(shí)鐘升高來(lái)放大。此降低因切換裝置11,12之有限切換電阻而產(chǎn)生之失真。
從上述切換電容∑-Δ調(diào)制器電路得知,本發(fā)明特別適用于添加回路濾波器60之輸出信號(hào)及前饋回路80之前饋信號(hào)于量化電路50之信號(hào)輸入之節(jié)點(diǎn)45處。此特別有效不需特別分離主動(dòng)方塊之信號(hào)添加,藉此確?!?Δ調(diào)制器電路之低功率消耗。再者,同時(shí)將儲(chǔ)存電容器21,22當(dāng)作量化電路50之輸入電容系可進(jìn)一步節(jié)省半導(dǎo)體芯片上之空間。
然而,本發(fā)明不限于此較佳應(yīng)用領(lǐng)域。加法電路可被擴(kuò)充至復(fù)數(shù)個(gè)被添加之信號(hào),且較佳可應(yīng)用至具接續(xù)量化之切換電容裝置中之信號(hào)添加。例如,本發(fā)明亦適用于連續(xù)近似寄存器模擬/數(shù)字轉(zhuǎn)換器電路。
權(quán)利要求
1.用于添加將被添加之第一信號(hào)至將被添加之進(jìn)一步信號(hào)之加法電路,其中該加法電路系包含一第一儲(chǔ)存電容器,至少一進(jìn)一步儲(chǔ)存電容器及切換裝置,其中該加法電路系以第一時(shí)鐘相位期間,各該將被添加之信號(hào)系藉由充電該儲(chǔ)存電容器而被儲(chǔ)存于各儲(chǔ)存電容器中,且其中第二時(shí)鐘相位期間,該儲(chǔ)存電容器系藉由該切換裝置被并聯(lián),因此儲(chǔ)存電容器間將發(fā)生電荷均衡,結(jié)果電荷均衡后,跨越該被并聯(lián)儲(chǔ)存電容器之電壓降系形成該加法電路之輸出信號(hào)之方式來(lái)配置。
2.如權(quán)利要求第1項(xiàng)之加法電路,其中該儲(chǔ)存電容器本質(zhì)上系具有相同電容。
3.如權(quán)利要求第1項(xiàng)之加法電路,其中該加法電路系以該電荷均衡后,跨越該被并聯(lián)儲(chǔ)存電容器之電壓降等于除比例因子外之將被添加之信號(hào)(V1,V2)總和之方式來(lái)配置。
4.如權(quán)利要求第3項(xiàng)之加法電路,其中該比例因子系等于該儲(chǔ)存電容器數(shù)量之倒數(shù)。
5.如權(quán)利要求第1項(xiàng)之加法電路,包含可接收參考電壓之參考電壓輸入。
6.∑-Δ調(diào)制器電路,包含具有可噪聲整形之至少一積分器裝置之一回路濾波器,可量化該回路濾波器之輸出信號(hào)之一量化電路,一反饋回路,其具有可將該∑-Δ調(diào)制器電路之?dāng)?shù)字輸出信號(hào)反饋至該回路濾波器之至少一節(jié)點(diǎn)之一模擬/數(shù)字轉(zhuǎn)換器電路,及至少一加法電路,其中該加法電路系以一第一時(shí)鐘相位期間,各該將被添加之信號(hào)系藉由充電該儲(chǔ)存電容器而被儲(chǔ)存于各儲(chǔ)存電容器中,且其中一第二時(shí)鐘相位期間,該儲(chǔ)存電容器系藉由該切換裝置被并聯(lián),因此儲(chǔ)存電容器間將發(fā)生電荷均衡,結(jié)果電荷均衡后,跨越該被并聯(lián)儲(chǔ)存電容器之電壓降系形成該加法電路之輸出信號(hào)之方式來(lái)配置。
7.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該儲(chǔ)存電容器本質(zhì)上系具有相同電容。
8.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該加法電路系以該電荷均衡后,跨越該被并聯(lián)儲(chǔ)存電容器之電壓降等于除比例因子外之將被添加之信號(hào)(V1,V2)總和之方式來(lái)配置。
9.如權(quán)利要求第8項(xiàng)之∑-Δ調(diào)制器電路,其中該儲(chǔ)存電容器本質(zhì)上系具有相同電容,及其中該比例因子系等于該儲(chǔ)存電容器數(shù)量之倒數(shù)。
10.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,包含可接收參考電壓之參考電壓輸入。
11.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該反饋回路系以將該∑-Δ調(diào)制器電路之?dāng)?shù)字輸出信號(hào)反饋至該回路濾波器之所有該積分器裝置之信號(hào)輸入處之節(jié)點(diǎn)之方式來(lái)配置。
12.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,包含一前饋回路,可將該∑-Δ調(diào)制器電路之輸入信號(hào)前饋至該∑-Δ調(diào)制器電路之該至少一積分器組件之信號(hào)輸出處之至少一節(jié)點(diǎn)。
13.如權(quán)利要求第12項(xiàng)之∑-Δ調(diào)制器電路,其中該前饋回路系被配置將該∑-Δ調(diào)制器電路之該輸入信號(hào)前饋至該回路濾波器之所有該積分器裝置之信號(hào)輸出處之節(jié)點(diǎn)。
14.如權(quán)利要求第12項(xiàng)之∑-Δ調(diào)制器電路,其中該回路濾波器之耦合系數(shù),該反饋回路之反饋系數(shù),該前饋回路之前饋系數(shù)系以該∑-Δ調(diào)制器電路之信號(hào)傳送函數(shù)本質(zhì)上為1之方式來(lái)匹配。
15.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該∑-Δ調(diào)制器電路系被配置為切換電容∑-Δ調(diào)制器電路。
16.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該至少一加法電路系被放置于該量化電路之該信號(hào)輸入節(jié)點(diǎn)處。
17.如權(quán)利要求第16項(xiàng)之∑-Δ調(diào)制器電路,其中該至少一加法電路系以該電荷均衡后,跨越該被并聯(lián)儲(chǔ)存電容器之電壓降等于除比例因子外之將被添加之該信號(hào)總和之方式來(lái)配置,且其中該量化電路系以該量化電路之增益具有等于該比例因子倒數(shù)之值之方式來(lái)配置。
18.如權(quán)利要求第17項(xiàng)之∑-Δ調(diào)制器電路,其中該量化電路之增益系藉由選擇小于該反饋回路之該數(shù)字/模擬轉(zhuǎn)換器電路之參考電壓之因子之該量化電路之參考電壓來(lái)提供,該因子等于該加法電路之該比例因子。
19.如權(quán)利要求第16項(xiàng)之∑-Δ調(diào)制器電路,其中該∑-Δ調(diào)制器電路系被配置為切換電容∑-Δ調(diào)制器電路,該加法電路之該儲(chǔ)存電容器可同時(shí)當(dāng)作該量化電路之輸入電容器。
20.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中用于放大時(shí)鐘電壓之時(shí)鐘電壓放大裝置系被提供來(lái)時(shí)鐘驅(qū)動(dòng)該加法電路之該切換裝置。
21.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該至少一積分器裝置系本質(zhì)上藉由單級(jí)運(yùn)算跨導(dǎo)放大器組件來(lái)形成。
22.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,包含可經(jīng)由該加法電路之參考電壓輸入來(lái)提供用于該量化電路之比較器組件之參考電壓之參考電壓緩沖器,該參考電壓緩沖器系包含無(wú)反饋回路之運(yùn)算放大器組件。
23.如權(quán)利要求第6項(xiàng)之∑-Δ調(diào)制器電路,其中該∑-Δ調(diào)制器電路系被配置用于寬頻數(shù)據(jù)傳送系統(tǒng)。
全文摘要
將切換電容∑-Δ調(diào)制器電路之輸入信號(hào)前饋至該∑-Δ調(diào)制器電路之量化電路(50)之信號(hào)輸入處之總和點(diǎn)或節(jié)點(diǎn)系需信號(hào)(V
文檔編號(hào)H03M3/00GK1617093SQ200410078498
公開(kāi)日2005年5月18日 申請(qǐng)日期2004年9月10日 優(yōu)先權(quán)日2003年9月11日
發(fā)明者R·加格, M·恩維斯, A·維斯鮑爾 申請(qǐng)人:因芬尼昂技術(shù)股份公司