專利名稱:接收電路、接口電路、以及電子設(shè)備的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及接收電路、接口電路、以及電子設(shè)備。
背景技術(shù):
近年,作為以降低EMI(電磁干擾)噪音等為目的的接口,LVDS(Low Voltage Differential Signaling低壓差動(dòng)信號(hào)傳輸)等的高速串行傳輸接口受到廣泛關(guān)注。在這種高速串行傳輸接口中,發(fā)送電路通過差動(dòng)信號(hào)(Differential Signals)發(fā)送經(jīng)串行處理的數(shù)據(jù),接收電路通過將差動(dòng)信號(hào)差動(dòng)放大來實(shí)現(xiàn)數(shù)據(jù)的傳輸。在日本特開2002-314397號(hào)公報(bào)等中披露了這種高速串行傳輸接口的現(xiàn)有技術(shù)。
但是,在這種高速串行傳輸接口中,由于在發(fā)送電路或接收電路中流動(dòng)的是恒定電流,因此節(jié)電化的實(shí)現(xiàn)就受到限制。另一方面,如斷開該恒定電流的路徑,則存在著無法傳輸所有的數(shù)據(jù)的問題。因此,在這樣的高速串行傳輸接口的發(fā)送電路或接收電路中,如何實(shí)現(xiàn)功率下降模式的設(shè)置或解除成為技術(shù)問題。
發(fā)明內(nèi)容
本發(fā)明克服了上述技術(shù)問題,目的在于提供通過可實(shí)現(xiàn)功率下降模式的設(shè)置從而實(shí)現(xiàn)節(jié)電化等的接收電路、接口電路、以及電子設(shè)備。
本發(fā)明涉及的接收電路,通過差動(dòng)信號(hào)線與電流驅(qū)動(dòng)差動(dòng)信號(hào)線的發(fā)送電路連接,所述接收電路包括電流電壓變換電路,基于在差動(dòng)信號(hào)線上流動(dòng)的電流進(jìn)行電流、電壓變換,輸出構(gòu)成差動(dòng)電壓信號(hào)的第一、第二電壓信號(hào);比較器,用于比較所述第一、第二電壓信號(hào),并輸出輸出信號(hào);功率下降檢測電路,當(dāng)所述發(fā)送電路在普通傳輸模式時(shí)通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送功率下降指令時(shí),基于所述比較器的結(jié)果,檢測所發(fā)送的功率下降指令;以及功率下降設(shè)置電路,當(dāng)通過所述功率下降檢測電路檢測出功率下降指令時(shí),將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
本發(fā)明中,發(fā)送電路通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線,發(fā)送功率下降指令到接收電路。于是,基于比較器的比較結(jié)果(比較器的輸出信號(hào),或?qū)Ρ容^器的輸出信號(hào)進(jìn)行了串行/并行變換等的預(yù)定處理的信號(hào)等)檢測功率下降指令。并且,當(dāng)檢測功率下降指令時(shí),電流·電壓變換電路和比較器中的至少一個(gè)被設(shè)置為功率下降模式,從而實(shí)現(xiàn)節(jié)電化。這樣,在本發(fā)明中,通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送的功率下降指令,并進(jìn)行檢測功率下降模式(進(jìn)行向功率下降模式過轉(zhuǎn)移的準(zhǔn)備的模式)的設(shè)置。因此,沒有必要在差動(dòng)信號(hào)線之外另設(shè)置功率下降指令傳輸用信號(hào)線。其結(jié)果,可減少信號(hào)線的數(shù)量,實(shí)現(xiàn)節(jié)電化,并且可實(shí)現(xiàn)電路的小規(guī)?;?、安裝的簡易化等。另外,本發(fā)明的范圍也包含下面的情況當(dāng)不僅需要滿足檢測出功率下降指令的條件,還需要滿足其他的條件(例如向差動(dòng)信號(hào)線輸出功率下降電壓的條件)時(shí),將電流·電壓變換電路或比較器設(shè)置為功率下降模式。
另外,在本發(fā)明中,所述功率下降設(shè)置電路包括保持電路,在檢測出功率下降指令時(shí),所述保持電路保持功率下降設(shè)置信息,直到功率下降模式被解除,在所述保持電路中保持有功率下降設(shè)置信息時(shí),可以將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
這樣,只要在保持電路中保持功率下降設(shè)置信息,就可維持功率下降模式,實(shí)現(xiàn)穩(wěn)定的功率下降動(dòng)作。而且只要清除保持電路中的功率下降設(shè)置信息就可解除功率下降模式。
另外,在本發(fā)明中,所述電流·電壓變換電路可以包括第一電流源,設(shè)置在差動(dòng)信號(hào)線的第一信號(hào)線側(cè)的第一輸入節(jié)點(diǎn)和第一電源之間;第一可變電阻元件,設(shè)置在輸出所述第一電壓信號(hào)的第一電壓輸出節(jié)點(diǎn)和所述第一輸入節(jié)點(diǎn)之間,基于所述第一輸入節(jié)點(diǎn)的電壓,可變地控制電阻;第一電流·電壓變換元件,設(shè)置在第二電源和所述第一電壓輸出節(jié)點(diǎn)之間,將流動(dòng)于第二電源和所述第一電壓輸出節(jié)點(diǎn)之間的電流變換為電壓;第二電流源,設(shè)置在差動(dòng)信號(hào)線的第二信號(hào)線側(cè)的第二輸入節(jié)點(diǎn)和第一電源之間;第二可變電阻元件,設(shè)置在輸出所述第二電壓信號(hào)的第二電壓輸出節(jié)點(diǎn)和所述第二輸入節(jié)點(diǎn)之間,基于所述第二輸入節(jié)點(diǎn)的電壓,可變地控制電阻;以及第二電流·電壓變換元件,設(shè)置在第二電源和所述第二電壓輸出節(jié)點(diǎn)之間,將流動(dòng)于第二電源和所述第二電壓輸出節(jié)點(diǎn)之間的電流變換為電壓。
這樣,通過根據(jù)第一、第二輸入節(jié)點(diǎn)的電壓來改變第一、第二可變電阻元件的電阻,從而可以迅速改變第一、第二電壓輸出節(jié)點(diǎn)的電壓。
另外在本發(fā)明中,所述電流·電壓變換電路還包括第一反相電路,所述第一反相電路的輸入與所述第一輸入節(jié)點(diǎn)連接;以及第二反相電路,所述第二反相電路的輸入與所述第二輸入節(jié)點(diǎn)連接,所述第一可變電阻元件可以是第一導(dǎo)電型第一晶體管,所述第一導(dǎo)電型的第一晶體管,其源極端子與所述第一輸入節(jié)點(diǎn)連接,其柵極端子與所述第一反相電路的輸出連接,其漏極端子與所述第一電壓輸出節(jié)點(diǎn)連接,所述第二可變電阻元件可以是第一導(dǎo)電型的第二晶體管,所述第一導(dǎo)電型的第二晶體管的源極端子與所述第二輸入節(jié)點(diǎn)連接,其柵極端子與所述第二反相電路的輸出連接,其漏極端子與第二電壓輸出節(jié)點(diǎn)連接。
這樣,可以利用第一、第二反相電路的電壓放大功能,將第一、第二的輸入節(jié)點(diǎn)的電壓變化進(jìn)行放大,并向第一、第二晶體管的柵極端子傳遞。
另外在本發(fā)明中,在功率下降指令被檢測出的情況下,所述功率下降設(shè)置電路可以將流動(dòng)于所述第一、第二電流源的電流斷開。
通過這樣做,將流動(dòng)于電流·電壓變換電路的電流的路徑斷開,可實(shí)現(xiàn)節(jié)電化。
此外在本發(fā)明中,通過差動(dòng)信號(hào)線連接在接收電路上的所述發(fā)送電路,通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送多個(gè)功率下降指令,所述功率下降設(shè)置電路,在通過所述功率下降檢測電路檢測出多個(gè)功率下降指令時(shí),可以將所述電流電·壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
這樣一來,即使在發(fā)生傳輸錯(cuò)誤等時(shí),也可實(shí)現(xiàn)穩(wěn)定的功率下降動(dòng)作。
另外在本發(fā)明中,所述發(fā)送電路可以將通過擴(kuò)展位寬的編碼方式得到的特殊代碼作為功率下降指令傳輸,所述功率下降檢測電路通過檢測所述特殊代碼,從而檢測出功率下降指令。
這樣,功率下降指令的發(fā)送就變得很容易。
此外,在本發(fā)明中,在通過所述功率下降檢測電路檢測功率下降指令、所述發(fā)送電路將功率下降電壓通過電壓驅(qū)動(dòng)向差動(dòng)信號(hào)線輸出時(shí),所述功率下降設(shè)置電路可以將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
這樣一來,可以以檢測出功率下降指令為條件,進(jìn)行向功率下降模式轉(zhuǎn)移的準(zhǔn)備,以檢測出功率下降電壓的輸出為條件,轉(zhuǎn)移到功率下降模式。據(jù)此,時(shí)間(timing)調(diào)整簡單化,時(shí)序控制也更容易。
此外,本發(fā)明涉及一種接口電路,所述接口電路包含差動(dòng)信號(hào)接口,其包括通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路中的上述的任何一個(gè)接收電路;以及通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線的發(fā)送電路,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路,通過普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令向?qū)Ψ窖b置的接收電路發(fā)送,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
這樣一來,基于由對(duì)方裝置的發(fā)送電路發(fā)送的功率下降指令,可將已方裝置的接收電路設(shè)置為功率下降模式(進(jìn)行向功率下降模式轉(zhuǎn)移的準(zhǔn)備的模式),并且通過向?qū)Ψ窖b置的接收電路發(fā)送功率下降指令,可將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
此外,本發(fā)明涉及的接口電路是包含差動(dòng)信號(hào)接口的接口電路,包括;上述任何一個(gè)數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的傳輸數(shù)據(jù)用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的傳輸時(shí)鐘脈沖用發(fā)送電路上,其中,在功率下降指令被檢測出時(shí),所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
這樣,可以通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送功率下降指令,所述功率下降指令用于將時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。據(jù)此,可以防止在時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線上添加多余的元件等,也可防止傳輸性能的降低。
此外,在本發(fā)明中,在檢測出功率下降指令、所述數(shù)據(jù)傳輸用發(fā)送電路將功率下降電壓通過電壓驅(qū)動(dòng)輸出到數(shù)據(jù)傳輸用差動(dòng)信號(hào)線上時(shí),所述數(shù)據(jù)傳輸用接收電路所包含的所述功率下降設(shè)置電路將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
此外,用于將時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式的功率下降指令和用于將數(shù)據(jù)傳輸用接收電路設(shè)置為功率下降模式的功率下降指令可以是不同代碼的指令也可以是相同代碼的指令。
此外,本發(fā)明涉及的電子設(shè)備包括上述的接口電路和通信裝置、處理器、攝像裝置、顯示裝置中的至少一個(gè)。
圖1是接口電路的結(jié)構(gòu)例。
圖2是發(fā)送電路、接收電路的結(jié)構(gòu)例示意圖。
圖3是發(fā)送電路、接收電路的詳細(xì)的第一結(jié)構(gòu)例示意圖。
圖4是發(fā)送電路、接收電路的比較例。
圖5是用于說明第一結(jié)構(gòu)例的動(dòng)作的波形圖。
圖6是用于說明第一結(jié)構(gòu)例的動(dòng)作的波形圖。
圖7A是利用特殊代碼的方法(手法)的說明圖。
圖7B是利用特殊代碼的方法的說明圖。
圖7C是利用特殊代碼的方法的說明圖。
圖8A是時(shí)鐘脈沖傳輸用功率下降模式的設(shè)置或解除的方法的說明圖。
圖8B是時(shí)鐘脈沖傳輸用功率下降模式的設(shè)置或解除的方法的說明圖。
圖9是本實(shí)施例的功率下降控制方法說明圖。
圖10是本實(shí)施例的功率下降控制方法說明圖。
圖11是發(fā)送電路、接收電路的詳細(xì)的第二結(jié)構(gòu)例示意圖。
圖12是用于說明第二結(jié)構(gòu)例的動(dòng)作的波形圖。
圖13是用于說明第二結(jié)構(gòu)例的動(dòng)作的波形圖。
圖14是發(fā)送電路、接收電路的詳細(xì)的第三結(jié)構(gòu)例。
圖15A是反相電路的詳細(xì)示例。
圖15B是反相電路的詳細(xì)示例。
圖15C是反相電路的詳細(xì)示例。
圖16是電子設(shè)備的結(jié)構(gòu)例。
具體實(shí)施例方式
下面,對(duì)本發(fā)明的優(yōu)選實(shí)施例進(jìn)行詳細(xì)說明。此外以下說明的實(shí)施例并未對(duì)記載在權(quán)利要求的范圍內(nèi)的本實(shí)施例的內(nèi)容進(jìn)行不當(dāng)?shù)南薅?,本?shí)施例中說明的全部結(jié)構(gòu)未必都是本發(fā)明所要解決的技術(shù)問題所必須的。
1.接口電路首先利用圖1就本實(shí)施例的接口電路進(jìn)行說明。而且,在本實(shí)施例中,主機(jī)裝置10是提供時(shí)鐘脈沖的一側(cè),目標(biāo)裝置30是將提供的時(shí)鐘脈沖作為系統(tǒng)時(shí)鐘脈沖使用、動(dòng)作的一例。
在圖1中,DTO+、DTO-是主機(jī)裝置10(廣義上為裝置)向目標(biāo)裝置30(廣義上為裝置)輸出的數(shù)據(jù)(OUT數(shù)據(jù))。CLK+、CLK-是主機(jī)裝置10向目標(biāo)裝置30提供的時(shí)鐘脈沖。主機(jī)裝置10與CLK+/-的邊緣(上升沿、下降沿)同步輸出DTO+/-。因此,目標(biāo)裝置30可以利用CLK+/-對(duì)DTO+/-進(jìn)行采樣輸入。并且,在圖1中,目標(biāo)裝置30基于主機(jī)裝置10提供的時(shí)鐘脈沖CLK+/-進(jìn)行動(dòng)作。即CLK+/-成為目標(biāo)裝置30的系統(tǒng)時(shí)鐘脈沖。因此PLL(PhaseLocked Loop鎖相回路)電路12(廣義上為時(shí)鐘脈沖生成電路)設(shè)置在主機(jī)裝置10上,而在目標(biāo)裝置30中沒有設(shè)置。
DTI+、DTI-是目標(biāo)裝置30向主機(jī)裝置10輸出的數(shù)據(jù)(IN數(shù)據(jù))。STB+、STB-是目標(biāo)裝置30向主機(jī)裝置10提供的選通脈沖(廣義上為時(shí)鐘脈沖)。目標(biāo)裝置30基于主機(jī)裝置10提供的CLK+/-生成STB+/-后輸出。然后,目標(biāo)裝置30與STB+/-的邊緣(上升沿、下降沿)同步輸出DTI+/-。因此主機(jī)裝置10可以利用STB+、STB-對(duì)DTI+/-進(jìn)行采樣輸入。
發(fā)送電路(驅(qū)動(dòng)電路)通過電流驅(qū)動(dòng)與DTO+/-、CLK+/-、DTI+/-、STB+/-各個(gè)對(duì)應(yīng)的差動(dòng)信號(hào)線(廣義上為串行信號(hào)線)來發(fā)送DTO+/-、CLK+/-、DTI+/-、STB+/-。此外,為實(shí)現(xiàn)更高速的傳輸,可以設(shè)置大于等于兩對(duì)的DTO+/-、DTI+/-的各差動(dòng)信號(hào)線。
主機(jī)裝置10的接口電路20包括OUT傳輸用(廣義上為數(shù)據(jù)傳輸用)、時(shí)鐘脈沖傳輸用發(fā)送電路22、24和IN傳輸用(廣義上為數(shù)據(jù)傳輸用)、選通脈沖傳輸用(廣義上為時(shí)鐘脈沖傳輸用)的接收電路26、28。目標(biāo)裝置30的接口電路40包括OUT傳輸用、時(shí)鐘脈沖傳輸用接收電路42、44和IN傳輸用、選通脈沖傳輸用發(fā)送電路46、48。此外也可以是不含這些電路模塊的一部分的結(jié)構(gòu)。
OUT傳輸用、時(shí)鐘脈沖傳輸用發(fā)送電路22、24通過電流驅(qū)動(dòng)DTO+/-、CLK+/-的各自的差動(dòng)信號(hào)線,發(fā)送DTO+/-、CLK+/-。OUT傳輸用、時(shí)鐘脈沖傳輸用接收電路42、44基于DTO+/-、CLK+/-的各自差動(dòng)信號(hào)線中流動(dòng)的電流進(jìn)行電流、電壓的變換,并進(jìn)行通過電流、電壓變換得來的差動(dòng)電壓信號(hào)(第一、第二電壓信號(hào))的比較處理(差動(dòng)放大處理),從而接收DTO+/-、CLK+/-。
IN傳輸用、時(shí)鐘脈沖傳輸用發(fā)送電路46、48通過電流驅(qū)動(dòng)DTI+/-、STB+/-各自的差動(dòng)信號(hào)線,發(fā)送DTI+/-、STB+/-。IN傳輸用、選通脈沖傳輸用接收電路26、28基于DTI+/-、STB+/-各自差動(dòng)信號(hào)線中流動(dòng)的電流進(jìn)行電流、電壓變換,并進(jìn)行通過電流、電壓變換得到的差動(dòng)電壓信號(hào)(第一、第二電壓信號(hào))的比較處理(差動(dòng)放大處理),從而接收DTI+/-、STB+/-。
2.發(fā)送電路、接收電路的結(jié)構(gòu)圖2示出本實(shí)施例的發(fā)送電路(驅(qū)動(dòng)電路)、接收電路的結(jié)構(gòu)例。此外以下主要關(guān)于DTO+/-用發(fā)送電路、接收電路的結(jié)構(gòu)、動(dòng)作進(jìn)行說明,CLK+/-、DTI+/-、STB+/-用發(fā)送電路、接收電路的結(jié)構(gòu)、動(dòng)作同其相同。
發(fā)送電路50包括電流驅(qū)動(dòng)型驅(qū)動(dòng)器60、電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70。接收電路80包括電流·電壓變換電路90、比較器100、功率下降檢測電路110、功率下降設(shè)置電路120、以及喚醒檢測電路130(喚醒檢測緩沖器)。此外也可以是省略這些電路模塊的一部分的結(jié)構(gòu)。
電流驅(qū)動(dòng)型驅(qū)動(dòng)器60是電流驅(qū)動(dòng)DTO+/-的差動(dòng)信號(hào)線(串行信號(hào)線)的驅(qū)動(dòng)器。具體地說,電流驅(qū)動(dòng)型驅(qū)動(dòng)器60交替地重復(fù)進(jìn)行使電流在DTO+的信號(hào)線(廣義上是差動(dòng)信號(hào)線的第一信號(hào)線)上流動(dòng)的電流驅(qū)動(dòng)和使電流在DTO-的信號(hào)線(廣義上是差動(dòng)信號(hào)線的第二信號(hào)線)上流動(dòng)的電流驅(qū)動(dòng)。或者,也可以是交替重復(fù)將DTO+的信號(hào)線作為去路、將DTO-的信號(hào)線作為回路的第一電流路徑(從DTO+到DTO-的電流路徑)的電流驅(qū)動(dòng),及將DTO-的信號(hào)線作為去路、將DTO+的信號(hào)線作為回路的第二電流路徑(從DTO-到DTO+的電流路徑)的電流驅(qū)動(dòng)。電流驅(qū)動(dòng)型驅(qū)動(dòng)器60是由開關(guān)元件(晶體管)等構(gòu)成的,其中,該開關(guān)元件用于對(duì)電流源(恒流源)進(jìn)行電流控制、或用于進(jìn)行使電流源的電流在信號(hào)線DTO+/-中流動(dòng)的電流控制。
電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70在普通傳輸模式中將和DTO+/-的差動(dòng)信號(hào)線的連接斷開,在功率下降模式中將和差動(dòng)信號(hào)線的連接接通,電壓驅(qū)動(dòng)差動(dòng)信號(hào)線。在功率下降模式時(shí),該電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70向差動(dòng)信號(hào)線輸出功率下降電壓(用于將接收電路80設(shè)置為功率下降模式的電壓)、或是喚醒電壓(用于解除接收電路80的功率下降模式的電壓)。電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70可由輸出電路及由將該電路的輸出與差動(dòng)信號(hào)線的連接接通或斷開的開關(guān)元件(晶體管)等構(gòu)成,其中,該輸出電路輸出CMOS電壓電平(能將CMOS的晶體管導(dǎo)通/截止的電壓電平)的功率下降電壓或是喚醒電壓。
另外,所謂的普通傳輸模式是在裝置之間(主機(jī)裝置、目標(biāo)裝置間)正常傳輸數(shù)據(jù)或時(shí)鐘脈沖(選通脈沖)的模式。所謂功率下降模式是對(duì)流動(dòng)于裝置所包括的發(fā)送電路、接收電路、或是其他的電路中的電流進(jìn)行限制或斷開,以實(shí)現(xiàn)節(jié)約電能的模式。另外電壓驅(qū)動(dòng)是用例如CMOS電壓電平改變差動(dòng)信號(hào)線的電壓的驅(qū)動(dòng)。與此對(duì)應(yīng),電流驅(qū)動(dòng)是用比CMOS電壓電平小的微小電壓改變差動(dòng)信號(hào)線的電壓。
電流·電壓變換電路90是基于在差動(dòng)信號(hào)線中流動(dòng)的電流進(jìn)行電流、電壓變換,輸出構(gòu)成差動(dòng)電壓信號(hào)的第一、第二電壓信號(hào)VS1、VS2。具體地說,在發(fā)送電路50電流驅(qū)動(dòng)DTO+的信號(hào)線的情況下,電流·電壓變換電路90基于在DTO+信號(hào)線中流動(dòng)的電流進(jìn)行電流、電壓變換,生成第一電壓信號(hào)VS1。另外,在發(fā)送電路50電流驅(qū)動(dòng)DTO-的信號(hào)線的情況下,電流·電壓變換電路90基于在DTO-的信號(hào)線中流動(dòng)的電流,進(jìn)行電流·電壓變換,生成第二電壓信號(hào)VS2?;蛘?,在發(fā)送電路50交替重復(fù)從DTO+到DTO-的第一電流路徑上的電流驅(qū)動(dòng)和從DTO-到DTO+的第二電流路徑上的電流驅(qū)動(dòng)的情況下,電流·電壓變換電路90可以在DTO+的輸入節(jié)點(diǎn)和DTO-的輸入節(jié)點(diǎn)間設(shè)置的電阻元件(終端電阻)的兩端生成第一、第二電壓信號(hào)VS1、VS2。
比較器(運(yùn)算放大器)100比較第一、第二電壓信號(hào)VS1、VS2(放大VS1、VS2間的電壓),輸出輸出信號(hào)CQ(放大信號(hào))。比較器100在VS1的電壓高于VS2的情況下,在CMOS電壓電平下輸出例如H電平(邏輯“1”)的輸出信號(hào)CQ。在VS2的電壓高于VS1的情況下,在CMOS電壓電平下輸出例如L電平(邏輯“0”)的輸出信號(hào)CQ。
功率下降檢測電路110是功率下降指令檢測電路。具體地說,在通傳輸模式時(shí)發(fā)送電路50通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送功率下降指令的情況(發(fā)送數(shù)據(jù)中包括功率下降指令的情況)下,基于比較器100得出的檢測結(jié)果,檢測出發(fā)送的功率下降指令。在這種情況下,功率下降檢測電路110可將來自比較器100的輸出信號(hào)CQ從串行數(shù)據(jù)變換為并行數(shù)據(jù),基于被變換的并行數(shù)據(jù)(廣義上為檢測結(jié)果)檢測出功率下降指令。或可直接從串行數(shù)據(jù)的輸出信號(hào)CQ(廣義上為檢測結(jié)果)上檢測出功率下降指令。
功率下降設(shè)置電路120是將接收電路80設(shè)置為功率下降模式的電路。具體地說,在功率下降指令被檢測出的情況下,將電流·電壓變換電路90或比較器100設(shè)置為功率下降模式。這種情況下,可只將電流·電壓變換電路90和比較器100的任何一個(gè)設(shè)置為功率下降模式,也可將兩者都設(shè)置為功率下降模式。或?qū)诮邮针娐?0中的其他電路設(shè)置為功率下降模式,或也可將具有接收電路80的裝置(目標(biāo)裝置、主機(jī)裝置)中包含的其他電路設(shè)置為功率下降模式。
喚醒檢測電路130是用于檢測出喚醒狀態(tài)的電路。具體地說,例如檢測出通過電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70向差動(dòng)信號(hào)線(DTO+、DTO-中的至少一個(gè))輸出的喚醒電壓。然后如果檢測出喚醒電壓,則由功率下降設(shè)置電路120解除功率下降模式的設(shè)置,接收電路80例如向普通傳輸模式轉(zhuǎn)移?;蛘撸谕ㄟ^向差動(dòng)信號(hào)線輸出功率下降電壓、從而接收電路80被設(shè)置為功率下降模式之后、并檢測出功率下降模式的解除的情況下,喚醒檢測電路130也可以是輸出喚醒信號(hào)的電路。
本實(shí)施例中,發(fā)送電路50通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線從而向接收電路80發(fā)送功率下降指令。然后功率下降檢測電路110如果檢測出發(fā)送的功率下降指令,則功率下降設(shè)置電路120將電流·電壓變換電路90或比較器100設(shè)置為功率下降模式。因此根據(jù)本實(shí)施例,可以在功率下降模式時(shí)限制或斷開在電流·電壓變換電路90或比較器100中的穩(wěn)定流動(dòng)的電流,從而實(shí)現(xiàn)節(jié)省電能化。
另外,根據(jù)本實(shí)施例,發(fā)送電路50可將接收電路80個(gè)別(單個(gè))設(shè)置為功率下降模式。即在圖1中,OUT傳輸用、時(shí)鐘脈沖傳輸用發(fā)送電路22、24可將OUT傳輸用接收電路42、時(shí)鐘脈沖傳輸用接收電路44分別單個(gè)設(shè)置為功率下降模式?;蛘逫N傳輸用發(fā)送電路46、選通脈沖用發(fā)送電路48,可將IN傳輸用接收電路26、選通脈沖用接收電路28分別單個(gè)(個(gè)別)地設(shè)置為功率下降模式。因此,實(shí)現(xiàn)更嚴(yán)密的、更智能化的功率下降控制。
另外,根據(jù)本實(shí)施例,利用通過差動(dòng)信號(hào)線的普通傳輸模式發(fā)送功率下降指令,因此沒有必要另外設(shè)置用于功率下降指令發(fā)送的專用控制信號(hào)線。從而可減少信號(hào)線的數(shù)量,實(shí)現(xiàn)電路的小規(guī)?;?、安裝的簡易化及產(chǎn)品的低成本化。
另外,根據(jù)本實(shí)施例,在功率下降模式時(shí),電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70與差動(dòng)信號(hào)線電連接,通過差動(dòng)信號(hào)線向接收電路80輸出喚醒電壓。然后,如果通過喚醒檢測電路130檢測出喚醒電壓,則功率下降模式被解除。因此,在電流·電壓變換電路90和/或比較器100被設(shè)置為功率下降模式、且基于差動(dòng)信號(hào)線的電流驅(qū)動(dòng)不能發(fā)送功率下降解除指令時(shí),發(fā)送電路50也可以解除接收電路80的功率下降模式。并且功率下降模式的解除是通過基于喚醒電壓的差動(dòng)信號(hào)線的電壓驅(qū)動(dòng)進(jìn)行的,因此無需設(shè)置用于發(fā)送功率下降解除指令的專用控制信號(hào)線。其結(jié)果是,可減少信號(hào)線的數(shù)量,實(shí)現(xiàn)電路的小規(guī)模化、安裝的簡易化、產(chǎn)品的低成本化。
或者,根據(jù)本實(shí)施例,在功率下降指令被發(fā)送后,如果通過電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70向差動(dòng)信號(hào)線輸出功率下降電壓,則接收電路80被設(shè)置為功率下降模式。并且在此之后,如果檢測出功率下降模式的解除,則喚醒檢測電路130輸出喚醒信號(hào)。這樣一來,功率下降的設(shè)置和解除的次序就可簡易化。
另外,根據(jù)本實(shí)施例,在普通傳輸模式下,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70和差動(dòng)信號(hào)線的連接是電氣斷開(電氣絕緣)的。因此可以將對(duì)電流驅(qū)動(dòng)差動(dòng)信號(hào)線的普通傳輸造成的不利影響控制在最小程度。
3.第一結(jié)構(gòu)例圖3示出發(fā)送電路、接收電路的詳細(xì)的第一結(jié)構(gòu)例。此外發(fā)送電路、接收電路沒有必要包括圖3的全部電路要素,也可以省略其中一部分的結(jié)構(gòu)。
發(fā)送電路的電流驅(qū)動(dòng)型驅(qū)動(dòng)器60包括N型(廣義上為第一導(dǎo)電型)晶體管TR1A(廣義上的第一電流源),該N型晶體管TR1A設(shè)置在DTO+(廣義上為第一信號(hào)線)側(cè)的第一輸出節(jié)點(diǎn)NQA和VSS(廣義的第一電源)之間。另外還包括N型晶體管TR1B(廣義上為第二電流源),該N型晶體管TR1B設(shè)置在DTO-(廣義上為第二信號(hào)線)側(cè)的第二輸出節(jié)點(diǎn)NQB和VSS之間。具體地說,在晶體管TR1A的漏極端子上連接輸出節(jié)點(diǎn)NQA,在其柵極端子上輸入正側(cè)的第一輸入信號(hào)DIN+,在其源極端子上連接VSS。晶體管TR1B的漏極端子連接輸出節(jié)點(diǎn)NQB,在其柵極端子上輸入負(fù)側(cè)的第二輸入信號(hào)DIN-,在其源極端子上連接VSS。在由這些晶體管TR1A、TR1B構(gòu)成的電流源中,流動(dòng)某種程度的電流。
輸入信號(hào)DIN+如果激活(H電平),則晶體管TR1A導(dǎo)通,電流在從接收電路的DTO+側(cè)的輸入節(jié)點(diǎn)NIA到發(fā)送電路的輸出節(jié)點(diǎn)NQA的路徑上流動(dòng)。另一方面,輸入信號(hào)DIN-激活,則晶體管TR1B導(dǎo)通,電流在從接收電路的DTO-側(cè)的輸入節(jié)點(diǎn)NIB至晶體管電路輸出節(jié)點(diǎn)NQB的路徑上流動(dòng)。因此通過將輸入信號(hào)DIN+、DIN-交替激活,可以電流驅(qū)動(dòng)DTO+/-的差動(dòng)信號(hào)線。
此外,在圖3中,晶體管TR1A、TR1B兼具電流源功能和控制電流源上流動(dòng)的電流的功能。但是,也可以由晶體管TR1A(廣義上為開關(guān)元件)和設(shè)置于TR1A、VSS之間的電流源(例如在柵極端子上輸入基準(zhǔn)電壓的晶體管)構(gòu)成設(shè)置于節(jié)點(diǎn)NQA和VSS(第一電源)之間的電流源。另外,可以由晶體管TR1B(廣義上為開關(guān)元件)和設(shè)置在TR1B、VSS之間的電流源構(gòu)成設(shè)置于節(jié)點(diǎn)NQB和VSS之間的電流源。這樣,通過晶體管TR1A、TR1B的導(dǎo)通/截止的控制,實(shí)現(xiàn)對(duì)這些電流源(恒流源)的電流在DTO+/-的差動(dòng)信號(hào)線上的流動(dòng)、或不流動(dòng)的控制?;蛘?,在節(jié)點(diǎn)NQA和VSS之間設(shè)置的電流源,可以由電流源(恒流源)構(gòu)成,該電流源(恒流源)在輸入信號(hào)DIN+激活(H電平)的情況下,流動(dòng)大的電流(恒源),在DIN+為非激活(L電平)的情況下,流動(dòng)小的電流(恒流)。另外,在節(jié)點(diǎn)NQB和VSS之間設(shè)置的電流源可由電流源(恒流源)構(gòu)成,所述電流源(恒流源)在輸入信號(hào)DIN-激活(H電平)的情況下,流動(dòng)大的電流(恒源),在DIN-為非激活(L電平)的情況下,流動(dòng)小的電流(恒流)。另外,在圖3中,由TR1A、TR1B實(shí)現(xiàn)的電流源,在DIN+、DIN-激活的情況下,進(jìn)行使電流從接收電路側(cè)向發(fā)送電路側(cè)流動(dòng)的控制,但是,也可以進(jìn)行使電流從發(fā)送電路側(cè)向接收電路側(cè)流動(dòng)的控制。這種情況下,第一電源例如為VDD。
發(fā)送電路的電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70包括N型晶體管TR2A(廣義上為開關(guān)元件)。晶體管TR2A作為開關(guān)元件,起著在普通傳輸模式下處于截止?fàn)顟B(tài)、在功率下降模式下處于導(dǎo)通狀態(tài)的作用。在晶體管TR2A的源極端子上連接輸出節(jié)點(diǎn)NQA(也可是NQB),在其漏極端子上連接電壓輸出電路72。而且晶體管TR2A基于在其柵極端子上輸入的功率下降輸入信號(hào)PDIN,在普通傳輸模式下處于截止?fàn)顟B(tài),在功率下降模式下處于導(dǎo)通狀態(tài)。因此,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70在普通傳輸模式時(shí)與差動(dòng)信號(hào)線非電氣連接,功率下降模式時(shí)和差動(dòng)信號(hào)線電連接。并且與差動(dòng)信號(hào)線連接時(shí),可以由電壓輸出電路72電壓驅(qū)動(dòng)差動(dòng)信號(hào)線。
另外,喚醒輸入信號(hào)XWUPIN、功率下降輸入信號(hào)PDIN由作為物理層電路的發(fā)送電路的上位層(連接層、應(yīng)用層)產(chǎn)生。即在將接收電路設(shè)置為功率下降模式的情況下,上位層將信號(hào)PDIN激活(H電平)。并且在接收電路的功率下降模式被解除的情況下,上位層將信號(hào)XWUPIN激活(L電平)。
電壓輸出電路72(電壓輸出緩沖器)是輸出CMOS電壓電平的信號(hào)XWUP,電壓驅(qū)動(dòng)差動(dòng)信號(hào)線的電路。電壓輸出電路72在功率下降模式時(shí)(功率下降模式的初期時(shí)),用CMOS電壓電平輸出例如H電平的電壓。另一方面,功率下降模式解除時(shí),用CMOS電壓電平輸出例如L電平的電壓(喚醒電壓)。
另外,在圖3中,將構(gòu)成電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70的電壓輸出電路72和晶體管TR2A設(shè)置在DTO+側(cè)(VDD和NQA之間),但也可以設(shè)置在DTO-例(VDD和NQB之間)?;蛘撸蓪㈦妷候?qū)動(dòng)型驅(qū)動(dòng)器70的一部分或全部在DTO+側(cè)和DTO-側(cè)雙方都設(shè)置。
接收電路的電流·電壓變換電路90包括設(shè)置在輸入節(jié)點(diǎn)NIA和VSS(第一電源)之間的晶體管TR3A(廣義上為接收電路側(cè)的第一電流源);以及,設(shè)置在輸入節(jié)點(diǎn)NIB和VSS之間的晶體管TR3B(廣義上為接收電路側(cè)的第二電流源)。在由這些晶體管TR3A、TR3B構(gòu)成的電流源中,流動(dòng)著某種程度的電流。這樣,通過在晶體管TR1A、TR1B中連續(xù)流動(dòng)穩(wěn)定的電流,從而,當(dāng)晶體管TR1A、TR1B截止時(shí),可以將輸入節(jié)點(diǎn)NIA、NIB、電壓輸出節(jié)點(diǎn)NVA、NVB的電壓保持在規(guī)定的范圍。據(jù)此可將電流·電壓變換電路90的動(dòng)作高速化。
另外,在圖3中,晶體管TR3A、TR3B兼?zhèn)潆娏髟吹墓δ芎涂刂屏鲃?dòng)于電流源的電流的功能。但是,設(shè)置在節(jié)點(diǎn)NIA和VSS(第一電源)間的電流源可由晶體管TR3A(廣義上為開關(guān)元件)和設(shè)置于TR3A和VSS之間的電流源(例如在柵極端子上輸入有基準(zhǔn)電壓的晶體管)構(gòu)成。而且,設(shè)置在節(jié)點(diǎn)NIB和VSS間的電流源可由晶體管TR3B(廣義上為開關(guān)元件)和設(shè)置于TR3B和VSS之間的電流源構(gòu)成。
電流·電壓變換電路90包括第一反相電路INV1A(電壓放大電路),其輸入與輸入節(jié)點(diǎn)NIA連接;以及第二反相電路INV1B(電壓放大電路),其輸入與輸入節(jié)點(diǎn)NIB連接。而且還包括N型晶體管TR4A(廣義上為第一可變電阻元件),所述N型晶體管TR4A,其源極端子連接在輸入節(jié)點(diǎn)NIA上,其柵極端子連接在反相電路INV1A的輸出上,其漏極端子連接在電壓輸出節(jié)點(diǎn)NVA上。而且還包括N型晶體管TR4B(廣義上為第二可變電阻元件),所述N型晶體管TR4B,其源極連接在輸入節(jié)點(diǎn)NIB上,其柵極端子連接在反相電路INV1B的輸出上,其漏極端子連接在電壓輸出節(jié)點(diǎn)NVB上。
晶體管TR4A、TR4B分別作為根據(jù)輸入節(jié)點(diǎn)NIA、輸入節(jié)點(diǎn)NIB的電壓(電位)來改變地控制阻抗的可變電阻元件而發(fā)揮作用。而且反相電路INV1A、INV1B各自作為將輸入節(jié)點(diǎn)NIA、NIB的電壓變化放大并控制晶體管TR4A、TR4B的導(dǎo)通電阻的電路發(fā)揮功能。具體地說,當(dāng)晶體管TR1A、TR1B導(dǎo)通、輸入節(jié)點(diǎn)NIA、NIB的電壓變化到L(低)電平一側(cè)時(shí),反相電路INV1A、INV1B放大該電壓變化。INV1A、INV1B的輸出電壓變化到H(高)一側(cè),晶體管TR4A、TR4B的導(dǎo)通電阻就變小。據(jù)此,可放大(加速)通過晶體管TR1A、TR1B流動(dòng)的電流的變化,并可迅速將電壓輸出節(jié)點(diǎn)NVA、NVB的電壓變化到L電平一側(cè)。即,可通過設(shè)置TR4A、TR4B、INV1A、INV1B,放大在節(jié)點(diǎn)NIA、NIB(晶體管TR1A、TR1B)的微小的電流變化,并傳遞到節(jié)點(diǎn)NVA、NVB(晶體管TR5A、TR5B)。而且,也可一是不設(shè)置晶體管TR4A、TR4B、反相電路INV1A、INV1B的結(jié)構(gòu)。
電流·電壓變換電路90包括設(shè)置于電壓輸出節(jié)點(diǎn)NVA和VDD(廣義上為第二電源)之間的P型(廣義上為第二導(dǎo)電型)晶體管TR5A(廣義上為第一電流·電壓變換元件)和設(shè)置于電壓輸出節(jié)點(diǎn)NVB和VDD之間的P型晶體管TR5B(廣義上為第二電流·電壓變換元件)。具體地說,晶體管TR5A、TR5B,其源極端子分別連接至VDD,其柵極端子和漏極端子分別連接電壓輸出節(jié)點(diǎn)NVA、NVB。這些晶體管TR5A、TR5B作為將VDD和電壓輸出節(jié)點(diǎn)NVA、NVB之間流動(dòng)的電流變換為電壓的電流·電壓變換元件(負(fù)載元件)發(fā)揮功能。另外,電流·電壓變換元件也可以不由晶體管TR5A、TR5B(負(fù)載晶體管)構(gòu)成,而由電阻等其他的電路元件構(gòu)成。
電流·電壓變換電路90包括設(shè)置于DTO+的信號(hào)線和輸入節(jié)點(diǎn)NIA之間的電阻RA,以及設(shè)置于DTO-的信號(hào)線和輸入節(jié)點(diǎn)NIB之間的電阻RB。這些RA、RB是用于阻抗微調(diào)(匹配)的電阻。另外也可以是不設(shè)置電阻RA、RB的結(jié)構(gòu)。
將比較器100的輸出信號(hào)輸入電平位移器102中,進(jìn)行電壓電平的轉(zhuǎn)換(例如從2.8V向1.8V轉(zhuǎn)換)。將電平位移器102的反轉(zhuǎn)輸出信號(hào)輸入串行/并行變換電路104。此外可將比較器100的反轉(zhuǎn)輸出信號(hào)(負(fù)邏輯)輸入電平位移器102,將電平位移器102的輸出信號(hào)(正邏輯)輸入到串行/并行變換電路104。
串行/并行變換電路104將來自比較器100的串行數(shù)據(jù)變換為并行數(shù)據(jù)。從串行/并行變換電路104輸出的并行數(shù)據(jù)存儲(chǔ)在FIFO,并輸出到后級(jí)的上位層電路(物理層的上位層)。
功率下降檢測電路110基于來自串行/并行變換電路104的并行數(shù)據(jù)(并行信號(hào))檢測出功率下降指令。具體地說,檢測出在普通傳輸模式中從發(fā)送電路發(fā)送的數(shù)據(jù)中所包含的功率下降指令。此外可從比較器100的輸出信號(hào)直接檢測出功率下降指令。
功率下降檢測電路110包括指令譯碼器112和功率下降脈沖生成電路114。指令譯碼器112是通過譯碼處理檢測出功率下降指令。例如在發(fā)送電路將通過擴(kuò)展位寬編碼方式(例如8B/10B編碼)生成的特殊代碼作為功率下降指令傳輸?shù)那闆r下,通過指令譯碼器112的譯碼處理檢測出分配有功率下降指令的特殊代碼。功率下降脈沖生成電路114在功率下降指令被檢測出的情況下生成功率下降脈沖信號(hào)PDPLS。該功率下降脈沖生成電路114也進(jìn)行信號(hào)PDPLS的生成時(shí)間(生成時(shí)序)的調(diào)整處理。
功率下降設(shè)置電路120包括保持電路122、延遲電路124、電平位移器126、128。另外也可以省略這些電路模塊的一部分的結(jié)構(gòu)。
保持電路122在功率下降指令被檢測出的情況下,在功率下降模式被解除之前,保持功率下降設(shè)置信息(功率下降設(shè)置標(biāo)記)。具體地說,信號(hào)PDPLS激活(L電平)時(shí),保持電路122被置位,保持邏輯“1”(功率下降設(shè)置信息)。保持電路122是通過配有復(fù)位端子、置位端子的RS型觸發(fā)器等實(shí)現(xiàn)的。
將保持電路122的輸出信號(hào)輸出到延遲電路124,進(jìn)行信號(hào)延遲的處理。將延遲電路124的輸出信號(hào)輸入到電平位移器126,進(jìn)行電壓的電平轉(zhuǎn)換(從1.8V轉(zhuǎn)換為2.8V)。將電平位移器126的輸出信號(hào)的正邏輯的功率下降信號(hào)PD輸入到比較器100的使能端子XEN(負(fù)邏輯)和喚醒檢測電路130的使能端子EN(正邏輯)。將電平位移器126的反轉(zhuǎn)輸出信號(hào)的負(fù)邏輯的功率下降信號(hào)XPD輸入到晶體管TR3A、TR3B的柵極端子。
喚醒檢測電路130(喚醒檢測緩沖器)是當(dāng)發(fā)送電路將喚醒電壓輸出到差動(dòng)信號(hào)線時(shí)檢測出輸出的喚醒電壓的電路。喚醒檢測電路130以CMOS電壓電平動(dòng)作,檢測出CMOS電壓電平的喚醒電壓。此外在圖3中喚醒檢測電路130與DTO+信號(hào)線連接,但也可以是與DTO-信號(hào)線連接或是與DTO+、DTO-兩者的信號(hào)線都連接的結(jié)構(gòu)。
在普通傳輸模式,因?yàn)樾盘?hào)PD為L電平,比較器100處于使能狀態(tài),并且喚醒檢測電路130處于禁止?fàn)顟B(tài)。而且因?yàn)樾盘?hào)XPD為H電平,晶體管TR3A、TR3B處于導(dǎo)通狀態(tài)。另一方面,如功率下降指令被檢測出,因?yàn)樾盘?hào)PD為H電平,所以比較器100處于禁止?fàn)顟B(tài),被設(shè)置為功率下降模式(動(dòng)作電流斷開或被限制的模式),并且喚醒檢測電路130被設(shè)置為使能狀態(tài)。而且,因信號(hào)XPD為L電平,所以晶體管TR3A、TR3B處于截止?fàn)顟B(tài),電流·電壓變換電路90設(shè)置為功率下降模式。
另一方面,在功率下降模式期間,如果電壓輸出電路72輸出L電平的喚醒電壓,則設(shè)置為使能狀態(tài)的喚醒檢測電路130檢測出喚醒電壓,并輸出用于功率下降模式解除的信號(hào)XWUPPLS。之后來自喚醒檢測電路130的L電平的脈沖信號(hào)XWUPPLS通過電平位移器128被輸入到保持電路122的復(fù)位端子,保持電路122被復(fù)位。據(jù)此,功率下降設(shè)置信息(邏輯“1”)被清除,功率下降模式被解除。
此外,在圖4中,作為比較例,示出了沒有設(shè)置電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70、功率下降檢測電路110、功率下降設(shè)置電路120情況下的發(fā)送電路、接收電路的結(jié)構(gòu)。
4.動(dòng)作接下來將圖3的第一構(gòu)成例的動(dòng)作用圖5、圖6的波形圖說明。首先關(guān)于普通傳輸模式時(shí)的動(dòng)作進(jìn)行說明。如圖5所示那樣在普通傳輸模式中因信號(hào)PDIN是L電平,所以晶體管TR2A處于截止?fàn)顟B(tài)。而且,因功率下降信號(hào)PD為L電平,所以晶體管TR3A、TR3B導(dǎo)通。然后通過晶體管TR2A的截止,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70從差動(dòng)信號(hào)線上電氣斷開。通過晶體管TR3A、TR3B處于導(dǎo)通狀態(tài),從而電流·電壓變換電路90中流動(dòng)普通的動(dòng)作電流,從而實(shí)現(xiàn)普通傳輸。即圖3的結(jié)構(gòu)等效于圖4的結(jié)構(gòu)。
在普通傳輸模式中,發(fā)送電路、接收電路如下動(dòng)作。晶體管TR1A、TR1B在截止的情況下,輸入節(jié)點(diǎn)NIA、NIB的電壓例如為1V左右。而且如果DTO+側(cè)的晶體管TR1A導(dǎo)通,則電流通過差動(dòng)信號(hào)線在VSS(GND)側(cè)流動(dòng)。據(jù)此,輸入節(jié)點(diǎn)NIA的電壓微量下降。于是NIA的電壓通過反相電路INV1A反轉(zhuǎn),INVlA輸出電壓的上升,從而晶體管TR4A的導(dǎo)通電阻降低。之后通過晶體管TR5A中流動(dòng)的電流增多,VDD、NVA間的電壓差(TR5A的漏極·源極間的電壓)變大,電壓輸出節(jié)點(diǎn)NVA的電壓下降。同樣,如DTO-側(cè)的晶體管TR1B導(dǎo)通,則電壓輸出節(jié)點(diǎn)NVB的電壓下降。因此,通過比較器100比較電壓輸出節(jié)點(diǎn)NVA、NVB的電壓差并放大,可檢測出數(shù)據(jù)“0”、“1”。
接下來關(guān)于發(fā)送功率下降指令時(shí)的動(dòng)作進(jìn)行說明。在圖5的A1中,發(fā)送電路將功率下降指令發(fā)送給接收電路。這樣,在本實(shí)施例中,因?yàn)樵陔娏黩?qū)動(dòng)差動(dòng)信號(hào)線的普通傳輸模式下發(fā)送功率下降指令,所以沒有必要設(shè)置多余的信號(hào)線。
另外如圖5的A2所示,發(fā)送電路可電流驅(qū)動(dòng)差動(dòng)信號(hào)線并發(fā)送多個(gè)功率下降指令。也可以功率下降設(shè)置電路120以多個(gè)功率下降指令被檢測出為條件,將電流·電壓變換電路90或比較器100設(shè)置為功率下降模式。
這樣,即使是當(dāng)發(fā)送并檢測多個(gè)功率下降指令而發(fā)生傳輸錯(cuò)誤時(shí),也可防止接收電路80被錯(cuò)誤地設(shè)置為功率下降模式的情況。即如果接收電路80被錯(cuò)誤地設(shè)置為功率下降模式,則將其恢復(fù)就會(huì)很困難,但如果發(fā)送并檢測多個(gè)功率下降指令,就可以將這樣的事情防止于未然。
接下來關(guān)于功率下降設(shè)置時(shí)的動(dòng)作進(jìn)行說明。如圖5的A3所示,如果信號(hào)PDIN為H電平,則晶體管TR2A導(dǎo)通,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70和差動(dòng)信號(hào)線的電連接接通。而且,如A4所示,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70以CMOS電壓電平將H電平的電壓向差動(dòng)信號(hào)線輸出,據(jù)此晶體管TR4A截止。這樣通過晶體管TR4A處于截止?fàn)顟B(tài),從而可以防止無用電流在從晶體管TR5A開始通過TR4A、DTO+、TR2A到達(dá)電壓輸出電路72的路徑上流動(dòng),達(dá)到節(jié)約電能的目的。
當(dāng)發(fā)送電路發(fā)送功率下降指令時(shí),如圖5的A5所示,經(jīng)過期間TD1后,功率下降脈沖信號(hào)PDPLS激活(L電平)。該期間TD1可根據(jù)功率下降脈沖生成電路114調(diào)整。而且信號(hào)PDPLS激活后,保持電路122置位為邏輯“1”。而且,如A6所示,經(jīng)過期間TD2后,功率下降信號(hào)PD激活。此外,該期間TD2可根據(jù)延遲電路124進(jìn)行調(diào)整。
信號(hào)PD激活后,因晶體管TR3A、TR3B處于截止?fàn)顟B(tài),且比較器100處于禁止?fàn)顟B(tài),所以可斷開電流·電壓變換電路90或比較器100中穩(wěn)定流動(dòng)的動(dòng)作電流,實(shí)現(xiàn)電能的節(jié)約。而且因喚醒檢測電路130被設(shè)置為使能狀態(tài),因此,可檢測出輸出到差動(dòng)信號(hào)線上的喚醒電壓。
接下來利用圖6關(guān)于功率下降解除時(shí)的動(dòng)作進(jìn)行說明。如圖6的B1所示,在功率下降模式時(shí)以CMOS電壓電向DTO+(也可為DTO-)的信號(hào)線平輸出H電平的電壓。而且在功率下降模式解除的情況下,如B2所示,電壓輸出電路72以CMOS電壓電平向DTO+的信號(hào)線輸出L電平的喚醒電壓。此外,期間TD3經(jīng)過后信號(hào)PDIN為L電平,據(jù)此,晶體管TR2A截止,電壓輸出電路72從DTO+的信號(hào)線上斷開。
當(dāng)輸出喚醒電壓時(shí),被設(shè)置為使能狀態(tài)的喚醒檢測電路130檢測出該喚醒電壓,如B4所示,使信號(hào)XWUPPLS為L電平。據(jù)此保持電路122復(fù)位為邏輯“0”,經(jīng)過期間TD4后,如B5所示,功率下降信號(hào)PD為L電平。于是晶體管TR3A、TR3B導(dǎo)通,并且比較器100處于使能狀態(tài),功率下降模式被解除。而且,喚醒檢測電路130處于禁止?fàn)顟B(tài)。如B6所示,差動(dòng)信號(hào)線在經(jīng)過不定期間后為空閑(idle)狀態(tài),為可以進(jìn)行普通傳輸?shù)臓顟B(tài)。
5.利用特殊代碼的功率下降指令的發(fā)送在本實(shí)施例中,如圖7A所示,可在主機(jī)裝置10、目標(biāo)裝置30(發(fā)送電路)上設(shè)置編碼電路11、31。編碼電路11、31例如用擴(kuò)展位寬編碼方式將數(shù)據(jù)編碼。作為這樣的編碼方式例如將8位的數(shù)據(jù)轉(zhuǎn)換為10位的數(shù)據(jù)的8B/10B編碼等。通過該8B/10B編碼,如圖7B所示,即使為0或1連續(xù)的數(shù)據(jù),但編碼后信號(hào)的位變化較大,可減少因噪聲等原因產(chǎn)生的傳輸錯(cuò)誤。而且,通過該8B/10B編碼,因?yàn)槲粚拸?位擴(kuò)展到10位,除數(shù)據(jù)外,也可發(fā)送圖7C所示的特殊代碼(和控制代碼同義)。
在本實(shí)施例中,如圖7A所示,在特殊代碼中分配有功率下降指令,并進(jìn)行發(fā)送。然后,通過圖3的指令譯碼器112的譯碼處理,通過檢測出分配有功率下降指令的特殊代碼,從而檢測出功率下降指令。如將這樣的編碼方式很好的應(yīng)用,可減少傳輸錯(cuò)誤,并且,通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線可實(shí)現(xiàn)功率下降指令的發(fā)送和檢測的簡易化。而且,可以簡單地實(shí)現(xiàn)將特殊代碼分配為包的啟動(dòng)代碼或結(jié)束代碼,并進(jìn)行數(shù)據(jù)傳輸。
另外,在編碼電路11、31進(jìn)行的編碼方式中,只要是擴(kuò)展位寬的編碼就可以,并不限定于8B/10B編碼。
6.時(shí)鐘脈沖傳輸用接收電路的功率下降模式的設(shè)置根據(jù)本實(shí)施例,在圖1中,發(fā)送電路22、24、46、48可將對(duì)應(yīng)的接收電路42、44、26、28單獨(dú)(個(gè)別)地設(shè)置為功率下降模式。因此可通過CLK+/-的差動(dòng)信號(hào)線傳輸功率下降指令或喚醒電壓,所述功率下降指令用于將時(shí)鐘脈沖傳輸用接收電路44設(shè)置為功率下降模式,所述喚醒電壓用于解除其功率下降模式。同樣地也可通過STB+/-的差動(dòng)信號(hào)線傳輸功率下降指令或喚醒電壓,所述功率下降指令用于將選通脈沖傳輸用(廣義上為時(shí)鐘脈沖傳輸用)的接收電路28設(shè)置為功率下降模式,所述喚醒電壓用于解除其功率下降模式。
但是,如圖8A所示,通過CLK+/-、STB+/-的差動(dòng)信號(hào)線傳輸?shù)男盘?hào)的頻率(波段)比通過DTO+/-、DTI+/-的差動(dòng)信號(hào)線傳輸?shù)男盘?hào)的頻率高。因此,在CLK+/-、STB+/-的差動(dòng)信號(hào)線一例,如設(shè)置本實(shí)施例說明的功率下降檢測電路、功率下降設(shè)置電路、電壓驅(qū)動(dòng)型驅(qū)動(dòng)器,則有可能對(duì)傳輸速度、傳輸可靠性等傳輸性能造成不良的影響。特別是,如將電壓驅(qū)動(dòng)型驅(qū)動(dòng)器設(shè)置在CLK+/-、STB+/-的差動(dòng)信號(hào)線一側(cè),則將晶體管的漏極端子或柵極端子的寄生容量附加到差動(dòng)信號(hào)線上,很可能對(duì)傳輸性能造成不良的影響。
因此,在圖8B中,將功率下降指令(以下,稱為時(shí)鐘脈沖傳輸用功率下降指令)或喚醒電壓(以下,稱時(shí)鐘脈沖傳輸用喚醒電壓)通過OUT傳輸用差動(dòng)信號(hào)線DTO+/-傳送,其中,功率下降指令用于將時(shí)鐘脈沖傳輸用接收電路44設(shè)置為功率下降模式,喚醒電壓用于解除其功率下降模式。
即,在將時(shí)鐘脈沖傳輸用接收電路44設(shè)置為功率下降的情況下,OUT傳輸用發(fā)送電路22通過DTO+/-的差動(dòng)信號(hào)線將時(shí)鐘脈沖傳輸用功率下降指令向OUT傳輸用接收電路42發(fā)送。然后,OUT傳輸用接收電路42包括的功率下降設(shè)置電路,在作為通過DTO+/-發(fā)送的功率下降指令、時(shí)鐘脈沖傳輸用功率下降指令被檢測出的情況下,將功率下降信號(hào)向時(shí)鐘脈沖傳輸用接收電路44輸出。然后,將時(shí)鐘脈沖傳輸用接收電路44包括的電流·電壓變換電路或比較器設(shè)置為功率下降模式。
另一方面,在將時(shí)鐘脈沖傳輸用接收電路44的功率下降模式解除的情況下,OUT傳輸用發(fā)送電路22(電壓驅(qū)動(dòng)型驅(qū)動(dòng)器),向DTO+/-的信號(hào)線輸出喚醒電壓。然后OUT傳輸用接收電路42包括的喚醒檢測電路,當(dāng)檢測出來自于OUT傳輸用發(fā)送電路22的喚醒電壓時(shí),輸出用于解除OUT傳輸用接收電路42和時(shí)鐘脈沖傳輸用接收電路44兩者的功率下降模式的信號(hào)。
根據(jù)上面所述,也可以不通過CLK+/-的差動(dòng)信號(hào)線傳送功率下降指令或喚醒電壓。因此可以防止對(duì)于通過CLK+/-的差動(dòng)信號(hào)線所進(jìn)行的時(shí)鐘脈沖傳輸?shù)膫鬏斝阅茉斐刹涣加绊憽?br>
另外,關(guān)于用于將選通脈沖用接收電路26設(shè)置為功率下降模式的功率下降指令或用于解除其功率下降指令的喚醒電壓可以通過IN傳輸用差動(dòng)信號(hào)線DTI+/-發(fā)送。另外,用于將時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式的功率下降指令和用于將數(shù)據(jù)傳輸用接收電路設(shè)置為功率下降模式的功率下降指令可以是不同代碼的指令,也可以是相同代碼的指令。
7.功率下降控制的詳細(xì)說明接下來關(guān)于功率下降控制進(jìn)行詳細(xì)說明。如圖9、圖10所示,在本實(shí)施例中定義有各種狀態(tài)。在圖9、圖10中,裝置禁止?fàn)顟B(tài)是將電子設(shè)備整體(主機(jī)裝置和目標(biāo)裝置)設(shè)置為功率下降模式的狀態(tài)。目標(biāo)禁止?fàn)顟B(tài)(期間T1)是停止從主機(jī)裝置向目標(biāo)裝置的時(shí)鐘脈沖的提供,停止目標(biāo)裝置的所有功能的狀態(tài)。時(shí)鐘脈沖的停止提供是從目標(biāo)變?yōu)榻範(fàn)顟B(tài)后進(jìn)行的。
OUT空閑狀態(tài)(期間T2)是OUT傳輸(從主機(jī)裝置到目標(biāo)裝置的傳輸)的空閑狀態(tài)(包傳輸和包傳輸之間的狀態(tài))。在該OUT空閑狀態(tài),因?yàn)橹鳈C(jī)側(cè)發(fā)送電路、目標(biāo)側(cè)接收電路沒有被設(shè)置為功率下降模式,所以可馬上進(jìn)行正常傳輸,但在這些電路中電流穩(wěn)定地流動(dòng)著,消耗電能。OUT傳輸狀態(tài)(期間T3)是進(jìn)行OUT傳輸?shù)臓顟B(tài)。
OUT禁止?fàn)顟B(tài)(期間T4)是OUT傳輸停止的狀態(tài)。在該狀態(tài)中,在主機(jī)側(cè)發(fā)送電路和目標(biāo)側(cè)接收電路中穩(wěn)定地流動(dòng)的電流通過功率下降模式而處于截止?fàn)顟B(tài),從而實(shí)現(xiàn)電能的節(jié)省。而且,通過主機(jī)側(cè)發(fā)送電路向目標(biāo)側(cè)接收電路輸出喚醒電壓,從而解除功率下降模式,將停止的傳輸重新啟動(dòng)。
IN空閑狀態(tài)(期間T5)是IN傳輸(從目標(biāo)裝置到主機(jī)裝置的傳輸)的空閑狀態(tài)。在這個(gè)IN空閑狀態(tài)中,因?yàn)槟繕?biāo)側(cè)發(fā)送電路、主機(jī)側(cè)接收電路沒有被設(shè)置功率下降模式,所以可以馬上進(jìn)行正常傳輸,但在這些電路中,電流穩(wěn)定地流動(dòng),有電能消耗。IN傳輸狀態(tài)(期間T6)是進(jìn)行IN傳輸?shù)臓顟B(tài)。
IN禁止?fàn)顟B(tài)(期間T7)是IN傳輸停止的狀態(tài)。在該狀態(tài),在目標(biāo)側(cè)發(fā)送電路和主機(jī)側(cè)接收電路中電流穩(wěn)定流動(dòng)著,但通過功率下降模式而變?yōu)榻刂範(fàn)顟B(tài),從而實(shí)現(xiàn)節(jié)電化。而且通過目標(biāo)側(cè)發(fā)送電路向主機(jī)側(cè)接收電路輸出喚醒電壓,從而解除功率下降模式,使停止的傳輸重新啟動(dòng)。
另外,在圖9中,“主機(jī)功能”表示主機(jī)側(cè)的系統(tǒng)功能,“目標(biāo)CLKIN”表示向目標(biāo)裝置的時(shí)鐘脈沖輸入的有無,“目標(biāo)功能”表示目標(biāo)側(cè)的系統(tǒng)功能。“DTO發(fā)送”表示主機(jī)側(cè)的DTO+/-的發(fā)送功能,“DTI接收”表示主機(jī)側(cè)的DTI+/-的接收功能?!癉TI發(fā)送”表示目標(biāo)側(cè)的DTI+/-的發(fā)送功能,“DTO接收”表示目標(biāo)側(cè)的DTO+/-的接收功能。“CLK發(fā)送”表示CLK+/-的發(fā)送功能,“CLK接收”表示CLK+/-的接收功能。而且,在圖9中,“○”表示這些功能是使能狀態(tài)(動(dòng)作狀態(tài)),“×”表示這些功能是禁止?fàn)顟B(tài)(功率下降狀態(tài))。另外,“-”表示無關(guān)。并且,在圖10中,“S”表示包傳輸?shù)膯?dòng)代碼,“E”表示包傳輸?shù)慕Y(jié)束代碼。這些啟動(dòng)代碼、結(jié)束代碼是利用例如8B/10B編碼生成的。
在圖10的C1中,OUT傳輸為空閑狀態(tài),在C2中,通過OUT傳輸包被傳輸。在C3中,變?yōu)镺UT禁止?fàn)顟B(tài),主機(jī)側(cè)發(fā)送電路和目標(biāo)側(cè)接收電路設(shè)置為功率下降模式。在C4中,為目標(biāo)禁止?fàn)顟B(tài),在該狀態(tài)中,如C5所示,停止CLK+/-的供給,目標(biāo)裝置的所有功能都停止。
在圖10的C6中,IN傳輸為空閑狀態(tài),在C7中,通過IN傳輸包被傳輸。在C8中,為IN禁止?fàn)顟B(tài),目標(biāo)側(cè)發(fā)送電路和主機(jī)側(cè)接收電路設(shè)置為功率下降模式。在C9中,為目標(biāo)禁止?fàn)顟B(tài)。此外,如C10、C11所示,只有在進(jìn)行普通的IN傳輸時(shí),目標(biāo)側(cè)才向主機(jī)側(cè)提供STB+/-。
根據(jù)本實(shí)施例,各發(fā)送電路可將對(duì)應(yīng)的各接收電路單獨(dú)地設(shè)置為功率下降模式,或解除其功率下降模式。因此可在圖9、圖10所示的各狀態(tài)中實(shí)現(xiàn)最優(yōu)選的功率下降設(shè)置、解除,實(shí)現(xiàn)更智能化的功率下降控制。
8.第二結(jié)構(gòu)例接著,用圖11關(guān)于本實(shí)施例的發(fā)送電路、接收電路的詳細(xì)的第二結(jié)構(gòu)例進(jìn)行說明。此外,在圖11中,和圖3相同符號(hào)的電路模塊的結(jié)構(gòu)和動(dòng)作因?yàn)楹蛨D3的第一結(jié)構(gòu)例幾乎相同,所以省略對(duì)其的說明。
在圖11中,功率下降檢測電路110包括指令譯碼器112和功率下降信號(hào)生成電路115。指令譯碼器112通過譯碼處理檢測功率下降指令。在功率下降指令被檢測出的情況下,功率下降信號(hào)生成電路115輸出H電平(激活)的目標(biāo)側(cè)功率下降信號(hào)TPDW。
在通過功率下降檢測電路110檢測出功率下降指令、發(fā)送電路將功率下降電壓輸出到差動(dòng)信號(hào)線(DTO+、DTO-)的情況下,功率下降設(shè)置電路120設(shè)置電流·電壓變換電路90或比較器為功率下降模式。具體地說,功率下降設(shè)置電路120包括“與”電路AND1。并且當(dāng)來自功率下降信號(hào)生成電路115的目標(biāo)側(cè)功率下降信號(hào)TPDW和其電壓電平根據(jù)差動(dòng)信號(hào)線的狀態(tài)而發(fā)生變化的主機(jī)側(cè)功率下降信號(hào)HPDW都為H電平(激活)的情況下,使功率下降信號(hào)PD為H電平(激活)輸出。而且如果功率下降信號(hào)PD為H電平,則比較器100為禁止?fàn)顟B(tài),并且晶體管TR3A、TR3B處于截止?fàn)顟B(tài),接收電路設(shè)置為功率下降模式。
喚醒檢測電路130檢測出功率下降模式的解除,輸出喚醒信號(hào)TWUP。具體地說,通過發(fā)送電路向差動(dòng)信號(hào)線輸出功率下降電壓、并設(shè)置接收電路為功率下降模式后,如果檢測出功率下降模式的解除則喚醒檢測電路130將喚醒信號(hào)TWUP為H電平(激活)輸出。而且如果喚醒信號(hào)TWUP為H電平,后級(jí)的邏輯電路(比物理層更上位層的電路)被喚醒。
接著用圖12、圖13的波形圖對(duì)圖11的第二結(jié)構(gòu)例的動(dòng)作進(jìn)行說明。如圖12的D1所示,在發(fā)送電路將功率下降指令向接收電路發(fā)送時(shí),功率下降檢測電路110檢測出該功率下降指令。而且,當(dāng)功率下降指令被檢測出時(shí),功率下降信號(hào)生成電路115如D2所示輸出H電平的信號(hào)TPDW。
接著,如果信號(hào)PDIN為H電平,發(fā)送電路的晶體管TR2A導(dǎo)通,電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70和差動(dòng)信號(hào)線的電連接接通。而且電壓驅(qū)動(dòng)型驅(qū)動(dòng)器70如圖12的D3所示以CMOS電壓電平向差動(dòng)信號(hào)線輸出H電平的功率下降電壓,如D4所示,信號(hào)HPDW為H電平(激活)。于是,因?yàn)樾盘?hào)HPDW、TPDW都為H電平,所以從功率下降設(shè)置電路120輸出的功率下降信號(hào)PD,如D5所示為H電平。而且信號(hào)PD為H電平(激活),比較器100為禁止?fàn)顟B(tài),并且晶體管TR3A、TR3B截止,接收電路設(shè)置為功率下降模式。
此外,根據(jù)圖8A、圖8B等的說明,當(dāng)信號(hào)PD為H電平,數(shù)據(jù)傳輸用接收電路(42、26)設(shè)置為功率下降模式的情況下,優(yōu)選將時(shí)鐘脈沖傳輸用接收電路(44、28)也設(shè)置為功率下降模式。而且,在數(shù)據(jù)傳輸用接收電路的功率下降模式被解除的情況下,優(yōu)選將時(shí)鐘脈沖傳輸用接收電路的功率下降模式也解除。這種情況下,例如數(shù)據(jù)傳輸用接收電路向時(shí)鐘脈沖傳輸用接收電路輸出信號(hào)PD,基于這個(gè)信號(hào)PD,可進(jìn)行時(shí)鐘脈沖傳輸用接收電路的功率下降模式的設(shè)置或解除。
如信號(hào)HPDW為H電平,則喚醒檢測電路130中所包含的RS觸發(fā)器電路(NAND1、NAND2)的輸出節(jié)點(diǎn)NA、NB如圖12的D6、D7所示,分別為L電平、H電平。這時(shí),因信號(hào)HPDW的節(jié)點(diǎn)ND是H電平,所以,如D8所示,喚醒檢測電路130輸出的喚醒信號(hào)TWUP仍為L電平(非激活)。
接著信號(hào)PDIN為L電平,如圖13的E1所示,晶體管TR2A截止。據(jù)此,停止向差動(dòng)信號(hào)線提供功率下降電壓,功率下降模式被解除,如E2所示,差動(dòng)信號(hào)線為空閑狀態(tài)。而且在該空閑狀態(tài)中,因發(fā)送電路的晶體管TR1A、TR1B都截止,差動(dòng)信號(hào)線的電壓電平為例如1V程度的低電壓電平。因此如E3所示,信號(hào)HPDW為L電平,如E4所示,功率下降信號(hào)PD為L電平(非激活)。據(jù)此,比較器100變?yōu)槭鼓軤顟B(tài),并且晶體管TR3A、TR3B變?yōu)閷?dǎo)通狀態(tài),接收電路的功率下降模式被解除。而且根據(jù)用圖8A、圖8B等說明的那樣,時(shí)鐘脈沖傳輸用接收電路(44、28)的功率下降模式也被解除。
此外晶體管TR2A變?yōu)榻刂範(fàn)顟B(tài)后,通過TR1A或TR1B的導(dǎo)通,可將信號(hào)HPDW設(shè)置為L電平?;蛘?,將晶體管TR2A在一定期間導(dǎo)通,通過在其一定期間內(nèi)電壓輸出電路72輸出L電平的電壓,可將信號(hào)HPDW設(shè)置為L電平。
信號(hào)HPDW的節(jié)點(diǎn)ND為L電平后,因?yàn)閱拘褭z測電路130的節(jié)點(diǎn)NB是H電平,節(jié)點(diǎn)NC為L電平,所以如圖13的E5所示,喚醒信號(hào)TWUP為H電平。而且將喚醒信號(hào)TWUP為H電平作為觸發(fā),喚醒后級(jí)的邏輯電路(物理層電路的上位層電路)。而且如信號(hào)TWUP為H電平,其經(jīng)過一定期間后,如E6所示,功率下降信號(hào)生成電路115使信號(hào)TPDW為L電平。據(jù)此,如E7、E8所示,節(jié)點(diǎn)NA、NB的電壓分別為H電平、L電平,喚醒信號(hào)TWUP返回到L電平。
接著,對(duì)用圖3、圖5、圖6說明的第一結(jié)構(gòu)例和用圖11~圖13說明的第二結(jié)構(gòu)例的不同點(diǎn)進(jìn)行說明。
首先,在第一結(jié)構(gòu)例中,如圖5的A5所示,檢測出功率下降指令,經(jīng)過一定期間TD1后,脈沖信號(hào)PDPLS為L電平,據(jù)此,如A6所示,信號(hào)PD為H電平,接收電路設(shè)置為功率下降模式。
相對(duì)于此,在第二結(jié)構(gòu)例中,如圖12的D1、D2所示,檢測出功率下降指令,信號(hào)TPDW為H電平,并且,如D3、D4所示,在發(fā)送電路向差動(dòng)信號(hào)線輸出H電平的功率下降電壓的情況下,如D5所示,信號(hào)PD為H電平,接收電路設(shè)置為功率下降模式。
另外,在第一結(jié)構(gòu)例中,如圖6的B2所示,發(fā)送電路如果輸出L電平的喚醒電壓,則如B5所示,信號(hào)PD為L電平,接收電路的功率下降模式被解除。
與此相對(duì),在第二結(jié)構(gòu)例中,如圖13的E2所示,當(dāng)停止向基于發(fā)送電路的差動(dòng)信號(hào)線提供功率下降電壓時(shí),如E4所示,信號(hào)PD為L電平,接收電路的功率下降模式被解除。而且,如E5所示,喚醒信號(hào)TWUP為H電平,后級(jí)的上位層的邏輯電路被喚醒。
即,在第一結(jié)構(gòu)例中,只將檢測出功率下降指令作為條件,進(jìn)行功率下降模式的設(shè)置。因此需要用于設(shè)定圖5的期間TD1、TD2的延遲電路。為什么這樣說,因?yàn)槿绻麍D5的A4示出差動(dòng)信號(hào)線為H電平的時(shí)間(timing時(shí)序),比A5示出的脈沖信號(hào)PDPLS為L電平的時(shí)間慢,則圖3的保持電路122被復(fù)位,功率下降模式被解除。而且因?yàn)榘l(fā)送電路側(cè)不能得知接收電路側(cè)的信號(hào)延遲的狀態(tài),如果設(shè)置這樣的延遲電路,則造成時(shí)間調(diào)整的復(fù)雜化,次序設(shè)計(jì)的困難。
與此相對(duì),在第二結(jié)構(gòu)例中,如圖12的D2所示,只是檢測出功率下降指令,而不進(jìn)行功率下降模式的設(shè)置,如D3、D4所示,功率下降指令的檢測之后,將發(fā)送電路輸出了功率下降電壓作為條件,進(jìn)行功率下降模式的設(shè)置。即,將檢測出功率下降指令作為條件,進(jìn)行向功率下降模式轉(zhuǎn)移的準(zhǔn)備,將檢測出功率下降電壓的輸出作為條件,轉(zhuǎn)移到功率下降模式。這樣,在第一結(jié)構(gòu)例中需要的延遲電路就不需要了,使時(shí)間調(diào)整簡單化,次序設(shè)計(jì)更容易化。
此外,在第二結(jié)構(gòu)例中,在圖12的D8的時(shí)間中,喚醒信號(hào)TWUP必須仍為L電平,另一方面,在圖13的E5的時(shí)間中,喚醒信號(hào)TWUP需要為H電平。但是在圖12的期間TA1和圖13的期間TA2中,信號(hào)HPDW都為L電平,信號(hào)TPDW都為H電平,信號(hào)狀態(tài)相同。而且在圖12的D8的時(shí)間和圖13的E5的時(shí)間之間的期間,時(shí)鐘脈沖也停止了,必須只根據(jù)信號(hào)狀態(tài)區(qū)分期間TA1和期間TA2。
因此,在第二結(jié)構(gòu)例中,設(shè)置有如圖11所示結(jié)構(gòu)的喚醒檢測電路130。即在第二結(jié)構(gòu)例中,喚醒檢測電路130的RS觸發(fā)器電路(NAND1、NAND2)通過保持NA、NB的電壓狀態(tài),可以區(qū)分圖12的期間TA1和圖13的期間TA2。這樣,在功率下降指令被檢測出,檢測電路110的輸出信號(hào)TPDW為H電平(激活)后,差動(dòng)信號(hào)線的電壓電平從功率下降電壓(例如H電平)向其他的電壓電平(例如1V)變化的情況下(信號(hào)HPDW從H電平向L電平變化的情況下),喚醒檢測電路130成為使喚醒信號(hào)TWUP為H電平(激活)的電路。如做成這樣的電路,則在圖12的D8的時(shí)間中,喚醒信號(hào)TWUP不為H電平,圖13的E5的時(shí)間中喚醒信號(hào)TWUP為H電平。
9.第三結(jié)構(gòu)例接著,關(guān)于本實(shí)施例的發(fā)送電路、接收電路的詳細(xì)的第三結(jié)構(gòu)例用圖14進(jìn)行說明。另外,在圖14中,和圖3、圖11相同符號(hào)的電路模塊的結(jié)構(gòu)和動(dòng)作因?yàn)楹蛨D3、圖11的第一、第二的結(jié)構(gòu)例幾乎相同,所以省略說明。
圖14的第三結(jié)構(gòu)例和圖11的第二結(jié)構(gòu)例不同的部分是發(fā)送電路的結(jié)構(gòu)。具體地說,在圖14中,發(fā)送電路的電流驅(qū)動(dòng)型驅(qū)動(dòng)器60(第一、第二電流源)包括N型(第一導(dǎo)電型)晶體管TR11A、TR12A和電流源IHS。而且包括N型(第一導(dǎo)電型)晶體管TR11B、TR12B和電流源ILS。
這里,晶體管TR11A設(shè)置于輸出節(jié)點(diǎn)NQA和電流源IHS之間。具體地說,晶體管TR11A其柵極端子輸入有輸入信號(hào)DIN+,其漏極端子與輸出節(jié)點(diǎn)NQA連接,其源極端子與電流源IHS連接。晶體管TR12A設(shè)置于輸出節(jié)點(diǎn)NQB和電流源IHS之間。具體地說,晶體管TR12A,其柵極輸入有輸入信號(hào)DIN-,其漏極端子與輸出節(jié)點(diǎn)NQB連接,其源極端子與電流源IHS連接。
晶體管TR11B設(shè)置在輸出節(jié)點(diǎn)NQA和電流源ILS之間。具體地說,晶體管TR11B,其柵極端子輸入有輸入信號(hào)DIN-,其漏極端子與輸出節(jié)點(diǎn)NQA連接,其源極端子與電流源ILS連接。晶體管TR12B設(shè)置在輸出NQB和電流源ILS之間。具體地說,晶體管TR12B,其柵極端子輸入有輸入信號(hào)DIN+,其漏極端子與輸出節(jié)點(diǎn)NQB連接,其源極端子與電流源ILS連接。
電流源IHS設(shè)置在晶體管TR11A、TR12A與VSS(第一電源)之間。該IHS是可使比電流源ILS更大的電流(例如500μA)流動(dòng)的電流源,可由例如在柵極端子被輸入第一基準(zhǔn)電壓的晶體管構(gòu)成。
電流源ILS設(shè)置在晶體管TR11B、TR12B與VSS(第一電源)之間。這個(gè)ILS是可流動(dòng)比電流源IHS更小的電流(例如100μA)的電流源,可由例如在柵極端子輸入有比第一基準(zhǔn)電壓小的第二基準(zhǔn)電壓的晶體管構(gòu)成。
如輸入信號(hào)DIN+激活(H電平)、輸入信號(hào)DIN-非激活(L電平),則晶體管TR11A、TR12B導(dǎo)通、晶體管TR12A、TR11B截止。據(jù)此,在DTO+流動(dòng)大電流(例如500μA),在DTO-流動(dòng)小電流(例如100μA)。另一方面,如輸入信號(hào)DIN+非激活、輸入信號(hào)DIN-激活,則晶體管TR11A、TR12B截止,晶體管TR12A、TR11B導(dǎo)通。據(jù)此,在DTO+上流動(dòng)小電流,在DTO-上流動(dòng)大電流。
另外,在圖15A、圖15B、圖15C示出反相電路(反轉(zhuǎn)電路)INV1A、INV1B的具體例。在圖15A中,反相電路INV1A(INV1B)由VDD、VSS間串聯(lián)連接的N型(第一導(dǎo)電型),晶體管TR20、TR21構(gòu)成。而且,在晶體管TR20的柵極端子與VDD(第二電源)連接,晶體管TR21的柵極端子與輸入節(jié)點(diǎn)NIA(NIB)連接。另外,可采用負(fù)載電阻代替晶體管TR20。在圖15B中,反相電路INV1A(INV1B)由VDD、VSS間的串聯(lián)連接的P型(第二導(dǎo)電型)晶體管TR22和N型(第一導(dǎo)電型)晶體管TR23構(gòu)成。而且,晶體管TR22、TR23的柵極端子與輸入節(jié)點(diǎn)NIA(NIB)連接。在圖15C中,反相電路INV1A(INV1B)由運(yùn)算放大器OP構(gòu)成。在運(yùn)算放大器OP的第一輸入(正側(cè))上輸入基準(zhǔn)電壓VREF,第二輸入(負(fù)側(cè))與輸入節(jié)點(diǎn)NIA(NIB)連接。
在圖3、圖11、圖14中,由晶體管TR4A(TR4B)和反相電路INV1A(INV1B)構(gòu)成的電路,作為低阻抗生成電路發(fā)揮作用。通過在由該低阻抗生成電路生成的阻抗(Z1)上增補(bǔ)電阻RA(RB)的阻抗(Z2),可讓DTO+(DTO-)的差動(dòng)信號(hào)線的特定阻抗(Z0)和接收電路的輸入阻抗進(jìn)行阻抗整合(Z0=Z1+Z2)。此外,對(duì)應(yīng)電子設(shè)備的種類,也存在差動(dòng)信號(hào)線的長度等的改變,差動(dòng)信號(hào)線的特定阻抗改變的情況。這種情況下,優(yōu)選使電阻RA(RB)為可變電阻。這樣,可以將由低阻抗生成電路(TR4A和INV1A電路、TR4B和INV1B電路)和電阻RA(RB)構(gòu)成的電路作為阻抗調(diào)整電路發(fā)揮作用。而且,即使差動(dòng)信號(hào)線的特定阻抗變化,也可進(jìn)行阻抗整合。此外,在差動(dòng)信號(hào)線的特定阻抗較低,只用低阻抗生成電路的輸入阻抗就可進(jìn)行阻抗整合等的情況下,也可以是不設(shè)置電阻RA(RB)的結(jié)構(gòu)。
10.電子設(shè)備在圖16中示出本實(shí)施例的電子設(shè)備的結(jié)構(gòu)例。該電子設(shè)備包括本實(shí)施例中說明的接口電路502、512、514、522、532。另外還包括基帶引擎500(廣義上為通信裝置)、應(yīng)用引擎(廣義上為處理器)、照相機(jī)540(廣義上為攝像裝置)、或是LCD 550(廣義上為顯示裝置)。此外,也可以省略這些的一部分的結(jié)構(gòu)。根據(jù)圖16的結(jié)構(gòu),可實(shí)現(xiàn)具有照相機(jī)功能和LCD(Liquid Crystal Display液晶顯示器)的顯示功能的便攜式電話機(jī)。但是本實(shí)施例的電子設(shè)備并不僅限于便攜式電話機(jī),也適用于數(shù)碼相機(jī)、PDA、電子記事本、電子辭典、或便攜式信息終端等各種電子設(shè)備。
如圖16所示,在基帶引擎500上設(shè)置的主機(jī)側(cè)接口電路502和在應(yīng)用引擎510(圖形機(jī))上設(shè)置的目標(biāo)側(cè)接口電路512之間,進(jìn)行在圖1~圖3、圖11等說明的數(shù)據(jù)傳輸。而且在應(yīng)用引擎510上設(shè)置的主機(jī)側(cè)接口電路514和在照相機(jī)接口520或LCD接口530上設(shè)置的目標(biāo)側(cè)接口電路522、532之間也進(jìn)行在圖1~圖3、圖11等中說明的數(shù)據(jù)傳輸。
便攜式電話機(jī)等的便攜式信息設(shè)備,是由第一設(shè)備部分、第二設(shè)備部分和連接第一、第二設(shè)備部分的鉸鏈等連接部分構(gòu)成,所述第一設(shè)備部分是由用于輸入電話號(hào)碼或輸入文字的按鈕(文字面板)構(gòu)成的,所述第二設(shè)備部分是由主LCD(Liquid Crystal Display)、子LCD、或照相機(jī)(一個(gè)或多個(gè)裝置)構(gòu)成的。而且,圖16的基帶引擎500、應(yīng)用引擎510、接口電路(數(shù)據(jù)傳輸控制裝置)502、512、514可設(shè)置在第一設(shè)備部分。另外接口電路522、532、照相機(jī)接口520、LCD接口530、照相機(jī)540、LCD 550可設(shè)置在第二設(shè)備部分。而且在現(xiàn)有技術(shù)中第一設(shè)備部分(第一基板)和第二設(shè)備部分(第二基板)之間的數(shù)據(jù)傳輸可用并行總線(系統(tǒng)總線)進(jìn)行。
相對(duì)于此,根據(jù)本實(shí)施例,第一設(shè)備部分和第二設(shè)備部分之間的數(shù)據(jù)傳輸可用串行總線的差動(dòng)信號(hào)線進(jìn)行。因此,在第一、第二設(shè)備部分的連接部分通過的配線的數(shù)量可大幅減少,連接部分的設(shè)計(jì)、安裝也簡易化。而且也可減少EMI噪聲的發(fā)生。另外根據(jù)本實(shí)施例可以實(shí)現(xiàn)高智能的功率下降控制,從而可使電子設(shè)備更進(jìn)一步節(jié)省電能。
此外,本發(fā)明并不限于上述實(shí)施例所說明內(nèi)容,可以是各種變形實(shí)施。例如,在說明書或附圖中所述作為廣義或同義的用語(第一導(dǎo)電型、第二導(dǎo)電型、第一電源、第二電源、裝置、時(shí)鐘脈沖、數(shù)據(jù)傳輸、串行信號(hào)線、通信裝置、處理器、攝像裝置、顯示裝置等)被引用的用語(N型、P型、VSS、VDD、主機(jī)裝置/目標(biāo)裝置、選通脈沖、IN傳輸/OUT傳輸、差動(dòng)信號(hào)線、基帶引擎、應(yīng)用引擎、照相機(jī)、LCD等)可以替換為在說明書或附圖中所述其他的廣義或同義的用語。
另外適用于本實(shí)施例的接收電路或發(fā)送電路的接口電路也不僅限于圖1等說明的內(nèi)容。而且,接收電路或發(fā)送電路的具體結(jié)構(gòu)也不僅限于圖3、圖11、圖14等說明的內(nèi)容。
權(quán)利要求
1.一種接收電路,通過差動(dòng)信號(hào)線與電流驅(qū)動(dòng)差動(dòng)信號(hào)線的發(fā)送電路連接,其特征在于,包括電流·電壓變換電路,基于差動(dòng)信號(hào)線中流動(dòng)的電流進(jìn)行電流·電壓變換,輸出構(gòu)成差動(dòng)電壓信號(hào)的第一電壓信號(hào)、第二電壓信號(hào);比較器,用于比較所述第一電壓信號(hào)、第二電壓信號(hào),并輸出輸出信號(hào);功率下降檢測電路,當(dāng)所述發(fā)送電路在普通傳輸模式時(shí)通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送功率下降指令時(shí),基于所述比較器的比較結(jié)果,檢測所發(fā)送的功率下降指令;以及功率下降設(shè)置電路,當(dāng)由所述功率下降檢測電路檢測出功率下降指令時(shí),將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
2.根據(jù)權(quán)利要求1所述的接收電路,其特征在于所述功率下降設(shè)置電路包括保持電路,當(dāng)檢測出功率下降指令時(shí),所述保持電路保持功率下降設(shè)置信息,直到解除功率下降模式,其中,在所述保持電路中保持有功率下降設(shè)置信息時(shí),將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
3.根據(jù)權(quán)利要求1所述的接收電路,其特征在于所述電流·電壓變換電路包括第一電流源,設(shè)置在差動(dòng)信號(hào)線的第一信號(hào)線側(cè)的第一輸入節(jié)點(diǎn)和第一電源之間;第一可變電阻元件,設(shè)置在輸出所述第一電壓信號(hào)的第一電壓輸出節(jié)點(diǎn)和所述第一輸入節(jié)點(diǎn)之間,基于所述第一輸入節(jié)點(diǎn)的電壓,可變地控制電阻;第一電流·電壓變換元件,設(shè)置在第二電源和所述第一電壓輸出節(jié)點(diǎn)之間,將在第二電源和所述第一電壓輸出節(jié)點(diǎn)之間流動(dòng)的電流變換為電壓;第二電流源,設(shè)置在差動(dòng)信號(hào)線的第二信號(hào)線側(cè)的第二輸入節(jié)點(diǎn)和第一電源之間;第二可變電阻元件,設(shè)置在輸出所述第二電壓信號(hào)的第二電壓輸出節(jié)點(diǎn)和所述第二輸入節(jié)點(diǎn)之間,基于所述第二輸入節(jié)點(diǎn)的電壓,可變地控制電阻;以及第二電流·電壓變換元件,設(shè)置在第二電源和所述第二電壓輸出節(jié)點(diǎn)之間,將在第二電源和所述第二電壓輸出節(jié)點(diǎn)間流動(dòng)的電流變換為電壓。
4.根據(jù)權(quán)利要求3所述的接收電路,其特征在于所述電流·電壓變換電路還包括第一反相電路和第二反相電路,所述第一反相電路的輸入與所述第一輸入節(jié)點(diǎn)連接;所述第二反相電路的輸入與所述第二輸入節(jié)點(diǎn)連接,其中,所述第一可變電阻元件是第一導(dǎo)電型的第一晶體管,其源極端子與所述第一輸入節(jié)點(diǎn)連接,其柵極端子與所述第一反相電路的輸出連接,其漏極端子與所述第一電壓輸出節(jié)點(diǎn)連接,所述第二可變電阻元件是第一導(dǎo)電型的第二晶體管,其源極端子與所述第二輸入節(jié)點(diǎn)連接,其柵極端子與所述第二反相電路的輸出連接,其漏極端子與所述第二電壓輸出節(jié)點(diǎn)連接。
5.根據(jù)權(quán)利要求3所述的接收電路,其特征在于當(dāng)檢測出功率下降指令時(shí),所述功率下降設(shè)置電路將所述第一、第二電流源中流動(dòng)的電流斷開。
6.根據(jù)權(quán)利要求1所述的接收電路,其特征在于通過差動(dòng)信號(hào)線與接收電路連接的所述發(fā)送電路,通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送多個(gè)功率下降指令,當(dāng)由所述功率下降檢測電路檢測出多個(gè)功率下降指令時(shí),所述功率下降設(shè)置電路將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
7.根據(jù)權(quán)利要求1所述的接收電路,其特征在于所述發(fā)送電路將通過擴(kuò)展位寬的編碼方式得到的特殊代碼作為功率下降指令傳輸,所述功率下降檢測電路通過檢測所述特殊代碼,從而檢測功率下降指令。
8.根據(jù)權(quán)利要求1所述的接收電路,其特征在于在通過所述功率下降檢測電路檢測功率下降指令、所述發(fā)送電路將功率下降電壓通過電壓驅(qū)動(dòng)輸出到差動(dòng)信號(hào)線時(shí),所述功率下降設(shè)置電路將所述電流·電壓變換電路和所述比較器中的至少一個(gè)設(shè)置為功率下降模式。
9.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求1所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
10.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求2所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
11.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求3所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
12.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求6所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
13.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求7所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
14.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求8所述的接收電路,通過第一差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)第一差動(dòng)信號(hào)線的對(duì)方裝置的發(fā)送電路上;以及發(fā)送電路,通過第二差動(dòng)信號(hào)線連接在對(duì)方裝置的接收電路上,電流驅(qū)動(dòng)第二差動(dòng)信號(hào)線,其中,連接在所述第二差動(dòng)信號(hào)線上的所述發(fā)送電路通過在普通傳輸模式時(shí)電流驅(qū)動(dòng)所述第二差動(dòng)信號(hào)線,將功率下降指令發(fā)送給對(duì)方裝置的接收電路,其中,所述功率下降指令用于將對(duì)方裝置的接收電路設(shè)置為功率下降模式。
15.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求1所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
16.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求2所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線,連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
17.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求3所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線,連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
18.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求6所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線,連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
19.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求7所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
20.一種接口電路,包含差動(dòng)信號(hào)接口,其特征在于,包括根據(jù)權(quán)利要求8所述的數(shù)據(jù)傳輸用接收電路,通過數(shù)據(jù)傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)數(shù)據(jù)傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的數(shù)據(jù)傳輸用發(fā)送電路上;以及時(shí)鐘脈沖傳輸用接收電路,通過時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線連接在電流驅(qū)動(dòng)時(shí)鐘脈沖傳輸用差動(dòng)信號(hào)線的對(duì)方裝置的時(shí)鐘脈沖傳輸用發(fā)送電路上,其中,所述數(shù)據(jù)傳輸用接收電路所包含的功率下降設(shè)置電路,在檢測出功率下降指令時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令是通過所述數(shù)據(jù)傳輸用差動(dòng)信號(hào)線發(fā)送的,用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
21.根據(jù)權(quán)利要求15所述的接口電路,其特征在于所述數(shù)據(jù)傳輸用接收電路所包含的所述功率下降設(shè)置電路,在檢測出功率下降指令、所述數(shù)據(jù)傳輸用發(fā)送電路將功率下降電壓通過電壓驅(qū)動(dòng)輸出到數(shù)據(jù)傳輸用差動(dòng)信號(hào)線上時(shí),將所述時(shí)鐘脈沖傳輸用接收電路所包含的電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式,其中,所述功率下降指令用于將所述時(shí)鐘脈沖傳輸用接收電路設(shè)置為功率下降模式。
22.一種電子設(shè)備,其特征在于,包括根據(jù)權(quán)利要求9至21中任一項(xiàng)所述的接口電路;以及通信裝置、處理器、攝像裝置、以及顯示裝置中的至少一個(gè)。
全文摘要
本發(fā)明公開了一種接收電路,該接收電路包括電流·電壓變換電路,基于在差動(dòng)信號(hào)線上流動(dòng)的電流進(jìn)行電流·電壓變換,并輸出電壓信號(hào);比較器,比較電壓信號(hào)并輸出輸出信號(hào);功率下降檢測電路,在發(fā)送電路在普通傳輸模式時(shí)通過電流驅(qū)動(dòng)差動(dòng)信號(hào)線發(fā)送功率下降指令的情況下,基于比較器的比較結(jié)果,檢測發(fā)送的功率下降指令;以及功率下降設(shè)置電路,當(dāng)檢測出功率下降指令時(shí),將電流·電壓變換電路和比較器中的至少一個(gè)設(shè)置為功率下降模式。
文檔編號(hào)H03K19/00GK1778046SQ20048001045
公開日2006年5月24日 申請(qǐng)日期2004年9月6日 優(yōu)先權(quán)日2003年9月5日
發(fā)明者柴田幸成, 齋藤伸之, 長谷川智良, 石田卓也 申請(qǐng)人:精工愛普生株式會(huì)社