專利名稱:數(shù)據(jù)處理裝置中的時基調整的制作方法
技術領域:
本發(fā)明涉及一種方法和數(shù)據(jù)處理裝置,用于調整第二數(shù)據(jù)采樣的高速率流的時序或時基,第二數(shù)據(jù)采樣的高速率流是根據(jù)第一數(shù)據(jù)采樣的低速率流導出的。具體而言,本發(fā)明涉及一種插值濾波器裝置和方法,用于對例如通用移動通信系統(tǒng)(UMTS)的上行鏈路數(shù)據(jù)流進行時基調整。
UMTS標準要求對從移動終端或用戶設備到基站裝置或節(jié)點B裝置的上行鏈路數(shù)據(jù)流進行時基調整,例如,這一點在3GPP(第三代合作伙伴計劃)規(guī)范TS25.133,v.3.2.0,第7章中進行了定義。
根據(jù)上述3GPP標準中要求的時基調整,自預定時間點開始的所有后續(xù)碼片的發(fā)送必須提前或滯后與四分之一個碼片周期相對應的時間段,當指向擴展編碼信號時,碼片表示一個符號。該過程可以按照每200毫秒一次的最大值而發(fā)生。除了上述的3GPP規(guī)范之外,還可以從3GPP規(guī)范TS25.214,v3.2.0,第4.3.4章、或TS25.123,v3.2.0,第8章、或TS25.224,v3.3.0,第4.3章中收集到進一步的細節(jié)。
圖1的示意性框圖給出了一個數(shù)據(jù)處理裝置,其用于在相應的插值濾波器中處理同相分量i1和正交分量q1,例如,根升余弦(RRC)濾波器1后面跟著相應的數(shù)模(D/A)轉換器2。UMTS標準要求以四分之一個碼片的步長對上行鏈路數(shù)據(jù)流進行時基調整,這大約等于65.1ns。由于該調整必須在傳輸期間執(zhí)行,所以,可以使用插值或脈沖成形RRC濾波器1或任何其他合適的數(shù)據(jù)處理裝置,以便于高效的實現(xiàn)。
根據(jù)圖1,信號i1和q1通常以碼片速率或第一數(shù)據(jù)速率R1提供給脈沖成形濾波器1,例如,R1=3.84Mcps(兆碼片/每秒)。碼片序列被標為k1。脈沖成形濾波器1用于對發(fā)送信號進行頻譜限制和以第二數(shù)據(jù)速率R2生成輸出信號i2和q2。信號i2和q2的第二數(shù)據(jù)速率R2是碼片速率R1的四倍,例如R2=15.36Mcps,并且是借助于脈沖成形濾波器1對信號值i1和q1進行插值而生成的。高數(shù)據(jù)速率被標為k2。在D/A轉換器的輸出端,生成模擬信號i3(t)和q3(t)。
圖2的示意性框圖給出了一個插值濾波器1,其具有對圖1的同相信號路徑進行時序調整的功能。提供了具有開關S1的開關裝置3,通過以高數(shù)據(jù)速率或時鐘速率R2相繼地切換開關S1,其相繼地提供介于i1的各輸入數(shù)據(jù)采樣之間的三個零數(shù)據(jù)值。這已經(jīng)導致了數(shù)據(jù)速率的四重增加,即,過采樣。借助于N個乘法器4,將各生成的更多信號值或數(shù)據(jù)采樣乘以所有N個濾波器系數(shù)bv。除了濾波器系數(shù)bN-1的相乘結果以外,把其他的相乘結果提供給N-1個加法器5。在相應的延遲單元6中,將各相加結果延遲數(shù)據(jù)速率R2的一個周期,然后順序地累加延遲的結果,如圖2所示,從而生成輸出數(shù)據(jù)流i2(k2)。
但是,圖2所示的實現(xiàn)例子需要大量的乘法器4和加法器5。因此,過去提出了實現(xiàn)這種插值濾波器的一種高效方式。
圖3示出了這種改進的高效插值濾波器的一個例子。沒有通過引入零采樣和由相應的濾波器對獲得的高速率信號進行插值或平滑來提高輸入信號的數(shù)據(jù)速率,而是利用了插入的零采樣在與濾波器系數(shù)相乘之后對這一系列的延遲加法器5沒有影響這樣一個事實,從而減少了乘法器5和加法器5的數(shù)量。圖3示出了一種高效的濾波器結構,其只需要四分之一的乘法器4和近四分之一的加法器5。不采用具有與第二數(shù)據(jù)速率R2的一個時鐘周期相對應的延遲的延遲單元,可以使用新的延遲單元8,其具有的延遲時間對應于第二數(shù)據(jù)速率R2的四個時鐘周期,或者,可以使用四個延遲單元的鏈接,它們各自的延遲時間對應于第二數(shù)據(jù)速率R2的單個時鐘周期。
作為對這種高效濾波器結構的具體修改,在第二數(shù)據(jù)速率R2的每個時鐘周期之后,必須交換濾波器系數(shù)bv,這在圖3中通過添加開關功能元件7來實現(xiàn),據(jù)此,開關S1相繼地切換到不同的開關連接“0”至“3”,以便于向單個乘法器4相繼地施加四個濾波器系數(shù)。這是以第二數(shù)據(jù)速率R2周期性地完成的。
第二數(shù)據(jù)速率R2
表1上面的表1示出了圖3所示的高效插值濾波器的一個例子,在這種情況下,使用了一個具有N=16個濾波器系數(shù)的濾波器。在表1中,每列對應于第二數(shù)據(jù)速率R2的一個時鐘周期,而每列中的值表示開關功能元件7的開關S1的連接狀態(tài)和在四級插值濾波器處的乘法器4處收到的相應采樣值。從表1可以看出,在第二數(shù)據(jù)速率R2的四個時鐘周期的時間段內,數(shù)據(jù)采樣保持相同,該時間段等于插值濾波器1的輸入端處的第一數(shù)據(jù)速率R1的時鐘周期。在第一階段中,相應的開關功能元件7的開關S1連接到開關端子“0”,因此,輸入采樣或輸入值i1(0)并行地乘以濾波器系數(shù)b0、b4、b8和b12。然后,乘法器4的輸出端的相乘結果在相應的加法器5中加上存儲的先前值中的第一個值,先前值是在相應的延遲單元8的輸出端獲得的,然后分別提供給相應的其他延遲單元8,或者,作為第一輸出值i2(0)輸出。在第二階段中,當開關功能元件7的開關S1連接到開關端子“1”時,相同的值i1(0)乘以濾波器系數(shù)b1、b5、b9和b13。相乘結果與相應的先前結果相加,然后提供給相應的延遲單元8,或者,作為第二輸出值i2(1)輸出。在第三和第四階段中,該處理繼續(xù),然后,下一輸入值i1(1)再乘以濾波器系數(shù)b0、b4、b8和b12。
如果要將數(shù)據(jù)流延遲第一數(shù)據(jù)速率R1的四分之一個碼片周期,例如,較高的第二數(shù)據(jù)速率R2的一個時鐘周期,則必須把四個、而不是三個零采樣插入圖2的濾波器結構中,或者,必須用一個時鐘凍結或停止圖3的濾波器結構中用于選擇濾波器系數(shù)的開關功能元件7的開關機構,并且必須向相應的乘法器4提供零采樣。在乘以濾波器系數(shù)b3、b7、b11、...、bN-1后,必須完成凍結。
表2表2示出了這種延遲操作的一個例子,其延遲第一數(shù)據(jù)速率R1的四分之一個碼片周期,在這種情況下,與上面的例子一樣使用了N=16個濾波器系數(shù)。從表2可以看出,在第二數(shù)據(jù)速率R2的四個時鐘周期之后,插入或引入了一個附加的周期,其中,在該附加周期內,把零數(shù)據(jù)采樣作為輸入信號提供。
圖4示出了引入了這種延遲功能的高效濾波器結構的修改。這是通過添加第二開關功能元件9來實現(xiàn)的,第二開關功能元件9包括開關S2,它可以切換到第一開關端子“0”和第二開關端子“1”,從而把零采樣或零數(shù)據(jù)值施加到這兩個開關端子。在輸入信號i1(k1)已經(jīng)乘以了濾波器系數(shù)b3、b7、b11、b15的階段之后,第二開關功能元件9切換到第二開關端子“1”,所以,對于第二數(shù)據(jù)速率R2的一個時鐘周期,零值再次乘以當前濾波器系數(shù)b3、b7、b11、b15,因為第一開關功能元件7的切換操作已經(jīng)被凍結了一個周期。因此,在相應的乘法器4的輸出端獲得零值,并將其提供給延遲單元或延遲鏈8。由于開關功能元件9切換到端子“1”使得“0”采樣施加到乘法器4,所以,開關功能元件7可以把任何系數(shù)施加到這些乘法器4,即,在開關功能元件9切換到端子“1”的階段期間,開關功能元件7可以連接到任何輸入端子。
但是,如果要將數(shù)據(jù)流加速第一數(shù)據(jù)速率R1的四分之一個碼片周期,那么,在圖2所示的濾波器結構中必須插入僅僅兩個零值,而在圖3的濾波器結構中,必須執(zhí)行兩個連續(xù)輸入值i1(k1)和i1(k1+1)與相應的連續(xù)濾波器系數(shù)的相乘,由于乘法器4的數(shù)量有限,這是可能的。對于圖3的高效實現(xiàn),如果只執(zhí)行第一輸入值i1(k1)與濾波器系數(shù)b3、b7、b11、b15的相乘,而不執(zhí)行第二輸入值i1(k1+1)與濾波器系數(shù)b0、b4、b8和b12的相乘,那么,可能會產(chǎn)生明顯的插值錯誤。
因此,本發(fā)明的目的是提供一種數(shù)據(jù)處理裝置和一種調整方法,通過它們,可以將輸入數(shù)據(jù)流加速輸入時鐘周期的一小部分,同時維持高效的數(shù)據(jù)處理方案。
該目的通過權利要求1中所述的數(shù)據(jù)處理裝置和權利要求8中所述的調整方法來實現(xiàn)。
相應地,存儲第一數(shù)據(jù)采樣中的一個預定數(shù)據(jù)采樣,從而,通過把若干個后續(xù)數(shù)據(jù)采樣替換成根據(jù)存儲的第一數(shù)據(jù)采樣獲得的若干個新數(shù)據(jù)采樣,能夠在后一級中部分地重新引入被加速操作跳過的數(shù)據(jù)采樣。因此,利用了這樣一個事實通常情況下,諸如插值濾波器之類的數(shù)據(jù)處理裝置的沖激響應的開始和結束處的系數(shù)值很小。不省略或跳過根據(jù)預定第一數(shù)據(jù)采樣導出的所有第二數(shù)據(jù)采樣,而是把若干個預定的后續(xù)第二數(shù)據(jù)采樣替換成根據(jù)存儲的第一數(shù)據(jù)采樣導出的若干個新數(shù)據(jù)采樣。因此,可以明顯降低插值錯誤,同時,電路結構不需要大的修改。所以,數(shù)據(jù)處理裝置的高效實現(xiàn)可以保持基本不變。這適用于任何數(shù)據(jù)處理裝置,其中通過插入根據(jù)第一數(shù)據(jù)采樣生成的若干個附加數(shù)據(jù)采樣,使用第一數(shù)據(jù)采樣的輸入流,來生成較高第二速率的第二數(shù)據(jù)采樣的輸出流。例如,這種數(shù)據(jù)處理裝置是需要用輸入數(shù)據(jù)速率的一小部分來進行時基調整的插值濾波器。
具體而言,該數(shù)據(jù)處理裝置可以是插值濾波器,其中,所述第二數(shù)據(jù)采樣是通過相繼地將各所述第一數(shù)據(jù)采樣乘以一個濾波器系數(shù)集合以及將在一個特定濾波器級中獲得的相乘結果加上前一濾波器級的延遲結果而獲得的,其中,所述延遲結果已經(jīng)被延遲了與所述第一速率的一個時間段相對應的延遲時間。所述第二數(shù)據(jù)采樣中的所述被跳過的第一預定數(shù)據(jù)采樣可以在各濾波器級中被跳過并且可以根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣和所述濾波器系數(shù)集合中的若干個相應起始系數(shù)的相乘結果而導出,其中,所述第二數(shù)據(jù)采樣中的所述被替換的第二預定數(shù)據(jù)采樣是在預定濾波器級中被替換的并且是根據(jù)位于所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣之后的預定數(shù)量的第一數(shù)據(jù)采樣和所述濾波器系數(shù)集合中的相應起始系數(shù)的相乘結果而導出的,并且其中,所述新的第二數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣和不同于所述預定濾波器級的其他濾波器級的所述濾波器系數(shù)集合中的相應起始系數(shù)的相乘結果而導出的。
可以提供第一開關模塊,用于把所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣提供給所述預定級的相乘模塊。因此,不需要附加的相乘模塊來生成新的第二數(shù)據(jù)采樣。
此外,可以提供第二開關模塊,用于間歇地把所述其他濾波器級的所述濾波器系數(shù)集合和所述預定級的所述濾波器系數(shù)集合中的所述相應起始系數(shù)提供給所述預定級的所述相乘模塊。這樣做的優(yōu)點在于,在所述預定級中提供的開關模塊也可用于提供其他濾波器級的濾波器系數(shù)集合中的起始系數(shù)。
此外,可以提供第三開關模塊,用于相繼地把所述濾波器系數(shù)集合提供給所述其他濾波器級的相乘模塊。由于開關模塊相繼地提供濾波器系數(shù),所以,通過簡單地跳過該開關模塊的一個開關操作,就可以實現(xiàn)跳過模塊。
通常,第一至第三開關模塊各用于降低高效實現(xiàn)數(shù)據(jù)處理裝置所需的改變量。
最后,可以提供第四開關模塊,用于把所述數(shù)據(jù)處理裝置的輸入端子連接到零數(shù)據(jù)值,從而向所述第二數(shù)據(jù)采樣引入預定的延遲。第四開關模塊用于提供簡單的附加延遲功能,從而用輸入時鐘周期的一小部分延遲輸入數(shù)據(jù)流。
現(xiàn)在結合附圖,在優(yōu)選實施例的基礎上描述本發(fā)明,在附圖中圖1是可實現(xiàn)本發(fā)明的數(shù)據(jù)處理裝置的示意性框圖;圖2是已知插值濾波器結構的功能性示意圖;圖3是高效的已知插值濾波器結構的功能性框圖4是具有可切換延遲功能的高效濾波器結構的修改的功能性框圖;圖5示出了具有根據(jù)優(yōu)選實施例的加速選項的數(shù)據(jù)處理功能元件的示意性框圖;以及圖6示出了根據(jù)優(yōu)選實施例的濾波器結構中的加速選項的詳細實現(xiàn)。
下面基于前述的高效插值濾波器結構來描述優(yōu)選實施例。
首先,基于圖5所示的數(shù)據(jù)處理框圖來描述根據(jù)本發(fā)明的加速功能的一般原理。
根據(jù)圖5,具有碼片或數(shù)據(jù)序列k1的第一數(shù)據(jù)速率R1的輸入數(shù)據(jù)流i1(k1)提供給數(shù)據(jù)處理功能元件14,后者借助于過采樣處理,生成具有碼片或數(shù)據(jù)序列k2的第二數(shù)據(jù)速率R2的輸出數(shù)據(jù)流i2(k2)。
由于過采樣處理,所生成的數(shù)據(jù)流i2(k2)具有較高的數(shù)據(jù)速率R2。根據(jù)該優(yōu)選實施例,提供了存儲器功能元件12,用于存儲要在后續(xù)處理級中提供給替換功能元件18的預定輸入數(shù)據(jù)采樣i1(k1=krem),在替換功能元件18中,生成的高速率數(shù)據(jù)采樣中的預定數(shù)據(jù)采樣被替換成根據(jù)存儲的預定輸入數(shù)據(jù)采樣i1(k1=krem)導出的新數(shù)據(jù)采樣。輸出數(shù)據(jù)流i2(k2)的高速率數(shù)據(jù)采樣提供給跳過功能元件16,在跳過功能元件16中,跳過生成的高速率數(shù)據(jù)采樣中的預定數(shù)據(jù)采樣,從而將數(shù)據(jù)流的時序加速輸入數(shù)據(jù)流i1(k1)的一小部分輸入時鐘周期。修改后的數(shù)據(jù)流提供給替換功能單元18,在替換功能單元18中,被跳過數(shù)據(jù)采樣之后的其他數(shù)據(jù)采樣被替換成根據(jù)低速率輸入數(shù)據(jù)采樣中的存儲預定數(shù)據(jù)采樣導出的新數(shù)據(jù)采樣。
在一條可選的并行數(shù)據(jù)路徑中,把高速率數(shù)據(jù)采樣提供給插入功能元件20,在插入功能元件20中,在預定位置插入零數(shù)據(jù)值,從而生成數(shù)據(jù)流的延遲或減速時序??梢园烟鎿Q功能元件18或插入功能元件20的輸出流有選擇性地切換到處理裝置的輸出端,在那里可以提供經(jīng)過相應時間調整的數(shù)據(jù)流,并將其提供給插值功能元件,插值功能元件用于把高速率數(shù)據(jù)流轉換成經(jīng)過時間調整的低速數(shù)據(jù)流,后者的數(shù)據(jù)速率等于第一數(shù)據(jù)速率R1。
因此,時序或時鐘的加速可以通過將跳過和替換操作進行組合來實現(xiàn),其中,替換操作適于降低由被跳過數(shù)據(jù)值引起的插值錯誤。
圖6示出了基于圖3的高效濾波器結構的跳過和替換操作的更詳細實現(xiàn)。
如圖6所示,提供了一個存儲器功能元件10,用于存儲預定輸入數(shù)據(jù)值i1(k1=krem),還提供了兩個附加的開關功能元件11、12,用于有選擇性地把存儲的預定輸入數(shù)據(jù)值切換到最后濾波器級的乘法器和修改濾波器系數(shù)b0至b3的切換,從而能夠有選擇性地提供附加的濾波器系數(shù)b4、b8、...、bN-4,這些濾波器參數(shù)用來乘以存儲器功能元件10中存儲的預定輸入數(shù)據(jù)值。
表3從表3可以看出,時序加速是通過先省略與第二輸入數(shù)據(jù)值i1(k1+1)的第一個周期相對應的數(shù)據(jù)值來實現(xiàn)的。這可以通過跳過第一開關功能元件7的第一開關端子“0”來實現(xiàn)。這意味著,響應于一個表示啟動加速功能的命令或控制信號,第一開關功能元件7的開關S1從最后一個開關端子“3”直接進入第二開關端子“1”。因此,省略了數(shù)據(jù)值i1(k1+1)與濾波器系數(shù)b4、b8、...、bN-4的相乘結果,并且,相應的輸入數(shù)據(jù)值i1(k1+1)存儲在存儲器功能元件10內。為了減輕或降低該省略所導致的插值錯誤,在N/4-1個后續(xù)輸入數(shù)據(jù)值的四個高速率數(shù)據(jù)周期中的第一個周期處,把與表3中的值i1(1)相對應的存儲輸入數(shù)據(jù)值i1(k1+1)提供給最后濾波器級的乘法器4,從而臨時修改最后濾波器級的乘法功能。這在表3中通過與第一附加開關功能元件11的開關S3相對應的行來表示。此外,從與第二附加開關功能元件12的開關S4相對應的行可以看出,每當?shù)谝桓郊娱_關功能元件11的開關S3連接到存儲器功能元件10的輸出端時,傳統(tǒng)的切換周期中斷,并且,附加的開關端子b4、b8、...、bN-4間歇地連接到乘法器4。因此,連續(xù)地和間歇地插入了被跳過的數(shù)據(jù)周期的省略相乘結果,而不是最后濾波器級中在這些周期出現(xiàn)的相乘結果。由于省略的相乘結果分布于預定的后續(xù)周期,所以,可以降低插值誤差。實現(xiàn)這一優(yōu)點的代價是,需要提供附加的第一和第二開關功能元件11、12以及附加的存儲器功能元件10,但這些并不需要明顯的改動。一個主要優(yōu)點是,乘法器的數(shù)量不必改變。
應當注意的是,圖6的功能圖中的部件可以在軟件基礎上實現(xiàn)在一個數(shù)據(jù)處理裝置中,或者,在硬件基礎上,通過不連續(xù)切換、算術和延遲單元來實現(xiàn),或者,通過軟硬件結合的方式來實現(xiàn)。本發(fā)明的主要優(yōu)點在于降低了插值誤差;以及,用較少數(shù)量的乘法器保持了插值濾波器的高效實現(xiàn)。
此外,應當注意的是,本發(fā)明不限于上述優(yōu)選實施例,而是可以應用在任何插值濾波器或數(shù)據(jù)處理裝置中,其中發(fā)生過采樣,并且其中,需要用一小部分輸入速率調整時基,即,用與較高過采樣速率的一個周期相對應的一個時間段進行調整。具體而言,插值因子不限于4。它可以是大于或等于2的任何整數(shù)。此外,可以在任何合適的周期內執(zhí)行數(shù)據(jù)采樣的跳過,其中,可以在適于降低插值誤差的任何位置替換任何數(shù)量的數(shù)據(jù)采樣。如果在不是最右邊濾波器級的另一濾波器中插入被跳過數(shù)據(jù)周期的省略相乘結果,那么,每次向左邊相鄰濾波器級改變時,可插入的省略相乘結果的數(shù)量減1。但是,這樣的改變在原理上是可能的。因此,優(yōu)選實施例可以在所附權利要求的保護范圍內變化。
權利要求
1.一種數(shù)據(jù)處理裝置,用于接收第一速率的若干個第一數(shù)據(jù)采樣的輸入流以及通過插入根據(jù)所述第一數(shù)據(jù)采樣生成的若干個附加數(shù)據(jù)采樣而生成較高第二速率的若干個第二數(shù)據(jù)采樣的輸出流,所述裝置(1)包括a)存儲器模塊(10),用于存儲所述第一數(shù)據(jù)采樣中的一個預定數(shù)據(jù)采樣;以及b)時間調整模塊(7,11,12),用于調整所述輸出流的時序,所述時間調整模塊包括b1)跳過模塊(7),用于跳過所述第二數(shù)據(jù)采樣中的若干個第一預定數(shù)據(jù)采樣,所述第二數(shù)據(jù)采樣中的所述第一預定數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣導出的;以及b2)替換模塊(11,12),用于把所述第二數(shù)據(jù)采樣中的若干個第二預定數(shù)據(jù)采樣替換成若干個新的第二數(shù)據(jù)采樣,所述第二數(shù)據(jù)采樣中的所述第二預定數(shù)據(jù)采樣位于所述第二數(shù)據(jù)采樣中的所述被跳過的第一預定數(shù)據(jù)采樣之后,所述新的第二數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣導出的。
2.根據(jù)權利要求1所述的裝置,其中,所述數(shù)據(jù)處理器裝置是插值濾波器(1),其中所述第二數(shù)據(jù)采樣是通過相繼地將所述第一數(shù)據(jù)采樣中的每一個乘以一個濾波器系數(shù)集合以及在預定濾波器級中將獲得的相乘結果加上前一濾波器級的延遲結果而獲得的,其中,所述延遲結果已經(jīng)被延遲了與所述第一速率的一個時間段相對應的延遲時間。
3.根據(jù)權利要求2所述的裝置,其中,所述第二數(shù)據(jù)采樣中的所述被跳過的第一預定數(shù)據(jù)采樣是在各濾波器級中被跳過的并且是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣和所述濾波器系數(shù)集合中的若干個相應起始系數(shù)的相乘結果而導出的,所述第二數(shù)據(jù)采樣中的所述被替換的第二預定數(shù)據(jù)采樣是在預定濾波器級中被替換的并且是根據(jù)位于所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣之后的預定數(shù)量的第一數(shù)據(jù)采樣和所述濾波器系數(shù)集合中的相應起始系數(shù)的相乘結果而導出的,以及,所述新的第二數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣和不同于所述預定濾波器級的其他濾波器級的所述濾波器系數(shù)集合中的相應起始系數(shù)的相乘結果而導出的。
4.根據(jù)權利要求3所述的裝置,還包括第一開關模塊(11),用于把所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣提供給所述預定濾波器級的相乘模塊(4)。
5.根據(jù)權利要求4所述的裝置,還包括第二開關模塊(12),用于間歇地把所述其他濾波器級的所述濾波器系數(shù)集合和所述預定級的所述濾波器系數(shù)集合中的所述相應起始系數(shù)提供給所述預定級的所述相乘模塊(4)。
6.根據(jù)權利要求2至5中任意一項所述的裝置,還包括第三開關模塊(7),用于相繼地把所述濾波器系數(shù)集合提供給所述其他濾波器級的相乘模塊(4)。
7.根據(jù)前述任一項權利要求所述的裝置,還包括第四開關模塊(9),用于把所述數(shù)據(jù)處理裝置的輸入端子連接到零數(shù)據(jù)值,從而向所述第二數(shù)據(jù)采樣引入預定的延遲。
8.一種用于對根據(jù)若干個第一數(shù)據(jù)采樣的低速率流導出的若干個第二數(shù)據(jù)采樣的高速率流的時序進行調整的方法,所述方法包括以下步驟a)存儲所述第一數(shù)據(jù)采樣中的一個預定數(shù)據(jù)采樣;b)跳過所述第二數(shù)據(jù)采樣中的若干個第一預定數(shù)據(jù)采樣,所述第二數(shù)據(jù)采樣中的所述第一預定數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣而導出的;以及c)把所述第二數(shù)據(jù)采樣中的若干個第二預定數(shù)據(jù)采樣替換成若干個新的第二數(shù)據(jù)采樣,所述新的第二數(shù)據(jù)采樣是根據(jù)所述第一數(shù)據(jù)采樣中的所述存儲的預定數(shù)據(jù)采樣而導出的,所述第二數(shù)據(jù)采樣中的所述第二預定數(shù)據(jù)采樣位于所述第二數(shù)據(jù)采樣中的所述被跳過的第一預定數(shù)據(jù)采樣之后。
全文摘要
本發(fā)明涉及一種數(shù)據(jù)處理裝置和調整方法,用于調整第二數(shù)據(jù)采樣的高速率流的時序,第二數(shù)據(jù)采樣的高速率流是根據(jù)第一數(shù)據(jù)采樣的低速率流導出的。存儲第一數(shù)據(jù)采樣中的預定數(shù)據(jù)采樣,以及,跳過第二數(shù)據(jù)采樣中的第一預定數(shù)據(jù)采樣,從而獲得時基的加速,其中,第二數(shù)據(jù)采樣中的第一預定數(shù)據(jù)采樣是根據(jù)第一數(shù)據(jù)采樣中的所存儲預定數(shù)據(jù)采樣導出的。然后,把第二數(shù)據(jù)采樣中的第二預定數(shù)據(jù)采樣替換成新的第二數(shù)據(jù)采樣,其中,第二數(shù)據(jù)采樣中的第二預定數(shù)據(jù)采樣位于第二數(shù)據(jù)采樣中的被跳過的第一預定數(shù)據(jù)采樣之后,新的第二數(shù)據(jù)采樣是根據(jù)第一數(shù)據(jù)采樣中的所存儲預定數(shù)據(jù)采樣導出的。其提供的優(yōu)點在于,可以降低由被跳過的第二數(shù)據(jù)采樣引入的插值錯誤,同時保持數(shù)據(jù)處理裝置的高效實現(xiàn),該數(shù)據(jù)處理裝置可以是插值濾波器。
文檔編號H03H17/06GK1868122SQ200480030045
公開日2006年11月22日 申請日期2004年10月11日 優(yōu)先權日2003年10月16日
發(fā)明者格哈德·倫策 申請人:皇家飛利浦電子股份有限公司