欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

放大電路及顯示裝置的制作方法

文檔序號:7508853閱讀:235來源:國知局
專利名稱:放大電路及顯示裝置的制作方法
技術(shù)領(lǐng)域
本發(fā)明涉及一種放大電路顯示裝置,特別是涉及一種具有消除偏移功能的放大電路和具有該放大電路的顯示裝置。
背景技術(shù)
最近,液晶顯示等平板顯示在世間廣泛普及,其中多數(shù)都是采用有源點陣型。例如,在采用有源點陣驅(qū)動方式的液晶顯示裝置的顯示部分,由配置了透明象素電極以及薄膜晶體管(Thin Film Transistor;TFT)的半導(dǎo)體基板和在面的整體形成一塊透明電極的對向基板,以及在使這樣的兩塊基板對向放置的基板間封裝入液晶的構(gòu)造而組成,通過控制具有開關(guān)功能的TFT使得在各個象素電極上施加規(guī)定電壓并且由各象素電極和對向基板之間的電位差來改變液晶的透過率,通過在規(guī)定時間內(nèi)保持該電位差和透過率的方式使具有電容性的液晶顯示畫像。
在半導(dǎo)體基板上,輸送施加給各象素電極的多個電平電壓(灰度電壓)的數(shù)據(jù)線和輸送TFT開關(guān)控制信號的掃描線以網(wǎng)格狀布線,數(shù)據(jù)線成為由與對向基板電極之間所夾的液晶的電容或在與各掃描線的交叉部位產(chǎn)生的電容等的電容性負載。
向各個象素電極施加灰度電壓是通過數(shù)據(jù)線實現(xiàn)的,在1幀期間(1/60秒左右)內(nèi)對與數(shù)據(jù)線連接的所有象素進行灰度電壓的寫入。為此,驅(qū)動數(shù)據(jù)線的數(shù)據(jù)線驅(qū)動電路必須以高電壓精度高速地驅(qū)動作為電容性負載的數(shù)據(jù)線。
對于便攜式機器的用途來說,數(shù)據(jù)線驅(qū)動電路除了要求數(shù)據(jù)線的高精度及高速驅(qū)動以外還要求低的電力消耗。
另外,數(shù)據(jù)線驅(qū)動電路要求,在大量的數(shù)據(jù)線之間以驅(qū)動灰度電壓無零散偏差地進行驅(qū)動。也就是,用于數(shù)據(jù)線驅(qū)動電路的輸出放大電路要求高精度的輸出電壓。
圖13、圖14是顯示實現(xiàn)高精度化的現(xiàn)有的放大回路的構(gòu)造及時序動作的圖(參照后記專利文獻1)。
圖13是表示具有抑制輸出偏移功能的消除偏移放大電路的結(jié)構(gòu)的圖,這種輸出偏移產(chǎn)生的原因是構(gòu)成放大電路的晶體管的元件零散偏差。參照圖13,在這個電路中包括有NMOS晶體管M3和M4,其構(gòu)成共同連接的源極與恒流電流源M8的一端連接的差動對;和NMOS晶體管M5和M6,其構(gòu)成共同連接的源極與恒流電流源M9的一端連接的差動對,NMOS晶體管M3、M5的漏極相互連接,并且與PMOS晶體管M1的漏極連接,NMOS型晶體管M4、M6的漏極相互連接,并且與PMOS型晶體管M2的漏極和柵極的連接點連接,PMOS晶體管M1、M2的源極與高位電源VDD連接并且其柵極共同連接。PMOS型晶體管M1和M2構(gòu)成成為差動對(M3,M4)和差動對(M5,M6)的共同有源負載的電流反射鏡。NMOS晶體管M5和PMOS晶體管M1的連接點與PMOS晶體管M7的柵極連接,該PMOS晶體管M7的源極與電源VDD連接,漏極與輸出端子2連接,在輸出端子2和低位側(cè)電源VSS之間連接有電流源M10。NMOS晶體管M3、M5的柵極與輸入端子1連接,NMOS晶體管M6的柵極經(jīng)過開關(guān)SW1與輸入端子1連接并經(jīng)過開關(guān)SW2與輸出端子2連接。NMOS晶體管M4的柵極與電容C1的一端連接,該電容C1的另一端與低電位側(cè)電源VSS連接,NMOS晶體管M4的柵極與輸出端子2之間連接有開關(guān)SW3。
參照圖14所示的時間圖,在圖13所示的放大電路中,在1個數(shù)據(jù)輸出期間的期間t1,開關(guān)SW1和SW3接通(ON),開關(guān)SW2斷開(OFF),在差動對(M3,M4)的輸入對上輸入輸入電壓Vin和輸出電壓Vout,在差動對(M5,M6)的輸入對上共同輸入輸入電壓Vin。此時,輸出電壓Vout成為含有偏移電壓(ΔV=Vf;在差動對的輸入對上施加同一電壓時的輸出偏移電壓)的電壓(Vin+Vf),這個電壓蓄積在電容元件C1上。
此后,在期間t2,開關(guān)SW1和SW3斷開,開關(guān)SW2接通,其結(jié)果是,在差動對(M3,M4)的輸入對上差動輸入輸入電壓Vin和電容元件C1的端子電壓(Vin+Vf),在差動對(M5,M6)的輸入對上差動輸入輸入電壓Vin和輸出電壓Vout。此時的作用為,在差動對(M3,M4)的輸入對上輸入與期間t1相同的電壓,差動對(M5,M6)也保持與期間t1相同的狀態(tài)。
因此,期間t2的輸出電壓Vout成為與輸入電壓Vin相等的電壓,很穩(wěn)定。也就是,圖13所示的電路可以做到消除輸出偏移以及可以放大輸出與輸入電壓相等的電壓。
圖15所示的結(jié)構(gòu)為圖13所示放大電路的變更電路(參照后記專利文獻2)。圖15所示結(jié)構(gòu)與圖13所示結(jié)構(gòu)的不同點在于,在圖13所示電路結(jié)構(gòu)中是在構(gòu)成差動對的晶體管M3的柵極上輸入輸入電壓Vin,與此相對應(yīng),在圖15的例中構(gòu)成為在構(gòu)成差動對的晶體管M3的柵極上輸入?yún)⒖茧妷篤ref。另外,圖15中的控制各開關(guān)的時間圖與圖14中的相同。
在圖15所示的放大電路中,在1個數(shù)據(jù)輸出期間的期間t1,開關(guān)SW1、SW3接通,開關(guān)SW2斷開,在差動對(M3,M4)的輸入對上輸入輸入電壓Vin和參考電壓Vref,在差動對(M5,M6)的輸入對上輸入電壓Vin。此時,輸出電壓Vout變?yōu)榘鄬⒖茧妷篤ref的偏移電壓Vf的電壓(Vref+Vf),此電壓施加在電容元件C1的一端上,此后,在期間t2,開關(guān)SW1和SW3斷開、開關(guān)SW2接通,在差動對(M3,M4)的輸入對上輸入輸入電壓Vref和電容元件C1的端電壓(Vref+Vf),在差動對(M5,M6)的輸入對上輸入Vin和輸出電壓Vout。此時,作用為在差動對(M3,M4)的輸入對上輸入與t1期間相同的電壓,差動對(M5,M6)也保持和t1期間同樣的狀態(tài)。因此,t2期間的輸出電壓Vout成為與輸入電壓Vin相等的電壓,很穩(wěn)定。也就是,圖15所示的電路可以消除輸出偏移以及可以放大輸出與輸入電壓相等的電壓。
另外,如果把參考電壓Vref設(shè)定為輸出電壓范圍內(nèi)的中間電壓,在期間t1中的輸出電壓Vout的電位改變量與圖13的結(jié)構(gòu)相比要小,因此,可以縮短t1并延長進行高精度的驅(qū)動的期間t2。
最近,液晶顯示裝置不僅其顯示部分,其驅(qū)動電路也由薄膜晶體管形成的驅(qū)動電路一體型的液晶顯示裝置正在開發(fā)研制當中。但是,形成驅(qū)動電路的薄膜晶體管與由單晶硅做成的晶體管相比較其特性零散偏差比較大。例如存在閾值電壓到達100mV級別的零散偏差的情形。對此,圖13或圖15所示的過去的消除偏移放大電路,即使用這種特性零散偏差大的薄膜晶體管做成也是有效的,可以抑制輸出偏移以實行高精度電壓驅(qū)動。
然而,根據(jù)本發(fā)明者的研究結(jié)果,發(fā)現(xiàn)這種由特性零散偏差大的晶體管形成的圖13或圖15所示結(jié)構(gòu)的過去的消除偏移放大電路雖然可以實現(xiàn)高電壓精度,但是卻會由于特性零散偏差而造成發(fā)生通過率(through rate)的零散偏差。在液晶顯示裝置的驅(qū)動電路中,數(shù)據(jù)線之間對同一灰度電壓的通過率一旦發(fā)生零散偏差,則向象素的寫入電壓也將發(fā)生零散偏差。因此,成為顯像質(zhì)量下降的主要原因。
專利文獻1特開2001-292041公報(第3、4頁,第1圖)專利文獻2特開2003-168936公報(第3、4頁,第1圖)發(fā)明內(nèi)容因此,本發(fā)明所要解決的問題是,提供一種在由特性零散偏差大的晶體管形成的放大電路中,實現(xiàn)抑制輸出偏移的高輸出精度并且抑制通過率零散偏差的消除偏移放大器,以及提供一種具有這種放大器的顯示裝置。
本申請所公開的發(fā)明為了解決上面所述問題,由以下的構(gòu)成概括而成。
有關(guān)本發(fā)明的一種差動放大器,具有分別連接在共同的負載電路與第1及第2電流源之間的第1及第2差動對,在根據(jù)第1和第2差動對的共同輸出信號進行放大作用的差動放大器中,包括用于控制第1、第2電流源的至少其中之一的激活、非激活的電路。
有關(guān)本發(fā)明的另一種差動放大電路,可以構(gòu)成為具有分別連接在共同的負載電路與第1及第2電流源之間的第1及第2差動對,在根據(jù)第1和第2差動對的共同輸出信號進行放大作用的差動放大器中,包括用于調(diào)制控制分別驅(qū)動第1、第2差動對的電流源的電流值的電路。
在本發(fā)明中,具有連接在所述第1差動對(M5,M6)的其中一方的輸入和差動放大電路的輸入端子(1)之間的第1開關(guān)(SW1);連接在第1差動對的所述一方的輸入和差動放大電路的輸出端子(2)之間的第2開關(guān)(SW2);連接在所述第2差動對(M3,M4)的其中一方的輸入和輸出端子(2)之間的第3開關(guān)(SW3);和與第2差動對的其中一方的輸入連接的電容元件(C1)。第1差動對(M5,M6)的另一方的輸入與輸入端子(1)連接,第2差動對的另一方的輸入與基準電壓輸入端子(3)連接。這里,括號內(nèi)的參考符號僅作為理解本發(fā)明的參考之用,不應(yīng)解釋為對本發(fā)明的限制。
作為有關(guān)本發(fā)明的差動放大電路的一種形態(tài),包括輸入端子;輸出端子;與第1電源(VDD)連接的負載電路(M1,M2);共同連接于所述負載電路的第1、第2差動對(M5,M6)、(M3,M4);分別對第1、第2差動對提供電流的第1、第2電流源(M9,M8);接收第1、第2差動對的共同連接的輸出并且驅(qū)動輸出端子(2)的放大元件(M7);連接在所述第1差動對(M5,M6)的其中一方的輸入與輸入端子(1)之間的第1開關(guān)(SW1);連接在所述第1差動對的所述一方的輸入與輸出端子(2)之間的第2開關(guān)(SW2);連接在所述第2差動對(M3,M4)的其中一方的輸入與輸出端子之間的第3開關(guān)(SW3);和與所述第2差動對(M3,M4)的其中一方的輸入連接的電容元件(C1),所述第1差動對(M5,M6)的另一方的輸入與所述輸入端子(1)連接,所述第2差動對(M3,M4)的另一方的輸入與基準電壓輸入端子(3)連接,并且,還包括在所述第1差動對和第2電源(VSS)之間,與所述第1電流源串聯(lián)連接的第4開關(guān)(SW12);和在所述第2差動對和所述第2電源之間,與所述第2電流源串聯(lián)連接的第5開關(guān)(SW11)。
數(shù)據(jù)輸出期間由第1期間和第2期間(t1,t2)組成,在第1期間,第1及第3開關(guān)(SW1,SW3)接通,第2開關(guān)(SW2)斷開,在第2期間,第1及第3開關(guān)(SW1,SW3)斷開,第2開關(guān)(SW2)接通,第4開關(guān)(SW12)在第1期間(t1)開始的規(guī)定期間(ta)斷開此后接通,第5開關(guān)(SW11)在第2期間(t2)的開始的規(guī)定時間(tb)斷開在此期間之外接通?;蛘呖梢圆捎媒Y(jié)構(gòu)第2差動對(M3,M4)的另一方的輸入與所述輸入端子(1)連接,包括在所述第1差動對(M5,M6)與所述第2電源之間、與所述第1電流源串聯(lián)連接的第4開關(guān)(SW12),而省略第5開關(guān)(SW11)。
作為有關(guān)本發(fā)明的差動放大電路的一種形態(tài),包括輸入端子;輸出端子;與第1電源(VDD)連接的負載電路(M1,M2);共同連接于所述負載電路的第1、第2差動對(M5,M6)、(M3,M4);分別對第1、第2差動對提供電流的第1、第2電流源(M9,M8);接收第1、第2差動對的共同連接的輸出并且驅(qū)動輸出端子(2)的放大元件(M7);連接在所述第1差動對(M5,M6)的其中一方的輸入和輸入端子(1)之間的第1開關(guān)(SW1);連接在所述第1差動對(M5,M6)的所述一方的輸入和輸出端子(2)之間的第2開關(guān)(SW2);連接在所述第2差動對(M3,M4)的其中一方的輸入與輸出端子之間的第3開關(guān)(SW3);和與所述第2差動對(M3,M4)的其中一方的輸入連接的電容器元件(C1),所述第1差動對(M5,M6)的另一方的輸入與所述輸入端子(1)連接,所述第2差動對(M3,M4)的另一方的輸入與基準電壓輸入端子(3)連接,并且,在所述第1差動對(M5,M6)與第2電源(VSS)之間,由第3電流源(M12)和第4開關(guān)(SW22)組成的串聯(lián)電路,與所述第1電流源(M9)并聯(lián)連接,在所述第2差動對(M3,M4)與所述第2電源(VSS)之間,由第4電流源(M11)和第5開關(guān)(SW21)組成的串聯(lián)電路,與第2電流源(M8)并聯(lián)連接。數(shù)據(jù)輸出期間由第1期間和第2期間(t1,t2)組成,在第1期間(t1),第1及第3開關(guān)(SW1,SW3)接通,所述第2開關(guān)(SW2)斷開,在第2期間(t2),第1及第3開關(guān)(SW1,SW3)斷開,第2開關(guān)(SW2)接通,第5開關(guān)(SW21)在第1期間(t1)開始的規(guī)定期間(ta)接通此后斷開,第4開關(guān)(SW22)在第2期間(t2)的開始的規(guī)定時間(tb)接通在此期間之外斷開?;蛘呖梢圆捎媒Y(jié)構(gòu)為所述第2差動對(M3,M4)另一方的輸入與所述輸入端子(1)連接,在所述第2差動對(M3,M4)與所述第2電源之間,只包括與所述第2電流源(M8)并聯(lián)連接的由所述第4電流源(M11)和所述第5開關(guān)(SW21)組成的串聯(lián)電路,省略由所述第3電流源(M12)和第4開關(guān)(SW22)組成的串聯(lián)電路。
有關(guān)本發(fā)明的另一個差動放大電路,可以構(gòu)成為,包括第1及第2差動對(M5,M6)、(M3,M4);一個與所述第1及第2差動對共同連接的負載電路(M1,M2);和分別給所述第1及第2差動對提供電流的第1及第2電流源(M9,M8),根據(jù)所述第1和第2差動對的共同的輸出信號而進行放大作用的差動放大電路具有用于控制所述第1及第2差動對的至少其中一方的激活/非激活的電路。
本發(fā)明的效果是,對于由特性零散偏差大的晶體管形成的放大電路,可以抑制輸出偏移,并且可以抑制通過率的零散偏差。
以下作為本發(fā)明的工作原理的前提,對于現(xiàn)有技術(shù)中關(guān)于通過率的零散偏差,根據(jù)本發(fā)明者所作的確認以及對其原因的考察作出說明。
圖10是顯示由薄膜晶體管(TFT)構(gòu)成的圖15所示結(jié)構(gòu)的放大電路(硅基板上的以CMOS工藝形成的放大電路)情況下的模擬對象的回路結(jié)構(gòu)的圖。
在圖10所示的結(jié)構(gòu)中,為了使輸出穩(wěn)定,在差動對的輸出端和P溝道晶體管M7的控制端的連接點與輸出端子2之間設(shè)置有相位補償電容C2。特別是,在相位補償電容直接連接在差動對的輸出的結(jié)構(gòu)中,通過率的零散偏差變得非常顯著。另外,恒流電流源M8、M9、M10由源極共同連接在低位側(cè)電源VSS的N溝道晶體管構(gòu)成,在它們的柵極上共同輸入偏置電壓bias,漏極與差動對M3,M4、差動對M5,M6、輸出端子2連接。
圖11顯示的是,在圖10的電路中,當參考電壓Vref=5V時,相對于輸入電壓Vin的輸出電壓波形(模擬結(jié)果)。
在圖11中,輸出電壓波形Vout1是沒有電路元件的零散偏差時的情況,輸出電壓波形Vout2是當N溝道晶體管(M5,M6)的閾值電壓Vth5、Vth6為Vth5>Vth6時的情況,輸出電壓波形Vout3是在Vth5<Vth6時的情況。
輸出電壓波形Vout2及Vout3的在期間t1中的偏移電壓Vf大約為100mV。
根據(jù)圖11,在由參考電壓Vref驅(qū)動輸出端子的期間t1,對于Vout2來說,通過率比Vout1低,偏移為負,對于Vout3來說,通過率比Vout1高,偏移為正。
另一方面,在期間t2正好相反,對于Vout2來說通過率比Vout1高,對于Vout3來說通過率比Vout1低。
圖12表示的是,在圖10所示的模擬對象電路中,當參考電壓Vref=Vin時的相對于輸入電壓Vin的輸出電壓波形。此時,圖10與圖13表示的結(jié)構(gòu)相同。
如果設(shè)差動對(M5,M6)的閾值電壓關(guān)系與圖11的情況相同,則根據(jù)圖12,在期間t1,對于Vout2來說通過率比Vout1低,偏移為負,對于Vout3來說通過率比Vout1高,偏移為正。
如上所述,在元件(特性)零散偏差比較大時,根據(jù)元件零散偏差的條件,通過率有很大差異,對于多輸出的驅(qū)動電路,在輸出之間產(chǎn)生通過率的零散偏差。
可以看出,這種通過率的零散偏差,是由于在圖10中,由差動對的輸出信號使P溝道晶體管M7的控制端產(chǎn)生變化的作用的強度根據(jù)薄膜晶體管的特性零散偏差而產(chǎn)生變化。
以下給出關(guān)于這種作用的說明。另外,在下面,在圖10中,設(shè)分別流經(jīng)組成二個差動對的晶體管M3、M4、M5、M6的電流Ie、If、Ig、Ih為i3、i4、i5、i6,電流源M8、M9的電流設(shè)為恒定電流I8、I9。另外為了簡化說明,假設(shè)差動對(M5,M6)以外元件沒有零散偏差。
在圖10的結(jié)構(gòu)中,由于差動對(M3,M4)、(M5,M6)分別通過電流源M8、M9驅(qū)動,因此在穩(wěn)定的工作狀態(tài)下,以下關(guān)系式成立。
i3+i4=I8…(1)i5+i6=I9…(2)另外,由于M1、M2不構(gòu)成電流反射鏡,流經(jīng)M1,M2的電流相等,下式(3)成立。
i4+i6=i3+i5 …(3)根據(jù)(1)至(3),i3+i5=(I8+I9)/2 …(4)i4+i6=(I8+I9)/2 …(5)成立,i3與i5之和及i4與i6之和都為常數(shù)。
在這里,如果考慮圖11的期間t1中的差動對的動作,期間t1開始后,首先由于開關(guān)SW1接通而開關(guān)SW2斷開,在差動對(M5,M6)的輸入對上施加的是輸入電壓Vin,因此,電流i5、i6成為與各自的閾值電壓相應(yīng)的恒定電流。另一方面,由于開關(guān)SW3接通,在差動對(M3,M4)的輸入對上施加的是參考電壓Vref和輸出電壓Vout。由于Vout的電位比Vref的電位低,所以i3增加,i4減少,由i3的增加使得晶體管M7的柵極電位下降,流經(jīng)晶體管M7的電流增加,其作用為使輸出電壓Vout上升。此時的i3的電流增量的大小影響圖11的期間t1中的通過率。
根據(jù)上式(1)和(4),期間t1中的電流i3的變化幅度為以下范圍。
I8≥i3≥{(I8+I9)/2}-i5 …(6)在上式(6)中,電流i3的范圍越寬,期間t1中的電流i3的增量就會越大,通過率就會越高。
在這里,如果考慮差動對(M5,M6)有元件零散偏差,則當晶體管M5、M6的閾值電壓Vth5和Vth6滿足Vth5>Vth6時,在期間t1中,電流關(guān)系是i5<i6。此時,上式(6)的電流i3的范圍變小,因此通過率變低。
另一方面,當晶體管M5、M6的閾值電壓關(guān)系為Vth5<Vth6時,在期間t1中的電流關(guān)系變?yōu)閕5>i6。此時,上式(6)的電流i3的范圍變寬,因此通過率變高。
以下,考慮圖11的期間t2中的差動對的動作,期間t2開始后,首先在差動對(M3,M4)的輸入對上施加參考電壓Vf和相對參考電壓Vref包含偏移電壓Vf的電壓(Vref+Vf),因此電流i3、i4分別成為恒定電流。
另外,期間t2的電流i3、i4的關(guān)系仍保持期間t1的動作穩(wěn)定狀態(tài)下的電流i3、i4的關(guān)系,因此,期間t2的電流i3、i4的關(guān)系和期間t1的電流i5、i6的關(guān)系通過式(3)確定。晶體管M5、M6的閾值電壓關(guān)系為Vth5>Vth6時,i3>i4;Vth5<Vth6時,i3<i4。
另一方面,在差動對(M5,M6)的輸入對上施加輸入電壓Vin和輸出電壓Vout,由于Vout比Vin電位低,i5增加i6減少,由于i5的增加,晶體管M7的柵極電位下降,流經(jīng)晶體管M7的電流(源-漏電流)增大,這起到了使輸出電壓Vout上升的作用。此時的i5的電流增量的大小影響圖11的期間t2中的通過率。
根據(jù)式(2)和(4),t2期間中的電流i5的變化幅度為以下范圍。
I9≥i5≥{(I8+I9)/2}-i3 …(7)在式(7)中,電流i5的范圍越寬,期間t2中的電流i5的增量就會越大,通過率就會越高。
在這里,如果考慮差動對(M5,M6)有元件零散偏差的情形,則當晶體管M5、M6的閾值電壓Vth5、Vth6滿足Vth5>Vth6時,由于電流i3、i4的關(guān)系變?yōu)閕3>i4,此時,上式(7)的電流i5的變化范圍變大,因此通過率變高。
另一方面,當晶體管M5,M6的閾值電壓關(guān)系為Vth5<Vth6時,由于電流i3、i4的關(guān)系變?yōu)閕3<i4,此時,上式(7)的電流i5的變化范圍變狹窄,因此通過率變低。
根據(jù)以上所述的作用,在差動對(M5,M6)上有較大元件零散偏差的情況下,發(fā)生圖11和圖12所示的通過率零散偏差,同樣,不用說當差動對(M3,M4)上產(chǎn)生元件零散偏差時也發(fā)生通過率零散偏差。
由本發(fā)明者根據(jù)以上見解提案的有關(guān)本發(fā)明的差動放大器,具有分別連接在共同的負載電路(M1,M2)與第1電流源(M9)、第2電流源(M8)之間的第1、第2差動對(M5,M6)、(M3,M4),還包括連接在第1差動對(M5,M6)的其中一方的輸入和差動放大電路的輸入端子(1)之間的第1開關(guān)(SW1);連接在第1差動對(M5,M6)的所述一方的輸入和差動放大電路的輸出端子(2)之間的第2開關(guān)(SW2);連接在第2差動對(M3,M4)的其中一方的輸入和所述輸出端子(2)之間的第3開關(guān)(SW3);和與第2差動對(M3,M4)的其中一方的輸入連接的電容元件(C1),并且第1差動對(M5,M6)的另一方的輸入與所述輸入端子(1)連接,第2差動對(M3,M4)的另一方的輸入與輸入端子(1)或基準電壓輸入端子(3)連接,還包括用于根據(jù)兩個差動對的共同輸出信號,由放大元件(M7)進行放大作用,控制第1及第2電流源的至少其中一方的激活、非激活的電路(SW11,SW22)。
有關(guān)本發(fā)明的其它實施方式的差動放大電路也可以包括用于調(diào)制控制分別驅(qū)動第1、第2差動對的電流源的電流值的電路。
根據(jù)本發(fā)明的實施方式,在由特性零散偏差大的晶體管形成的放大電路中,能抑制輸出偏移,并且可以抑制通過率的零散偏差。


圖1是表示本發(fā)明的一個實施方式的構(gòu)成的圖。
圖2是表示本發(fā)明的一個實施方式的開關(guān)控制的一個例子的圖。
圖3是表示本發(fā)明的其他實施方式的構(gòu)成的圖。
圖4是表示本發(fā)明的其他實施方式的開關(guān)控制的一個例子的圖。
圖5是表示本發(fā)明的一個實施例的模擬結(jié)果的圖。
圖6是表示本發(fā)明的一個實施例的模擬結(jié)果的圖。
圖7是表示本發(fā)明的第2實施例的模擬結(jié)果的圖。
圖8是表示本發(fā)明的第2實施例的模擬結(jié)果的圖。
圖9是表示本發(fā)明的顯示裝置的構(gòu)成的一個例子的圖。
圖10是表示過去的電路的模擬電路的圖。
圖11是表示圖10的電路的模擬結(jié)果的圖。
圖12是圖10的電路的模擬結(jié)果的圖。
圖13是顯示過去的電路的構(gòu)成的圖。
圖14是顯示圖13的過去的電路的開關(guān)控制的一個例子的圖。
圖15是顯示過去的電路的構(gòu)成的圖。
圖16是顯示本發(fā)明的再一實施方式的構(gòu)成的圖。
圖中1-輸入端子,2-輸出端子,3-基準電壓端子,100-輸出緩沖電路,200-灰度電壓發(fā)生電路,300-解調(diào)器,400-輸出端子組,C1-電容元件,M1,M2,M7-P溝道晶體管,M3~M6-N溝道晶體管,M8,M9,M10-電流源,SW1,SW2,SW11,SW111,SW112,SW12,SW121,SW122,SW21,SW22-開關(guān)。
具體實施例方式
以下參照圖面詳細說明關(guān)于本發(fā)明的最佳實施方式。
圖1是表示用于實施本發(fā)明的最佳的一個實施方式的構(gòu)成的圖。參照圖1,本發(fā)明一個實施方式的差動放大電路,是在圖15所示的消除偏移放大電路上追加了一個用于分別控制兩個電流源M8,M9的激活、非激活的電路。作為用于分別控制兩個電流源M8,M9的激活、非激活的電路,包括與電流源M8串聯(lián)連接的開關(guān)SW11和與電流源M9串聯(lián)連接的開關(guān)SW12。另外,圖1所示的差動放大電路由TFT構(gòu)成。根據(jù)包含圖1在內(nèi)的本申請的說明書的各個附圖,顯示的是電容元件C1的一端與第2差動對(M3,M4)的一個輸入連接而其另一端與低位側(cè)電源VSS連接的結(jié)構(gòu),但是也可以取代低位側(cè)電源VSS,與電容元件C1的另一端連接的是高位側(cè)VDD或者任意的電源。
如前所述,在圖10所示的結(jié)構(gòu)中,由于流經(jīng)兩個差動對(M3,M4)、(M5,M6)的各晶體管的電流互相影響,當元件零散偏差比較大時,通過率將會發(fā)生變動。
對此,在圖1所示的實施例中,通過開關(guān)SW11、SW12,使得流經(jīng)兩個差動對(M3,M4)、(M5,M6)的電流的相互作用暫時消失,因而可以抑制通過率的變動。以下對這種作用作具體說明。
圖2表示控制圖1的開關(guān)SW1、SW3的接通/斷開的控制信號S1、控制圖1的開關(guān)SW2的接通/斷開的控制信號S2、控制圖1的開關(guān)SW12的接通/斷開的控制信號S3以及控制圖1的開關(guān)SW11的接通/斷開的控制信號S4的時間圖。在本實施例中,控制信號S1、S2與圖14中所示的例相同。以下,參照圖2,說明開關(guān)SW11、SW12的作用。
首先,在期間t1剛剛開始后的期間ta,通過控制信號S3,斷開開關(guān)SW12。SW11在期間t1始終為接通。
因此,在期間ta,差動對(M5,M6)的電流被切斷,差動對(M5,M6)的動作停止。此時,流經(jīng)差動對(M3,M4)的電流i3,i4由電流反射鏡(M1,M2)決定。如果電流反射鏡(M1,M2)沒有元件零散偏差,則處于穩(wěn)定工作狀態(tài),并且以下關(guān)系成立。
i3=i4=I8/2 …(8)因此,期間ta的電流i3的變化幅度在以下范圍之內(nèi)。
I8≥i3≥I8/2 …(9)上式(8)和(9)與兩個差動對(M3,M4)、(M5,M6)的元件零散偏差無關(guān)而成立,與晶體管M5的電流i5也無關(guān)。
因此,在期間ta,與差動對(M3,M4)、(M5,M6)的元件零散偏差無關(guān),電流i3的增量為定值,通過率也一定。
在本實施方式中,以在期間t1中輸出電壓Vout到達參考電壓Vref的附近的時間為基準設(shè)定期間ta。
然后,當期間ta結(jié)束后,開關(guān)SW12接通,在剩余的期間t1中,相對于參考電壓Vref,包含偏移電壓Vf的電壓(Vref+Vf)蓄積在電容元件C1中。
接著,在期間t2剛剛開始后的期間tb中,通過控制信號S4,開關(guān)SW1斷開,開關(guān)SW12在期間t2始終為接通。
因此,在期間tb,差動對(M3,M4)的電流被切斷,差動對(M3,M4)停止工作。
此時流經(jīng)差動對(M5,M6)的電流i5、i6由電流反射鏡(M1,M2)決定,在穩(wěn)定的工作狀態(tài)下,以下關(guān)系式成立。
i5=i6=I9/2 …(10)因此,在期間tb電流i5的變化幅度為以下范圍之內(nèi)。
I9≥i5≥I9/2 …(11)另外,上式(10)和(11)與兩個差動對(M3,M4)、(M5,M6)的元件零散偏差無關(guān)而成立,并且與電流i3無關(guān)。
因此,在期間tb,與差動對(M3,M4)、(M5,M6)的元件零散偏差無關(guān),電流i5的增量為定值,通過率也一定。
以在期間t2中輸出電壓Vout到達輸入電壓Vin的附近的時間為基準,設(shè)定期間tb。
然后,期間tb結(jié)束后,接通開關(guān)SW11,在剩余的期間t2中,輸出電壓Vout消除了偏移,被與輸入電壓Vin相同的電壓驅(qū)動。
如上所述,圖1所示的實施方式中,在給差動對提供尾端(tail)電流的電流源M8,M9的電流路徑上分別插入開關(guān)SW11、SW12,在期間t1和期間t2內(nèi)分別設(shè)定的期間ta、期間tb中通過分別控制開關(guān)SW12、SW11,可以不依賴于差動對(M3,M4)、(M5,M6)的元件零散偏差而使輸出電壓的通過率保持一定。
另外,當Vref=Vin時,在期間ta,由于輸出電壓Vout被驅(qū)動至輸入電壓Vin附近,所以輸出電壓Vout沒有很大的變化。因此,不必考慮在期間t2中的通過率,在此情況下,可以不用進行開關(guān)SW11及期間tb的控制。也就是,在期間ta中,開關(guān)SW12可以僅為斷開狀態(tài)。
在圖1所示的結(jié)構(gòu)中,對用于控制電流源M8、M9的激活、非激活的電路由與電流源M8、M9串聯(lián)連接的開關(guān)SW11、SW12構(gòu)成的例子進行了說明,但不用說也可以是其他的構(gòu)成。
例如,電流源M8、M9也可以用在控制端上施加偏置電壓的晶體管形成,通過改變偏置電壓控制電流源M8、M9的激活、非激活。
圖3是表示本發(fā)明的第2實施方式的結(jié)構(gòu)的圖,其構(gòu)成為,在圖15所示的消除偏移放大電路中追加用于調(diào)制驅(qū)動差動對(M3,M4)、(M5,M6)的電流的電路。參照圖3,串聯(lián)連接的電流源M11和開關(guān)SW21與電流源M8并聯(lián)并設(shè)置在差動對(M3,M4)的共同源極于低位側(cè)電源VSS之間,串聯(lián)連接的電流源M12和開關(guān)SW22與電流源M9并聯(lián)并設(shè)置在差動對(M5,M6)的共同源極和低位側(cè)電源VSS之間。
在圖3所示的實施方式中,通過對驅(qū)動兩個差動對(M3,M4)、(M5,M6)的電流進行調(diào)制,可以抑制流經(jīng)差動對的各個晶體管的電流之間的相互作用,由此可以抑制通過率的變動。以下對這種作用作具體說明。
圖4是表示本發(fā)明一個實施例的各個開關(guān)SW1、SW2、SW3、SW21、SW22的接通/斷開控制的時間圖。其中,控制信號S1、S2與圖14中相同。以下,參照圖4,對開關(guān)SW21、SW22的作用進行說明。
首先,在期間t1剛剛開始后的期間ta,通過控制信號S5,接通開關(guān)SW21。開關(guān)SW22在期間t1始終為斷開狀態(tài)。
因此,在期間ta,增加差動對(M3,M4)的電流。與圖10、圖11原理相同,在期間ta中的電流i3的變化幅度根據(jù)式(6)在以下范圍之中。另外,電流源M11的電流為恒定電流I11。
I8+I11≥i3≥{(I8+I9+I11)/2}-i5 …(12)根據(jù)上式(12),電流i3的變化幅度由于加上電流I11而減小受到因差動對的元件零散偏差而產(chǎn)生變動的電流i5的影響。因此,由于差動對的元件零散偏差而產(chǎn)生的通過率的零散偏差也變小。
以在期間t1中輸出電壓Vout到達參考電壓Vref的附近時間為基準,設(shè)定期間ta。當期間ta結(jié)束后,開關(guān)SW21斷開,在剩余的期間t1中,包含相對于參考電壓Vref的偏移電壓Vf的電壓(Vref+Vf)蓄積在電容元件C1中。
接著,在期間2剛剛開始后的期間tb中,通過控制信號S6,開關(guān)SW22接通。開關(guān)SW21在期間t2始終為斷開狀態(tài)。因此,在期間tb,增加差動對(M5,M6)的電流。
與圖10,圖11原理相同,根據(jù)式(7),在期間tb中的電流i5的變化幅度在以下范圍內(nèi)。另外,電流源12的電流為恒定電流I12。
I9+I12≥i5≥{(I8+I9+I12)/2}-i3 …(13)根據(jù)上式(13),電流i5的變化幅度由于加上電流I12,使受到因差動對的元件零散偏差而產(chǎn)生變動的電流i3的影響變小。因此,由于差動對的元件零散偏差而產(chǎn)生的通過率零散偏差也變小。
以期間t2中輸出電壓Vout到達輸入電壓Vin的附近的時間為基準,設(shè)定期間tb。期間tb結(jié)束后,斷開開關(guān)SW22,在剩余的期間t2中,輸出電壓Vout消除偏移并被驅(qū)動至與輸入電壓相等的電壓。
如上所述,在圖3中,設(shè)置電流源M11、M12及開關(guān)SW21、SW22,通過在設(shè)置于期間t1和期間t2中的期間ta和期間tb中分別控制開關(guān)SW21、SW22,可以抑制對應(yīng)差動對(M3,M4)、(M5,M6)的元件零散偏差的通過率的變動,通過率可以基本保持一定。
還有,當Vref=Vin時,由于在期間ta輸出電壓Vout被驅(qū)動至輸入電壓Vin的附近,因此在期間t2中輸出電壓Vout沒有很大的變化。由此,可以不考慮期間t2中的通過率,在此情況下,可以不進行電流源M12、開關(guān)SW22及期間tb的控制。
另外,圖3表示了用于調(diào)制驅(qū)動差動對(M3,M4)、(M5,M6)的電流的電路的一個例子,當然也可以是其他結(jié)構(gòu)。比如,電流源M8,M9可以由在控制端施加了偏置電壓的晶體管形成,通過改變偏置電壓對電流源M8、M9的電流值進行調(diào)制控制。
以下說明有關(guān)本發(fā)明的顯示裝置的實施例。圖9是表示本發(fā)明的一個實施例的結(jié)構(gòu)的圖。通過在顯示裝置的數(shù)據(jù)驅(qū)動電路的輸出緩沖電路100上適用圖1或者圖3所示的消除偏移放大電路,在由薄膜晶體管構(gòu)成的顯示裝置的數(shù)據(jù)驅(qū)動電路(多輸出的驅(qū)動電路)中,由于可以輸出高精度電壓并可以抑制輸出之間的通過率零散偏差,從而能保證顯示裝置的顯示品質(zhì)。下面對具體實施例進行說明。
圖5是顯示圖1所示的實施方式的結(jié)構(gòu)的模擬結(jié)果的圖。其模擬對象電路是用在圖10中添加開關(guān)SW11、SW12的電路進行的。圖5顯示的是當參考電壓Vref=5V時相對于輸入電壓Vin的輸出電壓的波形。
在圖5中,輸出電壓波形Vout1是沒有電路元件的特性零散偏差時的情況,輸出電壓波形Vout2是當N溝道晶體管M5、M6的閾值電壓Vth5、Vth6為Vth5>Vth6時的情況,輸出電壓波形Vout3是在Vth5<Vth6的情形。
閾值電壓Vth5、Vth6的零散偏差的幅度與圖11的情形相同。根據(jù)圖5,在Vout2、Vout3中,期間ta及期間tb的通過率與Vout1相同,顯示了相對差動對(M5,M6)的元件零散偏差,可以抑制通過率零散偏差。
圖6顯示的是當參考電壓Vref=Vin時的相對于輸入電壓Vin的輸出電壓波形。另外,模擬對象電路是用在圖10只添加了開關(guān)SW12的電路進行的。
圖6顯示,在Vout2和Vout3中,期間ta的通過率與Vout1相同,顯示了相對于差動對(M5,M6)的元件零散偏差,可以抑制通過率零散偏差。
圖7顯示的是圖3所示的實施方式的電路的模擬結(jié)果。模擬電路是用在圖10的結(jié)構(gòu)中追加了圖3所示的電流源M11、M12(N溝道TFT)及開關(guān)SW21、SW22的電路進行的。
圖7顯示的是當參考電壓Vref=Vin時相對于輸入電壓Vin的輸出電壓波形。根據(jù)圖7,在Vout2和Vout3中,期間ta以及期間tb的通過率與Vout1十分接近,顯示了相對于差動對(M5,M6)的元件零散偏差,可以抑制通過率零散偏差。
圖8顯示的是當參考電壓Vref=Vin時相對于輸入電壓Vin的輸出電壓波形。另外,模擬對象電路是用在圖10只追加電流源M11和開關(guān)SW21的電路進行的。根據(jù)圖8,在Vout2和Vout3中,期間ta的通過率與Vout1十分接近,顯示了相對于差動對(M5,M6)元件零散偏差,可以抑制通過率的零散偏差。另外,從圖5至圖8是差動對(M5,M6)有元件零散偏差的情況的例子,但當差動對(M3,M4)有元件零散偏差的情況下,同樣可以防止通過率的零散偏差。
另外,圖1所示的結(jié)構(gòu)是包括用于分別控制對差動對(M5,M6)、(M3,M4)分別提供恒定電流的兩個電流源M8、M9的激活/非激活的電路的結(jié)構(gòu)。這里,對電流源M8,M9的激活/非激活的控制實際上等價于對差動對(M5,M6)、(M3,M4)的激活/非激活的控制。因此,在本發(fā)明中,也可以作為進行對差動對(M3,M4)、(M5,M6)的激活/非激活的控制的結(jié)構(gòu)。具體來說,如圖16所示的結(jié)構(gòu)中,在差動對(M3,M4)、(M5,M6)的各輸出對與電流反射鏡(M1,M2)之間插入開關(guān)組(SW111,SW112)、(SW121,SW122),通過開關(guān)組的控制,進行對差動對(M3,M4)、(M5,M6)的激活(與電流反射鏡(M1,M2)的接通)、非激活(與電流反射鏡(M1,M2)的切斷)的控制。另外,此時,放大晶體管M7的控制端與電流反射鏡(M1,M2)的輸出端連接。開關(guān)(SW111,SW112)根據(jù)輸入的控制信號同時連動、接通/斷開,開關(guān)(SW121,SW122)根據(jù)輸入的控制信號同時連動、接通/斷開。由差動對(M5,M6)的輸出對與電流反射鏡(M1,M2)之間的開關(guān)(SW121,SW122)進行的接通/切斷的控制,例如使用圖2所示的控制信號S3進行,當控制信號S3為高電位時該開關(guān)(SW121,SW122)都接通,當控制信號S3為低電位時該開關(guān)(SW121,SW122)都斷開。由差動對(M3,M4)的輸出對與電流反射鏡(M1,M2)之間的開關(guān)(SW111,SW112)進行的接通/切斷的控制,例如使用圖2所示的控制信號S4進行,當控制信號S4為高電位時開關(guān)(SW111,SW112)都接通,當控制信號S3為低電位時該開關(guān)(SW121,SW122)都斷開。在一個數(shù)據(jù)輸出期間中的控制信號S1,S2,S3,S4的時序波形如圖2顯示。
以上結(jié)合所述實施例對本發(fā)明進行了說明,但本發(fā)明并不僅限制于所述實施例的構(gòu)成,顯然在本發(fā)明范圍內(nèi)包含由本領(lǐng)域技術(shù)人員可以得到的各種變形、修正。
權(quán)利要求
1.一種差動放大電路,其特征在于,包括第1及第2差動對;與所述第1及第2差動對共同連接的一個負載電路;和分別給所述第1及第2差動對提供電流的第1及第2電流源,根據(jù)所述第1及第2差動對的共同的輸出信號進行放大作用的差動放大電路包括控制所述第1及第2電流源的至少其中一方的激活/非激活的電路。
2.一種差動放大電路,其特征在于,包括第1及第2差動對;與所述第1及第2差動對共同連接的一個負載電路;和分別給所述第1及第2差動對提供電流的第1及第2電流源,根據(jù)所述第1及第2差動對的共同的輸出信號進行放大作用的差動放大電路包括用于控制所述第1及第2電流源的至少其中一方的電流源的電流值的電路。
3.一種差動放大電路,其特征在于,包括與第1電源連接的負載電路;與所述負載電路共同連接的第1及第2差動對;分別給第1及第2差動對提供電流的第1及第2電流源;接收第1及第2差動對的共同連接的輸出并驅(qū)動輸出端子的放大元件;連接在所述第1差動對的其中一方的輸入與輸入端子之間的第1開關(guān);連接在所述第1差動對的所述一方的輸入與輸出端子之間的第2開關(guān);連接在所述第2差動對的其中一方的輸入與輸出端子之間的第3開關(guān);和與所述第2差動對的其中一方的輸入連接的電容元件,所述第1差動對的另一方的輸入和所述第2差動對的另一方的輸入都與所述輸入端子連接,并且,包括在所述第1差動對與第2電源之間,與所述第1電流源串聯(lián)連接的第4開關(guān)。
4.根據(jù)權(quán)利要求3所述的差動放大電路,其特征在于,數(shù)據(jù)輸出期間由第1期間和第2期間組成,在所述第1期間,所述第1及第3開關(guān)接通,所述第2開關(guān)斷開,在第所述2期間,所述第1及第3開關(guān)斷開,所述第2開關(guān)接通,所述第4開關(guān),在所述第1期間開始的規(guī)定期間斷開此后接通。
5.一種差動放大電路,其特征在于,包括與第1電源連接的負載電路;與所述負載電路共同連接的第1及第2差動對;分別給第1及第2差動對提供電流的第1及第2電流源;接收第1及第2差動對的共同連接的輸出并驅(qū)動輸出端子的放大元件;連接在所述第1差動對的其中一方的輸入與輸入端子之間的第1開關(guān);連接在所述第1差動對的所述一方的輸入與輸出端子之間的第2開關(guān);連接在所述第2差動對的其中一方的輸入與輸出端子之間的第3開關(guān);和與所述第2差動對的其中一方的輸入連接的電容元件,所述第1差動對的另一方的輸入與所述輸入端子連接,所述第2差動對的另一方的輸入與基準電壓輸入端子連接,還包括在所述第1差動對與第2電源之間,與所述第1電流源串聯(lián)連接的第4開關(guān);和在所述第2差動對與所述第2電源之間,與所述第2電流源串聯(lián)連接的第5開關(guān)。
6.根據(jù)權(quán)利要求5所述差動放大電路,其特征在于,數(shù)據(jù)輸出期間由第1期間和第2期間組成,在所述第1期間,所述第1及第3開關(guān)接通,所述第2開關(guān)斷開,在第所述2期間,所述第1及第3開關(guān)斷開,所述第2開關(guān)接通,所述第4開關(guān),在所述第1期間開始的規(guī)定期間斷開此后接通,所述第5開關(guān),在所述第2期間開始的規(guī)定期間斷開,在所述數(shù)據(jù)輸出期間中的所述第2期間開始的規(guī)定時間以外的期間接通。
7.一種差動放大電路,其特征在于,包括與第1電源連接的負載電路;與所述負載電路共同連接的第1及第2差動對;分別給第1及第2差動對提供電流的第1及第2電流源;接收第1及第2差動對的共同連接的輸出并驅(qū)動輸出端子的放大元件;連接在所述第1差動對的其中一方的輸入與輸入端子之間的第1開關(guān);連接在所述第1差動對的所述一方的輸入與輸出端子之間的第2開關(guān);連接在所述第2差動對的其中一方的輸入與輸出端子之間的第3開關(guān);和與所述第2差動對的所述一方的輸入連接的電容元件,所述第1差動對的另一方的輸入和所述第2差動對的另一方的輸入端都與所述輸入端子連接,并且在所述第2差動對與第2電源之間,由第3電流源和第4開關(guān)構(gòu)成的串聯(lián)電路與所述第2電流源并聯(lián)連接。
8.根據(jù)權(quán)利要求7所述差動放大電路,其特征在于,數(shù)據(jù)輸出期間由第1期間和第2期間組成,在所述第1期間,所述第1及第3開關(guān)接通,所述第2開關(guān)斷開,在所述第2期間,所述第1及第3開關(guān)斷開,所述第2開關(guān)接通,所述第4開關(guān),在所述第1期間開始的規(guī)定期間接通此后斷開。
9.一種差動放大電路,其特征在于,包括與第1電源連接的負載電路;與所述負載電路共同連接的第1及第2差動對;分別給第1及第2差動對提供電流的第1及第2電流源;接收第1及第2差動對的共同連接的輸出并驅(qū)動輸出端子的放大元件;連接在所述第1差動對的其中一方的輸入與輸入端子之間的第1開關(guān);連接在所述第1差動對的所述一方的輸入與輸出端子之間的第2開關(guān);連接在所述第2差動對的其中一方的輸入與輸出端子之間的第3開關(guān);和與所述第2差動對的其中一方的輸入連接的電容元件,所述第1差動對的另一方的輸入與所述輸入端子連接,所述第2差動對的另一方的輸入與基準電壓輸入端子連接,并且,在所述第1差動對與所述第2電源之間,由第3電流源和第4開關(guān)構(gòu)成的串聯(lián)電路與所述第1電流源并聯(lián)連接;在所述第2差動對與第2電源之間,由第4電流源和第5開關(guān)構(gòu)成的串聯(lián)電路與所述第2電流源并聯(lián)連接。
10.根據(jù)權(quán)利要求9所述差動放大電路,其特征在于,數(shù)據(jù)輸出期間由第1期間和第2期間組成,在所述第1期間,所述第1及第3開關(guān)接通,所述第2開關(guān)斷開,在第所述2期間,所述第1及第3開關(guān)斷開,所述第2開關(guān)接通,所述第5開關(guān),在所述第1期間開始的規(guī)定期間接通此后斷開,所述第4開關(guān),在所述第2期間開始的規(guī)定期間接通,在所述數(shù)據(jù)輸出期間的所述第2期間開始的規(guī)定時間以外的期間斷開。
11.一種顯示裝置,是包括輸入灰度電壓,驅(qū)動與顯示元件連接的數(shù)據(jù)線的放大電路的顯示裝置,其特征在于,作為所述放大電路,具有權(quán)利要求1至權(quán)利要求10中任一項所記載的差動放大電路。
12.一種差動放大電路,其特征在于,包括第1及第2差動對;與所述第1及第2差動對共同連接的一個負載電路;和分別給所述第1及第2差動對提供電流的第1及第2電流源,根據(jù)所述第1及第2差動對的共同的輸出信號進行放大作用的差動放大電路包括控制所述第1及第2差動對至少其中一方的激活/非激活的電路。
13.一種差動放大電路,其特征在于,包括與第1電源連接的負載電路;第1及第2差動對;分別給第1及第2差動對提供電流的第1及第2電流源;接收所述負載電路的輸出并驅(qū)動輸出端子的放大元件;連接在所述第1差動對的其中一方的輸入與輸入端子之間的第1開關(guān);連接在所述第1差動對的所述一方的輸入與輸出端子之間的第2開關(guān);連接在所述第2差動對的其中一方的輸入與輸出端子之間的第3開關(guān);和與所述第2差動對的所述一方的輸入連接的電容元件,所述第1差動對的另一方的輸入與所述輸入端子連接,所述第2差動對的另一方的輸入與基準電壓輸入端子連接,并且,包括控制所述第1差動對的輸出對與所述負載電路之間的導(dǎo)通/切斷的第1開關(guān)組;和控制所述第2差動對的輸出對與所述負載電路之間的導(dǎo)通/切斷的第2開關(guān)組。
14.根據(jù)權(quán)利要求13所述差動放大電路,其特征在于,數(shù)據(jù)輸出期間由第1期間和第2期間組成,在所述第1期間,所述第1及第3開關(guān)接通,所述第2開關(guān)斷開,在第所述2期間,所述第1及第3開關(guān)斷開,所述第2開關(guān)接通,所述第1開關(guān)組,在所述第1期間開始的規(guī)定期間斷開此后接通,所述第2開關(guān)組,在所述第2期間開始的規(guī)定期間斷開,在所述數(shù)據(jù)輸出期間中的所述第2期間開始的規(guī)定時間以外的期間接通。
全文摘要
本發(fā)明提供消除偏移放大電路及顯示裝置。放大電路具有分別連接在共同的負載電路與第1及第2電流源之間的第1、第2差動對,還包括連接在第1差動對的其中一方的輸入與輸出端子(1)之間的開關(guān)(SW1),連接在第1差動對的其中一方的輸入與輸出端子(2)之間的開關(guān)(SW2);連接在第2差動對的其中一方的輸入與輸出端子(2)之間的開關(guān)(SW3);和與第2差動對的其中一方的輸入連接的電容元件,第1差動對的另一方的輸入與輸入端子(1)連接,第2差動對的另一方的輸入與基準電壓輸入端子(3)連接,根據(jù)兩個差動對的共同輸出信號由放大元件進行放大作用,還包括用于控制第1和第2電流源的至少其中一方的激活/非激活的電路。
文檔編號H03F3/34GK1677845SQ200510062558
公開日2005年10月5日 申請日期2005年3月29日 優(yōu)先權(quán)日2004年3月29日
發(fā)明者土弘 申請人:日本電氣株式會社
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
桑植县| 崇信县| 湘西| 太康县| 永定县| 吉隆县| 郧西县| 正定县| 内黄县| 日土县| 克东县| 青铜峡市| 康保县| 永靖县| 临武县| 鸡西市| 方城县| 镇江市| 海兴县| 中宁县| 白玉县| 建宁县| 衡水市| 大洼县| 嘉兴市| 沂源县| 屯门区| 桦南县| 宿松县| 隆昌县| 浮梁县| 永仁县| 灯塔市| 沈阳市| 岑巩县| 新沂市| 随州市| 金寨县| 安丘市| 温宿县| 宁都县|