專利名稱:一種編碼與譯碼電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明的一種編碼與譯碼電路,不需要中心時(shí)鐘頻率,在一 基準(zhǔn)電壓下利用電阻限流限壓特性進(jìn)行編碼,矩陣譯碼器由若干 個(gè)電阻、三極管、二極管組成的若干個(gè)基本放大電路相串聯(lián)而成, 輸出若干個(gè)觸發(fā)信號(hào),屬于電子控制領(lǐng)域。
背景技術(shù):
CPU控制編碼與譯碼方式都需要準(zhǔn)確的中心時(shí)鐘頻率,時(shí)鐘
信號(hào)很容易受到印刷電路板的特性,如銅線的阻抗,線路的長(zhǎng) 度、布局,以及時(shí)鐘產(chǎn)生器的輸出特性和驅(qū)動(dòng)能力等眾多不同因
素影響,可能造成同一時(shí)鐘信號(hào)之間產(chǎn)生時(shí)間差異;時(shí)鐘振蕩頻 率,根據(jù)晶振輸入電壓產(chǎn)生的電流和給定的電阻阻值確定、電容 器充、放電的速度由該電流值和電容值確定,當(dāng)電路板在某種條 件下絕緣阻值下降,所產(chǎn)生的時(shí)鐘頻率就會(huì)偏離規(guī)定頻率,即時(shí) 鐘偏移,時(shí)鐘偏移即使不大,也會(huì)使微處理無法正常工作。
現(xiàn)有編碼與譯碼電路控制結(jié)構(gòu)復(fù)雜,成本高,電子元件多。
發(fā)明內(nèi)容
針對(duì)現(xiàn)有技術(shù)存在的不足,本發(fā)明的目的在于提供一種編碼 與譯碼電路不需要中心時(shí)鐘頻率,控制結(jié)構(gòu)簡(jiǎn)單、成本低、性能
可靠編碼與譯碼器。
為實(shí)現(xiàn)上述目的,本發(fā)明采用的技術(shù)方案是 一種編碼與譯 碼電路,包括至少一個(gè)編碼單元,產(chǎn)生基準(zhǔn)脈沖信號(hào);矩陣譯碼 單元,將所述的基準(zhǔn)脈沖信號(hào)譯碼,輸出觸發(fā)信號(hào)觸發(fā)相對(duì)應(yīng)鎖存器。
所述的編碼單元與矩陣譯碼單元、鎖存器相連接。 所述的編碼單元由若干組按鈕單元并聯(lián)組成,每組按鈕單元 由電阻和自復(fù)式按鈕串聯(lián)而成,并且每個(gè)按鈕單元的電阻阻值不
所述的矩陣譯碼單元由一個(gè)基準(zhǔn)脈沖信號(hào)輸入端、 -個(gè)限流 單兀、若干個(gè)基本放大電路相依次串聯(lián)組成。
所述一個(gè)基準(zhǔn)脈沖信號(hào)輸入端與若干個(gè)串聯(lián)基本放大電路 的基準(zhǔn)脈沖信號(hào)輸入端口相并聯(lián)。
所述限流單元由 一個(gè)電容和一個(gè)電阻并聯(lián)而成,所述限流電 路的一端與所述若干個(gè)基本放大電路的基準(zhǔn)脈沖信號(hào)輸入端相 連接,另一端接地。
所述串聯(lián)的若干個(gè)基本放大電路組成的矩陣譯碼單元,可集 成在- -芯片上。
本發(fā)明的有益效果在于本發(fā)明的目的在于提供一種低功 耗、零部件少、不受線路板布局、中心時(shí)鐘頻率偏移所影響,實(shí) 施特別簡(jiǎn)單的編碼和譯碼器。
圖l、為本發(fā)明一種編碼與譯碼電路結(jié)構(gòu)框圖。
圖2、為本發(fā)明一種編碼與譯碼電路編碼單元(A)與矩陣譯 碼單元中基本放大電路部分示意圖(B)。
圖3、為本發(fā)明一種編碼與譯碼電路若干個(gè)編碼單元和若干 個(gè)基本放大電路串聯(lián)示意圖。
具體實(shí)施例方式
下面結(jié)合附圖對(duì)本發(fā)明作進(jìn)一步詳細(xì)描述
如圖1、所述一種編碼與譯碼電路包括編碼單元,產(chǎn)生基 準(zhǔn)脈沖信號(hào);矩陣譯碼單元,將編碼單元產(chǎn)生基準(zhǔn)脈沖信號(hào)進(jìn)行 譯碼,輸出觸發(fā)脈沖電壓,觸發(fā)相對(duì)應(yīng)鎖存器。
所述的編碼單元與矩陣譯碼單元相連接;譯碼單元包括一基 準(zhǔn)脈沖信號(hào)輸入端口、 一個(gè)限流單元、若干個(gè)基本放大電路依次 串聯(lián)組成。
如圖2 (A)、所述編碼單元由若干組按鈕單元并聯(lián)組成,每 組按鈕單元由電阻R和自復(fù)式按鈕K串聯(lián)而成,并且每個(gè)按鈕單 兀的電阻阻值不等,自復(fù)式按鈕K的一端與基準(zhǔn)電壓的輸入端相 連接,K的另一端與電阻R的一端相連接,電阻R的另 一端輸出 基準(zhǔn)脈沖信號(hào),所述的編碼單元可根據(jù)需要增加。
如圖2 (B)、所述的基本放大電路由限流電阻R1、 R3、補(bǔ)償 電阻R2、 Ql為NPN型三極管、Q2為PNP型三極管、隔離二極管 D構(gòu)成;限流電阻Rl的一端與基準(zhǔn)脈沖信號(hào)輸入端相連接,Rl 的另一端與Ql基極相連接;Ql的集電極與Q2的基極、補(bǔ)償電 阻R2的-端相連接;Q2的發(fā)射極與基準(zhǔn)電壓輸入端相連接、又
與補(bǔ)償電阻R2、隔離二極管D的負(fù)極端相連接;Q2集電極與R3 的一端相連接,R3的另 -端輸出譯碼觸發(fā)信號(hào);譯碼觸發(fā)信號(hào)
觸發(fā)相應(yīng)的鎖存器的工作狀態(tài)。
如圖3所示的一個(gè)限流單元由電阻R4、旁路電容C相并聯(lián) 構(gòu)成;限流單元的一端與若干個(gè)串聯(lián)基本放大電路的基準(zhǔn)脈沖信 號(hào)輸入端相連接,另一端接地。
串聯(lián)的若干個(gè)基本放大電路的基準(zhǔn)電壓經(jīng)隔離二極管D逐 級(jí)下降O. 5-0. 8V之間。
圖3所示若干個(gè)編碼單元和若干個(gè)基本放大電路依次串聯(lián)組 成的矩陣譯碼單元,輸出多個(gè)獨(dú)立的觸發(fā)脈沖,觸發(fā)相對(duì)應(yīng)的鎖 存器的工作狀態(tài)。
如圖2 (B)、圖3所示若干個(gè)基本放大電路串聯(lián)組成的矩陣譯 碼單元,可集成在一芯片上。
權(quán)利要求
1、一種編碼與譯碼電路,不需要中心時(shí)鐘頻率,在一基準(zhǔn)電壓下利用電阻限流限壓特性進(jìn)行編碼;矩陣譯碼器由若干個(gè)電阻、三極管、二極管組成若干個(gè)基本放大電路相串聯(lián)而成,輸出若干個(gè)觸發(fā)信號(hào),其特征在于包括至少一個(gè)編碼單元,產(chǎn)生基準(zhǔn)脈沖信號(hào);矩陣譯碼單元,將所述的基準(zhǔn)脈沖信號(hào)譯碼,輸出相對(duì)應(yīng)的觸發(fā)脈沖電壓。所述的編碼單元與矩陣譯碼單元相連接。
2、 根據(jù)權(quán)利要求1所述的一種編碼與譯碼電路,其特征在于 所述的編碼單元由若干組按鈕單元并聯(lián)組成,每組按鈕單元由電 阻和自復(fù)式按鈕串聯(lián)而成,并且每個(gè)按鈕單元的電阻阻值不等; 按鈕單元的一端與基準(zhǔn)電壓輸入端相連接;按鈕單元的另一端輸 出基準(zhǔn)脈沖信號(hào)。
3、 根據(jù)權(quán)利要求1所述的一種編碼與譯碼電路,其特征在J、 所述的矩陣譯碼單元由一個(gè)基準(zhǔn)脈沖信號(hào)輸入端、 一個(gè)限流單 兀、若干個(gè)基本放大電路相依次串聯(lián)組成。
4、 根據(jù)權(quán)利要求3所述的 一種編碼與譯碼電路,其特征在于 所述一個(gè)基準(zhǔn)脈沖信號(hào)輸入端與若干個(gè)串聯(lián)的基本放大電路的 基準(zhǔn)脈沖輸入端口相并聯(lián)。
5、根據(jù)權(quán)利要求3所述的一種編碼與譯碼電路,其特征在 于所述限流單元由-一個(gè)電容和一個(gè)電阻并聯(lián)而成,所述限流電路的一端與所述若干個(gè)串聯(lián)基本放大電路的基準(zhǔn)脈沖信號(hào)輸入 端相連接,另一端接地。
6、 根據(jù)權(quán)利要求3所述的一種編碼與譯碼電路,其特征在 于所述的基本放大電路由限流電阻Rl、補(bǔ)償電阻R2、 Ql為NPN 型三極管、Q2為PNP型三極管、隔離二極管D構(gòu)成;Rl的一端與基準(zhǔn)脈沖信號(hào)輸入端相連接,Rl的另一端與Ql基極相連接; Ql的集電極與Q2的基極、補(bǔ)償電阻R2的一端相連接;Q2的發(fā) 射極與基準(zhǔn)電壓輸入端相連接、又與補(bǔ)償電阻R2、隔離二極管D 的負(fù)極一端相連接;Q2集電極與R3的一端相連接,R3的另一 端輸出譯碼觸發(fā)信號(hào)。
7、 根據(jù)權(quán)利要求6所述的一種編碼與譯碼電路,其特征在 于串聯(lián)的若干個(gè)基本放大電路中的基準(zhǔn)電壓經(jīng)隔離二極管D逐 級(jí)下降0.5-0. 8V之間。
8、 根據(jù)權(quán)利要求6所述的一種編碼與譯碼電路,其特征在 于所述串聯(lián)的若干個(gè)基本放大電路組成的矩陣譯碼單元,可集 成在一芯片上。
全文摘要
本發(fā)明的一種編碼與譯碼電路,不需要中心時(shí)鐘頻率,在一基準(zhǔn)電壓下利用電阻限流限壓特性進(jìn)行編碼,所述的編碼單元由若干組按鈕單元并聯(lián)組成,每組按鈕單元由電阻和自復(fù)式按鈕串聯(lián)而成,并且每個(gè)按鈕單元的電阻阻值不等;矩陣譯碼器由若干個(gè)電阻、三極管、二極管組成的若干個(gè)基本放大電路相串聯(lián)而成,輸出若干個(gè)觸發(fā)信號(hào);所述一個(gè)基準(zhǔn)脈沖信號(hào)輸入端與若干個(gè)串聯(lián)基本放大電路的基準(zhǔn)脈沖信號(hào)輸入端口相并聯(lián);本發(fā)明的目的在于提供一種低功耗、零部件少、控制結(jié)構(gòu)簡(jiǎn)單、不受線路板布局、中心時(shí)鐘頻率偏移所影響,實(shí)施特別簡(jiǎn)單的一種編碼與譯碼器。
文檔編號(hào)H03M7/00GK101179276SQ20061014612
公開日2008年5月14日 申請(qǐng)日期2006年11月7日 優(yōu)先權(quán)日2006年11月7日
發(fā)明者魏興茂 申請(qǐng)人:魏興茂