專利名稱:Ad/da變換兼用裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種AD/DA變換兼用裝置。
背景技術(shù):
在光盤裝置中,聚焦處理和跟蹤處理等伺服處理一般通過數(shù)字處理進行(專利文獻1)。在用數(shù)字處理進行伺服處理時,需要將基于來自光拾取器的輸出信號而生成的FE(Focusing Error)信號或TE(tracking Error)信號等模擬信號變換為數(shù)字信號的AD變換器。另外,還需要將伺服處理后的結(jié)果的數(shù)字信號變換為用于光拾取器等控制的模擬信號的DA變換器。
圖4是表示具備AD變換器和DA變換器的伺服處理裝置的一般構(gòu)成例子的圖。伺服處理裝置100包括選擇器(selector)110、采樣保持電路111、AD變換器112、伺服處理電路113、DA變換器114、選擇器115和采樣保持電路116_1~116_n。
FE信號或TE信號等多種模擬信號(VIN1~VINn)被輸入到選擇器110。然后,從選擇器110輸出與選擇信號ADSEL對應(yīng)的一個模擬信號。從選擇器110輸出的模擬信號通過采樣保持電路111被輸入到AD變換器112。伺服處理電路113根據(jù)從AD變換器112輸出的數(shù)字信號,輸出用于進行聚焦處理或跟蹤處理等的數(shù)字信號。從伺服處理電路113輸出的數(shù)字信號由DA變換器114變換為模擬信號,輸入到選擇器115。然后,輸入到選擇器115的模擬信號根據(jù)選擇信號DASEL被輸出到采樣保持電路116_1~116_n中的任意一個。然后,根據(jù)從采樣保持電路116_1~116_n輸出的模擬信號(VO1~VOn)進行聚焦處理或跟蹤處理等。
作為AD變換器112,大多使用逐次比較型AD變換器。圖5是表示AD變換器為逐次比較型時的一般構(gòu)成例的圖。AD變換器112具備比較電路120、逐次比較寄存器121和DA變換器122。在AD變換器112中,將所輸入的模擬信號VIN、和逐次比較寄存器121中保存的數(shù)字信號基于DA變換器122而DA變換后的模擬信號,通過比較電路120進行大小比較,由此從最高位開始順次確定在逐次比較寄存器121中所保存的數(shù)字信號的值。而且,在最低位的確定結(jié)束后,逐次比較寄存器121中所保存的數(shù)字信號VADO成為將模擬信號VIN進行AD變換后的信號。
在伺服處理裝置100中,進行多個模擬信號(VIN1~VINn)的AD變換和用于得到多個模擬信號(VO1~VOn)的DA變換。因此,在伺服處理裝置100中,如圖6的時序圖所示,并行執(zhí)行AD變換處理和DA變換處理。在圖6的例子中,在根據(jù)時鐘CLK進行上升計數(shù)的CNT為“0”的時刻,輸出用于選擇模擬信號VIN1的選擇信號ADSEL。然后,在計數(shù)值CNT為“4”的時刻,復(fù)位信號ADRES變?yōu)楦唠娖剑鸫伪容^寄存器121的數(shù)字信號被設(shè)定為初始值(initial),開始基于伺服電路111的采樣。另外,在計數(shù)值CNT為“5”的時刻,采樣保持電路111保持模擬信號VIN1的值。之后,從計數(shù)值CNT為“6”的時刻,開始逐次比較寄存器121中所保存的數(shù)字信號的最高位(MSB)到最低位(LSB)的確定處理。然后,到最低位(LSB)為止的確定結(jié)束時,得到了將模擬信號VIN1進行AD變換后的數(shù)字信號VADO。
與該AD變換并行,在計數(shù)值CNT為“0”的時刻,伺服處理電路113開始輸出應(yīng)該輸出的數(shù)字信號作為模擬信號VO1。然后,在計數(shù)值CNT為“1”的時刻輸出用于輸出模擬信號VO1的選擇信號DASEL,開始基于采樣保持電路116_1的采樣。然后,在計數(shù)值CNT為“7”的時刻,采樣保持電路116_1保持模擬信號VO1。由此,得到了將從伺服處理電路113輸出的數(shù)字信號進行DA變換后的模擬信號VO1。
但是,當(dāng)設(shè)AD變換器112為逐次比較型時,伺服處理裝置100需要兩個DA變換器114、112。因此,增大了構(gòu)成伺服處理裝置100的電路的電路規(guī)模。鑒于此,公知的一種方法是在需要進行AD變換和DA變換二者時,通過將逐次比較型的AD變換器中所包含的DA變換器兼用為DA變換用,可以抑制電路規(guī)模的增大(專利文獻2)。
專利文獻1特開2002-25078號公報專利文獻2特開2003-224473號公報如上所述,在伺服處理裝置100中,執(zhí)行多個模擬信號(VIN1~VINn)的AD變換和用于得到多個模擬信號(VO1~VOn)的DA變換。因此,在這樣的伺服處理裝置100中,若使用專利文獻2所公開的AD/DA變換兼用裝置進行AD變換和DA變換,則不能并行地進行AD變換和DA變換。從而,例如將交替地反復(fù)執(zhí)行AD變換和DA變換,使得AD變換和DA變換需要的處理時間增長,導(dǎo)致聚焦處理或跟蹤處理等處理速度降低。
發(fā)明內(nèi)容
本發(fā)明鑒于上述問題而提出,其目的在于,提供一種可縮短處理時間的AD/DA變換兼用裝置。
為了達到上述目的,本發(fā)明的AD/DA變換兼用裝置,根據(jù)選擇AD變換或DA變換任意一方的變換選擇信號,對模擬輸入信號進行AD變換并輸出,或?qū)?shù)字輸入信號進行DA變換并輸出,具備輸入信號選擇電路,其從多個模擬輸入信號中,根據(jù)輸入選擇信號選擇任意一個模擬信號并輸出;輸入采樣保持電路,其對從所述輸入信號選擇電路輸出的所述模擬輸入信號進行采樣保持;DA變換器,其將數(shù)字信號變換為模擬信號并輸出;比較電路,其輸出比較信號,該比較信號表示從所述輸入采樣保持電路輸出的所述模擬輸入信號和從所述DA變換器輸出的所述模擬信號之間的大小關(guān)系;逐次比較寄存器,其根據(jù)從所述比較電路輸出的所述比較信號,逐次確定被保存的數(shù)字信號的各個位;選擇電路,其被輸入所述逐次比較寄存器中保存的所述數(shù)字信號、所述數(shù)字輸入信號、所述變換選擇信號,在所述變換選擇信號表示AD變換時,將所述逐次比較寄存器中保存的所述數(shù)字信號輸出到所述DA變換器,在所述變換選擇信號表示DA變換時,將所述數(shù)字輸入信號輸出到所述DA變換器;及控制部,其在所述變換選擇信號表示為DA變換時,輸出所述輸入選擇信號。
而且,所述比較電路在所述變換選擇信號表示DA變換時,將所述比較信號設(shè)定為規(guī)定電平。
并且,所述AD/DA變換兼用裝置還可以具有輸出采樣保持電路,其在所述變換選擇信號表示DA變換時,對從所述DA變換器輸出的所述模擬信號進行采樣保持;所述控制部可以在所述輸出采樣保持電路對所述模擬信號進行采樣的期間輸出所述控制信號。
另外,所述AD/DA變換兼用裝置具備多個所述輸出采樣保持電路,還具備輸出信號選擇電路,其根據(jù)輸出選擇信號將從所述DA變換器輸出的所述模擬信號輸出到多個所述輸出采樣保持電路中的任意一個。
發(fā)明效果本發(fā)明可提供一種能夠縮短處理時間的AD/DA變換兼用裝置。
圖1是表示本發(fā)明一個實施方式的AD/DA變換兼用裝置的構(gòu)成的圖。
圖2是表示比較電路的構(gòu)成例的圖。
圖3是表示AD/DA變換兼用裝置的AD/DA變換的動作例的時序圖。
圖4是表示具備AD變換器和DA變換器的伺服處理裝置的一般構(gòu)成例的圖。
圖5是表示設(shè)AD變換器為逐次比較型時的一般構(gòu)成例的圖。
圖6是表示AD變換和DA變換并行執(zhí)行時的動作例的時序圖。
圖中1-AD/DA變換兼用裝置,10-主時鐘生成電路,11-控制部,12-選擇器,13-采樣保持電路,14-比較電路,15-逐次比較寄存器,16-多路轉(zhuǎn)換器(multiplexer),17-DA變換器,18-選擇器,19_1~19_n-采樣保持電路,30-選擇器,31、32-開關(guān)電路。
具體實施例方式
==電路構(gòu)成==圖1是表示本發(fā)明一個實施方式的AD/DA變換兼用裝置的構(gòu)成的圖。AD/DA變換兼用裝置1兼具將FT信號或TE信號等模擬信號(VIN1~VINn)進行AD變換、輸出數(shù)字信號VADO的功能,和將用于聚焦處理或跟蹤處理的數(shù)字信號VDAI進行DA變換、輸出模擬信號(VO1~VOn)的功能。
AD/DA變換兼用裝置1包括主時鐘生成電路10、控制部11、選擇器12、采樣保持電路13、比較電路14、逐次比較寄存器15、多路變換器(MPX)16、DA變換器17、選擇器18和多個采樣保持電路19_1~19_n。
主時鐘生成電路10是用于生成規(guī)定頻率的主時鐘的電路。控制部11根據(jù)由主時鐘生成電路10輸出的主時鐘,輸出AD/DA變換兼用裝置1的動作所需要的時鐘CLK、變換選擇信號ADEN、復(fù)位信號ADRES、輸入選擇信號ADSEL和輸出選擇信號DASEL。
時鐘CLK例如是由倍頻電路等對主時鐘的頻率進行倍頻而得到的信號。變換選擇信號ADEN是在AD/DA變換兼用裝置1中,用于選擇進行AD變換或進行DA變換的信號。在本實施方式中,當(dāng)變換選擇信號ADEN為高電平時進行AD變換,當(dāng)為低電平時進行DA變換。復(fù)位信號ADRES是用于對逐次比較寄存器15中存儲的數(shù)字信號進行初始化的信號。在本實施方式中,當(dāng)復(fù)位信號ADRES為高電平時,逐次比較寄存器15被復(fù)位。另外,ADRES信號還兼用作對模擬信號(VIN1~VINn)進行采樣的控制信號。輸入選擇信號ADSEL是用于從多個模擬信號(VIN1~VINn)中選擇成為AD變換對象的一個模擬信號的信號。輸出選擇信號DASEL是用于選擇DA變換后的模擬信號的輸出目的地的信號。
另外,控制部11可使用用于生成時鐘CLK的倍頻電路、對時鐘CLK進行計數(shù)的計數(shù)電路、根據(jù)計數(shù)電路的輸出來輸出各信號ADEN、ADRES、ADSEL、DASEL的邏輯電路等構(gòu)成。此外,控制部11也可以通過處理器執(zhí)行存儲在存儲器中的程序而實現(xiàn)。
選擇器12(輸入信號選擇電路)是從所輸入的多個模擬信號(模擬輸入信號VIN1~VINn)中,選擇與輸入選擇信號ADSEL對應(yīng)的一個模擬信號并輸出的電路。另外,選擇器12例如可以使用n個傳輸門(transfer gate)構(gòu)成。
采樣保持電路13(輸入采樣保持電路)是對由選擇器12輸出的模擬信號進行采樣并保持的電路。另外,采樣保持電路13被輸入ADRES信號,在ADRES信號為高電平時,對從選擇器12輸出的模擬信號進行采樣。
比較電路14是對從采樣保持電路13輸出的模擬信號VIN和從DA變換器17輸出的模擬信號VDA進行大小比較,并輸出表示該結(jié)果的比較信號的電路。另外,比較電路4被輸入變換選擇信號ADEN,在變換選擇信號ADEN表示DA變換時,從比較電路14輸出的比較信號被規(guī)定為規(guī)定電平。
圖2是表示比較電路14的構(gòu)成例的圖。比較電路14具備比較器(comparator)30和開關(guān)電路31、32。比較器30的+輸入端子被輸入從采樣保持電路13輸出的模擬信號VIN,-輸入端子被輸入從DA變換器17輸出的模擬信號VDA。因此,在本實施方式中,從比較器30輸出的比較信號在模擬信號VIN比模擬信號VDA大時成為高電平,在比其小時成為低電平。開關(guān)電路31,其一端與比較器30的輸出端子連接,另一端與逐次比較寄存器15連接。在本實施方式中,開關(guān)電路31在變換選擇信號ADEN為高電平時接通,在低電平時斷開。開關(guān)電路32,其一端被施加表示高電平的電壓VH,另一端與逐次比較寄存器15連接。在本實施方式中,開關(guān)電路32在變換選擇信號ADEN為高電平時斷開,在低電平時接通。即,當(dāng)變換選擇信號ADEN表示AD變換時,開關(guān)電路31接通,開關(guān)電路32斷開,從比較器30輸出的模擬信號VIN、VDA的比較信號被輸出到逐次比較寄存器15。另一方面,當(dāng)變換選擇信號ADEN表示DA變換時,開關(guān)電路31斷開,開關(guān)電路32接通,與從比較器30輸出的模擬信號VIN、VDA的比較信號無關(guān),高電平信號被輸出到逐次比較寄存器15。另外,在變換選擇信號ADEN表示DA變換時,輸出到逐次比較寄存器15的信號如果為規(guī)定電平,則不限于高電平信號。例如也可以輸出接地電平的信號。
逐次比較寄存器15例如是保存8位數(shù)字信號的寄存器。保存在逐次比較寄存器15中的數(shù)字信號,例如在復(fù)位信號ADRES為高電平時,所有的位被復(fù)位為“0”(初始值)。然后,根據(jù)從比較電路14輸出的比較信號,從數(shù)字信號的最高位(MSB)順次確認(rèn)為“0”還是為“1”。
具體而言,首先僅將逐次比較寄存器15的數(shù)字信號的最高位(MSB)設(shè)定為“1”。然后,該數(shù)字信號由DA變換器17進行DA變換,輸出模擬信號VDA。此時,從比較電路14輸出的比較信號為高電平,即,如果模擬信號VIN比模擬信號VDA大,則確定最高位(MSB)為“1”。另一方面,如果從比較電路14輸出的比較信號為低電平,即模擬信號VIN比模擬信號VDA小,則將最高位(MSB)確定為“0”。然后,通過重復(fù)同樣的處理直至最低位(LSB)為止,存儲在逐次比較寄存器15中的數(shù)字信號成為將模擬信號VIN進行AD變換后的結(jié)果。
另外,逐次比較寄存器15中所存儲的數(shù)字信號的初始值,并不限于所有位為“0”的信號。例如,也可以是將所有位設(shè)定為“1”的信號,或最高位為“1”,余下的位為“0”的信號等。
多路轉(zhuǎn)換器16(選擇電路)根據(jù)變換選擇信號ADEN,選擇并輸出從逐次比較寄存器15輸出的數(shù)字信號VADO或成為DA變換的輸入信號的數(shù)字信號VDAI中的任意一方。具體而言,在變換選擇信號ADEN表示AD變換時,輸出數(shù)字信號VADO,當(dāng)表示DA變換時,輸出數(shù)字信號VDAI。
DA變換器17對從多路轉(zhuǎn)換器16輸出的數(shù)字信號進行DA變換并輸出模擬信號VDA。
選擇器18(輸出信號選擇電路)根據(jù)輸出選擇信號DASEL,將從DA轉(zhuǎn)換器17輸出的模擬信號VDA輸出到多個采樣保持電路19_1~19_n中的任意一個。另外,選擇器18例如可以使用n個傳輸門構(gòu)成。
采樣保持電路19_1~19_n(輸出保持電路)是對從選擇器18輸出的模擬信號進行采樣并保持的電路。
==動作說明==對AD變換和DA變換的動作進行說明。圖3是表示AD/DA變換兼用裝置1的AD/DA變換的動作例的時序圖。在初始狀態(tài)下,變換選擇信號ADEN表示DA變換(DA active),輸入選擇信號ADSEL表示未選擇任意一個模擬信號(VIN1~VINn)的狀態(tài),輸出選擇信號DASEL表示將模擬信號VDA輸出到采樣保持電路19_1的狀態(tài)。在該狀態(tài)下,多路轉(zhuǎn)換器16選擇并輸出數(shù)字信號VDAI。從DA變換器17輸出的模擬信號VDA通過選擇器18被輸出到采樣保持電路19_1。然后,采樣保持電路19_1進行采樣動作。并且,在計數(shù)值CNT為“5”的時刻,采樣保持電路19_1保持(holding)模擬信號VDA,將數(shù)字信號VDAI作為DA變換后的模擬信號VO1輸出。
與采樣保持電路19_1的采樣動作并行,在計數(shù)值CNT為“0”的時刻,輸入選擇信號ADSEL成為選擇模擬信號VIN1的狀態(tài)。與此同時,從選擇器12輸出模擬信號VIN1。然后,在計數(shù)值CNT為“5”的時刻,變換選擇信號ADEN成為表示AD變換的狀態(tài)(AD active),復(fù)位信號ADRES成為高電平。在復(fù)位信號ADRES為高電平時,逐次比較寄存器15中存儲的數(shù)字信號VADO被設(shè)定為初始值(initial),采樣保持電路13開始采樣動作。然后,在計數(shù)值CNT為“6”的時刻,復(fù)位信號ADRES成為低電平,采樣保持電路13保持(holding)模擬信號VIN1,作為對比較電路14的輸入信號VIN進行輸出。接著,從計數(shù)值CNT為“7”的時刻開始,從逐次比較寄存器15中保存的數(shù)字信號VADO的最高位(MSB)開始順次進行各個位的確定處理。然后,若在計數(shù)值CNT為“a”的時刻,數(shù)字信號VADO的最低位(LSB)的確定處理結(jié)束,則從逐次比較寄存器15輸出的數(shù)字信號VADO成為將模擬信號VINI1進行AD變換后的結(jié)果。
另外,從計數(shù)值CNT為“8”的時刻開始,成為下一個DA變換的輸入的數(shù)字信號VDAI被輸入到多路變換器16。然后,在計數(shù)值CNT為“b”的時刻,變換選擇信號ADEN成為表示DA變換的狀態(tài)(DA active)。由此,多路轉(zhuǎn)換器16選擇并輸出數(shù)字信號VDAI。接著,在計數(shù)值CNT為“c”的時刻,輸出選擇信號DASEL變化為將模擬信號VDA輸出到采樣保持電路19_2的狀態(tài)。由此,采樣保持電路19_2開始采樣動作。而且,在計數(shù)值CNT為“i”的時刻,采樣保持電路19_2保持(holding)模擬信號VDA,將數(shù)字信號VDAI作為DA變換后的模擬信號VO2輸出。
此外,若在計數(shù)值CNT為“b”的時刻,開始從多路轉(zhuǎn)換器16輸出數(shù)字信號VDAI,則從DA變換器17輸出的模擬信號VDA也變化。但是,由于在變換選擇信號ADEN為表示DA變換的狀態(tài)(DA active)時,比較電路14的輸出固定為規(guī)定電平(本實施方式中為高電平),而且,逐次比較數(shù)據(jù)被進行確定處理,所以,從逐次比較寄存器15輸出的數(shù)字信號VADO不變化。
這樣,在AD/DA變換兼用裝置1中,通過AD變換和DA變換交替反復(fù)進行,可進行多個模擬信號(VIN1~VINn)的AD變換和多個數(shù)字信號VDAI的DA變換。
以上,對本實施方式的AD/DA變換兼用裝置1進行了說明。如上所述,當(dāng)在AD/DA變換兼用裝置1中進行DA變換的期間,選擇下一個被AD變換的模擬信號。因此,在DA變換結(jié)束、開始AD變換時,可以立即對模擬信號采樣/保持(holding)。從而,與單純地串聯(lián)執(zhí)行AD變換和DA變換的情況相比,可以縮短AD變換和DA變換所需要的總時間。而且,通過在需要AD變換器和DA變換器的伺服裝置等中使用AD/DA變換兼用裝置1,可不必設(shè)置DA變換專用的DA變換器,從而能夠抑制電路規(guī)模的增大。
另外,在本實施方式中,當(dāng)變換選擇信號ADEN成為表示AD變換狀態(tài)(AD active)之后,對模擬信號進行了采樣/保持(holding),也可以在進行DA變換的期間,對模擬信號進行采樣/保持(holding)。同樣,對于存儲在逐次比較寄存器15中的數(shù)字信號VADO的初始化而言,也可以在進行DA變換的期間進行。由此,通過在DA變換中進行模擬信號的采樣/保持(holding)或逐次比較寄存器15的初始化,可進一步縮短處理時間。
而且,當(dāng)在AD/DA變換兼用裝置1中進行DA變換的期間,從比較電路14輸出的比較信號被固定為規(guī)定電平,而且,逐次比較數(shù)據(jù)被進行確定處理。因此,即使從DA變換器17輸出的模擬信號VDA發(fā)生了變化,也可以保持作為之前的AD變換結(jié)果的數(shù)字信號VADO。因此,在DA變換中,不會對使用數(shù)字信號VADO進行處理的伺服處理電路等帶來影響。
并且,在AD/DA變換兼用裝置1中,由選擇器12可以選擇多個模擬信號(VIN1~VINn)。而且,在進行DA變換的期間,根據(jù)輸入選擇信號ADSEL開始下一個被AD變換的模擬信號的輸出。因此,通過在伺服處理裝置等需要對多個模擬信號進行AD變換的裝置中使用AD/DA變換兼用裝置1,可以縮短AD變換和DA變換所需要的總時間。
另外,在AD/DA變換兼用裝置1中設(shè)置有采樣保持電路19_1~19_n,其采樣并保持將數(shù)字信號VDAI進行DA變換后的模擬信號VDA。而且,AD/DA變換兼用裝置1中,在DA變換后的模擬信號VDA被采樣保持電路19_1~19_n采樣的期間,選擇了下一個進行AD變換的模擬信號。由此,可以有效利用模擬信號VDA的采樣所需要的時間,縮短AD變換和DA變換所需要的總時間。
此外,在AD/DA變換兼用裝置1中,由選擇器18可以選擇模擬信號VDA的輸出目的地。因此,可以應(yīng)用在需要將DA變換后的模擬信號輸出到多個控制電路等的伺服處理裝置等。
另外,上述實施例是便于理解本發(fā)明的實施例,本發(fā)明并不局限于此進行解釋。本發(fā)明在不脫離其主旨的范圍內(nèi)可以進行變更、改進,本發(fā)明也包括這些等價的變化。
權(quán)利要求
1.一種AD/DA變換兼用裝置,根據(jù)選擇AD變換或DA變換中任意一方的變換選擇信號,對模擬輸入信號進行AD變換并輸出,或?qū)?shù)字輸入信號進行DA變換并輸出,具備輸入信號選擇電路,其從多個模擬輸入信號中,根據(jù)輸入選擇信號選擇任意一個模擬信號并輸出;輸入采樣保持電路,其對從所述輸入信號選擇電路輸出的所述模擬輸入信號進行采樣保持;DA變換器,其將數(shù)字信號變換為模擬信號并輸出;比較電路,其輸出比較信號,該比較信號表示從所述輸入采樣保持電路輸出的所述模擬輸入信號和從所述DA變換器輸出的所述模擬信號之間的大小關(guān)系;逐次比較寄存器,其根據(jù)從所述比較電路輸出的所述比較信號,逐次確定被保存的數(shù)字信號的各個位;選擇電路,其被輸入所述逐次比較寄存器中保存的所述數(shù)字信號、所述數(shù)字輸入信號、所述變換選擇信號,在所述變換選擇信號表示AD變換時,將所述逐次比較寄存器中保存的所述數(shù)字信號輸出到所述DA變換器,在所述變換選擇信號表示DA變換時,將所述數(shù)字輸入信號輸出到所述DA變換器;及控制部,其在所述變換選擇信號表示DA變換時,輸出所述輸入選擇信號。
2.根據(jù)權(quán)利要求1所述的AD/DA變換兼用裝置,其特征在于,所述比較電路在所述變換選擇信號表示DA變換時,將所述比較信號設(shè)定為規(guī)定電平。
3.根據(jù)權(quán)利要求1或2所述的AD/DA變換兼用裝置,其特征在于,還可以具有在所述變換選擇信號表示DA變換時,對從所述DA變換器輸出的所述模擬信號進行采樣保持的輸出采樣保持電路,所述控制部可以在所述輸出采樣保持電路對所述模擬信號進行采樣的期間,輸出所述控制信號。
4.根據(jù)權(quán)利要求3所述的AD/DA變換兼用裝置,其特征在于,具備多個所述輸出采樣保持電路,還具備輸出信號選擇電路,其根據(jù)輸出選擇信號,將從所述DA變換器輸出的所述模擬信號輸出到多個所述輸出采樣保持電路中的任意一個。
全文摘要
AD/DA變換兼用裝置,具備輸入信號選擇電路,從多個模擬輸入信號中根據(jù)輸入選擇信號選擇任一模擬信號并輸出;輸入采樣保持電路;DA變換器;比較電路,輸出表示輸入采樣保持電路輸出的模擬輸入信號和從DA變換器輸出的模擬信號的大小關(guān)系的比較信號;逐次比較寄存器,根據(jù)比較電路輸出的比較信號,逐次確定被保存的數(shù)字信號的各個位;選擇電路,被輸入逐次比較寄存器保存的數(shù)字信號、數(shù)字輸入信號、變換選擇信號,變換選擇信號表示AD變換時,將逐次比較寄存器中保存的數(shù)字信號輸出到DA變換器,變換選擇信號表示DA變換時,將數(shù)字輸入信號輸出到DA變換器;控制部,在變換選擇信號表示DA變換時輸出輸入選擇信號。
文檔編號H03M1/02GK101093997SQ200710110150
公開日2007年12月26日 申請日期2007年6月18日 優(yōu)先權(quán)日2006年6月21日
發(fā)明者早川泰正, 吉田昭, 河合多一郎 申請人:三洋電機株式會社