專利名稱:液晶驅動器電路和驅動包括它的液晶顯示器件的方法
技術領域:
本發(fā)明涉及一種液晶驅動器電路、包括它的液晶顯示器件、和驅 動該液晶顯示器件的方法。
背景技術:
最近的液晶顯示器件被設計成包括大尺寸屏幕并具有高分辨率。由大尺寸屏幕導致的配線長度增加導致增加了配線延遲時間。此 外,高分辨率導致驅動器頻率較高。這導致液晶顯示器件中使用的柵極驅動器的數(shù)量增加,最終導致施加在柵極驅動器上的負載增加。鑒于上述問題,日本公開專利申請No.ll-25卯50 (1999年9月公開)提出了一種延遲單元,其用于延遲設置在用于紅色、綠色和藍色 的顯示數(shù)據(jù)的比特之間的信號傳輸時序。圖1是在現(xiàn)有液晶驅動器電路中運行的用于驅動液晶顯示器件的 控制信號的時序圖。如圖1中所示,從液晶顯示電路中裝備的時序控制器傳輸?shù)綎艠O 驅動器的信號包括,例如,開始脈沖(VSP)信號、輸出使能(VOE) 信號和時鐘(VCK)信號,作為用于控制柵極驅動器的柵極信號。如圖1中所示,在現(xiàn)有液晶驅動器電路中,輸出使能(VOE)信 號與時鐘(VCK)信號同步。液晶驅動器電路包括彼此級聯(lián)連接的多個柵極驅動器。第一柵極驅動器,S卩,設置在柵極驅動器中最上游的柵極驅動器輸出柵極信號 V0UT1,第二柵極驅動器,即相鄰第一柵極驅動器設置的柵極驅動器輸出柵極信號VOUT2,且第三柵極驅動器,即相鄰第二柵極驅動器設 置的柵極驅動器輸出柵極信號VOUT3。當輸出使能(VOE)信號下降 時,每個柵極信號VOUTl, VOUT2和VOUT3都上升。上述公開專利中提出的延遲單元涉及到下述問題,即沒有考慮柵 極信號傳輸?shù)臅r序,導致給柵極驅動器施加較重的負載。此夕卜,因為在圖1的時序圖中輸出使能(VOE)信號和時鐘(VCK) 信號同時上升,所以因為輸出使能(VOE)信號和時鐘(VCK)信號 同時上升,邏輯負載同時施加在柵極驅動器上。結果,導致了一個問 題,即在柵極驅動器上施加較重的負載,導致電源波動增加。發(fā)明內容鑒于現(xiàn)有技術中的上述問題,本發(fā)明的典型目的是提供一種液晶 驅動器電路、包括其的液晶顯示器件,和驅動液晶顯示器件的方法, 它們都能夠減小邏輯電源波動。在本發(fā)明的第一典型方面中,提供了一種液晶驅動器電路,其包 括從其發(fā)射至少兩個控制信號的時序控制器、和從時序控制器接收控 制信號的至少兩個柵極驅動器,其特征在于控制所述控制信號,使得 其信號電平不同時變化。在本發(fā)明的第二典型方面中,提供了一種液晶顯示器件,其包括 上述的液晶驅動器電路和液晶面板,其中液晶顯示面板從用于其操作 的柵極驅動器接收柵極控制信號。在本發(fā)明的第三典型方面中,提供了一種驅動包括液晶驅動器電 路和液晶顯示面板的液晶顯示器件的方法,液晶驅動器電路包括從其發(fā)射至少兩個控制信號的時序控制器、和接收控制信號并向液晶顯示 面板輸出柵極控制信號的至少兩個柵極驅動器,該方法包括(a)在 時序控制器中產(chǎn)生至少兩個控制信號,(b)相對于其余控制信號的信 號電平變化時的時序,改變控制信號中的至少其中之一的信號電平變 化時的時序,和(C)將控制信號從液晶驅動器電路傳輸?shù)揭壕э@示面 板。本發(fā)明的上述和其他目的和有利特征將從下面參照附圖的描述變 得顯而易見,其中在整個附圖中相同的參考字符表示相同或相似的部 件。
圖1是在現(xiàn)有液晶驅動器電路中運行的用于驅動液晶顯示器件的 控制信號的時序圖;圖2是依照本發(fā)明第一典型實施例的液晶驅動器電路的框圖;圖3是在依照本發(fā)明第一典型實施例的液晶驅動器電路中運行的 控制信號的時序圖;圖4是依照本發(fā)明第一典型實施例的包含液晶驅動器電路的液晶 顯示器件的框圖;圖5是依照本發(fā)明第一典型實施例的第一變形例的液晶驅動器電 路的框圖-,圖6是依照本發(fā)明第一典型實施例的第二變形例的液晶驅動器電口々iVi 4"n n^1 W 口、J低図;圖7是依照本發(fā)明第一典型實施例的第三變形例的液晶驅動器電 路的框圖;圖8是依照本發(fā)明第二典型實施例的液晶驅動器電路的框圖; 圖9是依照本發(fā)明第二典型實施例的第一變形例的液晶驅動器電 路的框圖;圖IO是依照本發(fā)明第二典型實施例的第二變形例的液晶驅動器電 路的框圖;圖ll是依照本發(fā)明第二典型實施例的第三變形例的液晶驅動器電 路的框圖;圖12是依照本發(fā)明第三典型實施例的液晶驅動器電路的框圖; 圖13是依照本發(fā)明第四典型實施例的液晶驅動器電路的框圖;圖14是依照本發(fā)明第四典型實施例的第一變形例的液晶驅動器電 路的框圖;圖15是依照本發(fā)明第四典型實施例的第二變形例的液晶驅動器電 路的框圖;圖16是依照本發(fā)明第四典型實施例的第三變形例的液晶驅動器電 路的框圖。
具體實施方式
下面將參照附圖解釋依照本發(fā)明的典型實施例。[第一典型實施例]圖2是依照本發(fā)明第一典型實施例的液晶驅動器電路100的框圖。如圖2中所示,依照本發(fā)明第一典型實施例的液晶驅動器電路100 由時序控制器1和多個柵極驅動器2A到2N構成。每個柵極驅動器2A到2 (N-l)通過信號線6與其下游緊挨著設 置的柵極驅動器電氣連接。就是說,柵極驅動器2A到2N彼此電氣級 聯(lián)連接。時序控制器1包括第一信號產(chǎn)生器15A、第二信號產(chǎn)生器15B、 信號調整電路4A和延遲電路4B。第一信號產(chǎn)生器15A與信號調整電路4A電氣連接,信號調整電 路4A通過信號線7與第一柵極驅動器2A電氣連接。這里,第一柵極 驅動器2A表示在柵極驅動器2A到2N中設置在最上游的柵極驅動器。第二信號產(chǎn)生器15B與延遲電路4B電氣連接,延遲電路4B通過 信號線7與第一柵極驅動器2A電氣連接。第一信號產(chǎn)生器15A產(chǎn)生均作為柵極控制信號的開始脈沖(VSP) 信號和輸出使能(VOE)信號,并將這些信號輸出到信號調整電路4A。第二信號產(chǎn)生器15B產(chǎn)生作為柵極控制信號的時鐘(VCK)信號, 并將時鐘(VCK)信號輸出到延遲電路4B。如之后參照圖3所述的,第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP) 信號和輸出使能(VOE)信號,且相對于從第一信號產(chǎn)生器15A接收 的輸出使能(VOE)信號的信號電平下降時的時序,信號調整電路4A 將從第一信號產(chǎn)生器15A接收的開始脈沖(VSP)信號的信號電平下 降時的時序設定為早Ata或晚Atb,由此確保這些時序彼此不一致。如后面參照圖3所述的,第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK) 信號,相對于輸出使能(VOE)信號的信號電平上升時的時序,延遲 電路4B將從第二信號產(chǎn)生器15B接收的時鐘(VCK)信號的信號電平 上升時的時序延遲Atc。第一柵極驅動器2A通過信號線6將從時序控制器1接收的柵極控 制信號(即開始脈沖(VSP)信號、輸出使能(VOE)信號、和時鐘(VCK) 信號)傳輸?shù)降诙艠O驅動器2B。然而,第二柵極驅動器2B通過信 號線6將從第一柵極驅動器2A接收的柵極控制信號傳輸?shù)降谌龞艠O驅 動器2C。以同樣的方式,柵極驅動器2M (A<M<N)通過信號線6將 從柵極驅動器2(M-1)接收的柵極控制信號傳輸?shù)綎艠O驅動器2(M+1)。每個柵極驅動器2A到2N都在接收到的柵極控制信號所確定的時 序將作為驅動信號的柵極信號VOUT傳輸?shù)胶竺嫠龅囊壕姘?10(見圖4)。例如,每個信號調整電路4A和延遲電路4B都由延遲線構成。時序控制器1和柵極驅動器2A到2N共同地從電源16接收電力 用于其工作。圖3是在依照該第一典型實施例的液晶驅動器電路100中運行的 控制信號的時序圖。如上所述,第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號和輸 出使能(VOE)信號。開始脈沖(VSP)信號和輸出使能(VOE)信號 被從第一信號產(chǎn)生器15A傳輸?shù)叫盘栒{整電路4A。例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序早Ata??蛇x擇 地,例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序晚Atb。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號。時鐘(VCK)信號 被從第二信號產(chǎn)生器15B傳輸?shù)窖舆t電路4B。第一信號產(chǎn)生器15A通過信號線7K向延遲電路4B傳輸一信號, 該信號表示輸出使能(VOE)信號上升時的時序。如圖3中所示,相對于輸出使能(VOE)信號的時序,時序控制 器1中安裝的延遲電路4B給予時鐘(VCK)信號的時序一延遲時間Atc。具體地說,如圖3中所示,相對于輸出使能(VOE)信號上升時 的時序,延遲電路4B將時鐘(VCK)信號上升時的時序延遲Atc。然后,開始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK) 信號被通過信號線7從時序控制器1傳輸?shù)降谝粬艠O驅動器2A。然后,第一柵極驅動器2A根據(jù)接收到的柵極控制信號(開始脈沖 (VSP)信號、輸出使能(VOE)信號和時鐘(VCK)信號)輸出柵極 信號V0UT1。然后,第一柵極驅動器2A通過信號線6向第二柵極驅動器2B輸 出柵極控制信號。接收柵極控制信號時,第二柵極驅動器2B根據(jù)接收到的柵極控制 信號輸出柵極信號VOUTl。以同樣的方式,從其上游緊挨著設置的柵極驅動器接收柵極控制 信號時,柵極驅動器2M (A<M<N)根據(jù)接收到的柵極控制信號輸出 柵極信號VOUTM,并且之后,將柵極控制信號傳輸?shù)狡湎掠尉o挨著設 置的柵極驅動器2 (M+l)。當輸出使能(VOE)信號下降時,每個柵極信號VOUT1到VOUTN上升。因為相對于輸出使能(VOE)信號延遲了時鐘(VCK)信號,所 以時鐘(VCK)信號和輸出使能(VOE)信號被以彼此不同的時序輸 入到柵極驅動器2A到2N。這確保,盡管在上述相關液晶驅動器電路 中負載在一時間被施加在柵極驅動器上,但負載被以不同的時序部分 地施加在柵極驅動器2A到2N上。如上所述,時序控制器1產(chǎn)生開始脈沖(VSP)信號和輸出使能 (VOE)信號,例如,使得開始脈沖(VSP)信號的信號電平下降時的時序比輸出使能(VOE)信號下降時的時序早Ata。可選擇地,時序控 制器1產(chǎn)生開始脈沖(VSP)信號和輸出使能(VOE)信號,例如,使 得開始脈沖(VSP)信號的信號電平下降時的時序比輸出使能(VOE) 信號下降時的時序晚Atb。因而,開始脈沖(VSP)信號的信號電平下降時的時序與輸出使 能(VOE)信號下降時的時序不一致。當開始脈沖(VSP)信號的信號電平下降時的時序被設定為比輸 出使能(VOE)信號下降時的時序晚Atb時,優(yōu)選地Atb與Atc不一致。 例如,優(yōu)選地Atb大于Atb (Atb>Atb)。這確保了開始脈沖(VSP)信 號的信號電平下降時的時序、輸出使能(VOE)信號下降時的時序、 和時鐘(VCK)信號的信號電平下降時的時序彼此不一致。圖4是依照本發(fā)明第一典型實施例的包含液晶驅動器電路100的 液晶顯示器件150的框圖。如圖4中所示,液晶顯示器件150由液晶驅動器電路100和液晶 面板110構成。液晶面板110根據(jù)從柵極驅動器2A到2N接收的柵極信號VOUT1 到VOUTN、和從源極驅動器IOA到10N (見圖13)接收的源極信號 S0UT1到SOUTN來顯示圖像。如上所述,除了從液晶驅動器電路100接收柵極信號V0UT1到 VOUTN和源極信號S0UT1到SOUTN之外,液晶面板110具有與現(xiàn) 有液晶面板相同的結構。在依照第一典型實施例的液晶驅動器電路100中,相對于輸出使 能(VOE)信號上升時的時序,時鐘信號(VCK)信號上升時的時序被延遲電路4B延遲了Atc,此外,時序控制器l產(chǎn)生開始脈沖(VSP) 信號和輸出使能(VOE)信號,例如,使得開始脈沖(VSP)信號的信 號電平下降時的時序比輸出使能(VOE)信號下降時的時序早Ata或晚 Atb。因而,開始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK) 信號的信號電平不同時變化。這帶來了下面的優(yōu)點。第一個優(yōu)點是可減小邏輯電源波動。這是因為控制信號彼此的時序偏離使得邏輯輸入信號的時序彼此 偏離,最終導致分散了由鎖存驅動產(chǎn)生的瞬時電流。第二個優(yōu)點是可減小電力消耗。如第一個優(yōu)點上面所述的電源波動的減小使得電源具有減小的容 量。結果,因為可利用用于電源的部件作為低電流部件,所以可減小 電源電路中電力的損耗,導致電力消耗的減小。第三個優(yōu)點是可選擇最佳的控制信號時序,以服從用于定義控制 信號輸入進柵極驅動器的時序的標準。這是因為可通過使時序彼此偏離來調整控制信號輸入進柵極驅動 器的時序,不管是否受由配線延遲施加的影響。第四個優(yōu)點是可建立對EMI的反措施。這是因為減小了邏輯電源波動。在第一典型實施例中,延遲電路4由延遲線構成。延遲電路4的 結構不限于延遲線。例如,僅在通過其傳輸特定控制信號(例如時鐘(VCK)信號) 的信號傳輸通路中增加控制信號發(fā)生器中裝備的緩沖器電路的數(shù)量, 該控制信號發(fā)生器被裝備于時序控制器1中并從其向信號線7輸出控 制信號,在該情形中,該特定控制信號相對于其他控制信號被延遲。在該情形中,延遲電路4由附加的緩沖器電路構成。例如,假定緩沖器電路的標準數(shù)量是六個,且增加的緩沖器電路的數(shù)量是三個,則延遲電路4由附加的三個緩沖器電路構成。作為選擇,僅在通過其傳輸特定控制信號(例如時鐘(VCK)信 號)的信號傳輸通路中減小上述緩沖器電路的數(shù)量,在該情形中,該 特定控制信號比其他控制信號傳輸?shù)迷?。作為選擇,在傳輸除特定控制信號(例如時鐘(VCK)信號)之 外的其他控制信號的信號傳輸通路中,增加上述緩沖器電路的數(shù)量, 在該情形中,該特定控制信號比其他控制信號傳輸?shù)迷?。在上述第一典型實施例中,相對于輸出使?VOE)信號下降時 的時序,時序控制器1改變開始脈沖(VSP)信號的信號電平下降時的 時序。作為選擇,相對于開始脈沖(VSP)信號的信號電平下降時的時 序,時序控制器1改變了輸出使能(VOE)信號下降時的時序。簡要 地說,相對于其余控制信號下降時的時序,時序控制器1改變了控制 信號之一下降時的時序。在上述第一典型實施例中,相對于輸出使能(VOE)信號上升時 的時序,延遲電路4B將時鐘(VCK)信號上升時的時序延遲了Atc。 相反,延遲電路4B可被設計成相對于時鐘(VCK)信號延遲輸出使能 (VOE)信號。作為選擇,延遲電路4B可被設計成相對于其余控制信號延遲任意 兩個或多個控制信號。[第一典型實施例的第一變形例]圖5是依照本發(fā)明第一典型實施例的第一變形例的液晶驅動器電路120的框圖。盡管在第一典型實施例中延遲電路4B被裝備在時序控制器1中, 但在第一變形例中,每個柵極驅動器2A到2N被設計成其中包括延遲 電路4B,如圖5中所示。第一變形例與第一典型實施例結構上不同在于,延遲電路4B被裝 備在每個柵極驅動器2A到2N中,而不是在時序控制器l中,除此之 外,第一變形例與第一典型實施例在結構上相同。因而,與第一典型 實施例對應的部件或元件提供了相同的參考標記,并以與第一實施例 中相應的部件或元件相同的方式工作,除非下面另有說明。在第一柵極驅動器2A根據(jù)從時序控制器1接收到的時鐘(VCK) 信號產(chǎn)生并輸出柵極信號V0UT1之前,第一個柵極驅動器2A中裝備 的延遲電路4B延遲從時序控制器1接收到的時鐘(VCK)信號。在第 二柵極驅動器2B根據(jù)從第一柵極驅動器2A接收到的時鐘(VCK)信 號產(chǎn)生并輸出柵極信號VOUT2之前,第二柵極驅動器2B中裝備的延 遲電路4B延遲從第一柵極驅動器2A接收到的時鐘(VCK)信號。因 而,在柵極驅動器2M根據(jù)從柵極驅動器2(M-1)接收到的時鐘(VCK) 信號產(chǎn)生并輸出柵極信號VOUTM之前,柵極驅動器2M (A2M《N) 中裝備的延遲電路4B延遲從時序控制器1或柵極驅動器2 (M-l)接 收到的時鐘(VCK)信號。每個柵極驅動器2A到2N都被設計成包括柵極信號產(chǎn)生器17,其 產(chǎn)生柵極信號VOUT并將其輸出到液晶面板110 (見圖4)。在每個柵極驅動器2A到2N中,在通過其傳輸時鐘(VCK)信號的信號傳輸通路中,延遲電路4B被設置在柵極信號產(chǎn)生器17的上游。 具體地說,每個柵極驅動器2A到2N都從時序控制器1或在其上游緊 挨著設置的柵極驅動器接收時鐘(VCK)信號,根據(jù)接收到的時鐘 (VCK)信號傳輸柵極信號VOUT,并將時鐘(VCK)信號傳輸?shù)皆?下游緊挨著設置的柵極驅動器。如圖5中所示,第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號 和輸出使能(VOE)信號。開始脈沖(VSP)信號和輸出使能(VOE) 信號被從第一信號產(chǎn)生器15A傳輸?shù)叫盘栒{整電路4A。例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序早Ata??蛇x擇 地,例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序晚Atb。然后,開始脈沖(VSP)信號和輸出使能(VOE)信號被通過信 號線7A從信號調整電路4A傳輸?shù)降谝粬艠O驅動器2A中裝備的柵極 信號產(chǎn)生器17。在輸出柵極信號VOUT1之后,柵極信號產(chǎn)生器17通過信號線6A 將開始脈沖(VSP)信號和輸出使能(VOE)信號傳輸?shù)降诙艠O驅動 器2B中裝備的柵極信號產(chǎn)生器17。以同樣的方式,柵極驅動器2B到2 (N-l)中裝備的每個柵極信 號產(chǎn)生器17從在其上游緊挨著設置的柵極驅動器接收開始脈沖(VSP) 信號和輸出使能(VOE)信號,并在輸出柵極信號VOUT1之后將這些 信號輸出到在其下游緊挨著設置的柵極驅動器。因而,開始脈沖(VSP)信號和輸出使能(VOE)信號從不會通 過每個柵極驅動器2A到2N中裝備的延遲電路4B。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號,并通過信號線7B 將時鐘(VCK)信號傳輸?shù)降谝粬艠O驅動器2A中裝備的延遲電路4B。相對于輸出使能(VOE)信號上升時的時序,第一柵極驅動器2A 中裝備的延遲電路4B將時鐘(VCK)信號上升時的時序延遲了Atc, 如圖3中所示。然后,延遲電路4B通過信號線6B將被延遲的時鐘(VCK)信號 傳輸?shù)降谝粬艠O驅動器2A中裝備的柵極信號產(chǎn)生器17。第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17根據(jù)接收到的時 鐘(VCK)信號傳輸柵極信號V0UT1。然后,第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17通過信號 線6B將時鐘(VCK)信號傳輸?shù)降诙艠O驅動器2B中裝備的延遲電 路4B。與第一柵極驅動器2A中裝備的延遲電路4B類似,第二柵極驅動 器2B中裝備的延遲電路4B延遲了接收到的時鐘(VCK)信號,且與 第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17類似,柵極驅動器2B 輸出柵極信號VOUT2。然后,第二柵極驅動器2B中裝備的柵極信號 產(chǎn)生器17通過信號線6B將時鐘(VCK)信號傳輸?shù)降谌龞艠O驅動器 2C中裝備的延遲電路4B。在每個柵極驅動器2A到2N中都進行下述步驟,即從在其上游緊 挨著設置的柵極驅動器接收時鐘(VCK)信號、根據(jù)接收到的時鐘 (VCK)信號輸出柵極信號VOUT、和將時鐘(VCK)信號傳輸?shù)皆?其下游緊挨著設置的柵極驅動器。盡管開始脈沖(VSP)信號和輸出使能(VOE)信號僅通過柵極 驅動器2A到2N中裝備的柵極信號產(chǎn)生器17,時鐘(VCK)信號通過 柵極驅動器2A和2N中裝備的延遲電路4B和柵極信號產(chǎn)生器17兩者。第一典型實施例的第一變形例提供了與由前述第一典型實施例提 供的相同的優(yōu)點。此外,依照第一典型實施例的第一變形例,在彼此電氣級聯(lián)連接 的柵極驅動器2A到2N中,越設置在下游的柵極驅動器中延遲時間Atc 越大。具體地說,例如,運行通過第一柵極驅動器2A的時鐘(VCK) 信號具有延遲時間Atc,運行通過第二柵極驅動器2B的時鐘(VCK) 信號具有延遲時間2Atc,運行通過第三柵極驅動器2C的時鐘(VCK) 信號具有延遲時間3Atc。依照第一典型實施例的第一變形例的液晶驅動器電路120被設計 成包括通過其傳輸開始脈沖(VSP)信號和輸出使能(VOE)信號的信 號線6A和7A、以及通過其傳輸時鐘(VCK)信號的信號線6B和7B。 可選擇地,代替信號線6A, 7A, 6B和7B,液晶驅動器電路120被設 計成包括單個信號線,從而該信號線將時序控制器1和第一柵極驅動 器2A彼此電氣連接,并將彼此相鄰設置的柵極驅動器電氣連接,在該 情形中,開始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK) 信號被通過該單個信號線傳輸,但只有時鐘(VCK)信號被延遲電路 4B延遲,開始脈沖(VSP)信號和輸出使能(VOE)信號沒有被延遲 電路4B延遲。上述內容可應用于后述的典型實施例,其變形例包括用于傳輸開 始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK)信號的多 個信號線。[第一典型實施例的第二變形例]圖6是依照本發(fā)明第一典型實施例的第二變形例的液晶驅動器電路130的框圖。盡管在第一變形例中延遲電路4B裝備在所有的柵極驅動器2A到 2N中,但在第二變形例中,延遲電路4B僅裝備在第一柵極驅動器2A 中,如圖6中所示。第二變形例與第一變形例結構上不同在于,延遲電路4B僅裝備在 第一柵極驅動器2A中,除此之外,第二變形例與第一變形例在結構上 相同。因而,與第一變形例對應的部件或元件提供了相同的參考標記, 并以與第一個實施例中相應的部件或元件相同的方式工作,除非下面 另有說明。在裝備在第一柵極驅動器2A中的柵極信號產(chǎn)生器17在根據(jù)從時 序控制器1接收到的時鐘(VCK)信號產(chǎn)生并輸出柵極信號V0UT1之 前,裝備在第一柵極驅動器2A中的延遲電路4B將從時序控制器1接 收到的時鐘(VCK)信號延遲。每個柵極驅動器2A到2N都從時序控制器1或在其上游緊挨著設 置的柵極驅動器接收時鐘(VCK)信號,根據(jù)接收到的時鐘(VCK) 信號傳輸柵極信號VOUT,并將時鐘(VCK)信號傳輸?shù)皆谄湎掠尉o 挨著設置的柵極驅動器。如圖6中所示,第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號 和輸出使能(VOE)信號。開始脈沖(VSP)信號和輸出使能(VOE) 信號被從第一信號產(chǎn)生器15A傳輸?shù)叫盘栒{整電路4A。例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降時的時序設定為比輸出使能(VOE)信號下降時的時序早Ata??蛇x擇 地,例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序晚Atb。然后,開始脈沖(VSP)信號和輸出使能(VOE)信號被通過信 號線7A從信號調整電路4A傳輸?shù)降谝粬艠O驅動器2A中裝備的柵極 信號產(chǎn)生器17。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號,并通過信號線7B 將時鐘(VCK)信號傳輸?shù)降谝粬艠O驅動器2A中裝備的延遲電路4B。相對于輸出使能(VOE)信號上升時的時序,第一柵極驅動器2A 中裝備的延遲電路4B將時鐘(VCK)信號上升時的時序延遲了Atc, 如圖3中所示。然后,延遲電路4B通過信號線6B將被延遲的時鐘(VCK)信號 傳輸?shù)降谝粬艠O驅動器2A中裝備的柵極信號產(chǎn)生器17。第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17根據(jù)接收到的時 鐘(VCK)信號傳輸柵極信號V0UT1。在輸出柵極信號V0UT1之后,第一柵極驅動器2A中裝備的柵極 信號產(chǎn)生器17通過信號線6C將開始脈沖(VSP)信號、輸出使能(VOE) 信號和時鐘(VCK)信號傳輸?shù)降诙艠O驅動器2B中裝備的柵極信號 產(chǎn)生器17。然后,第二柵極驅動器2B中裝備的柵極信號產(chǎn)生器17根據(jù)接收 到的柵極控制信號傳輸柵極信號VOUT2。在輸出柵極信號VOUT2之后,第二柵極驅動器2B中裝備的柵極信號產(chǎn)生器17通過信號線6C將開始脈沖(VSP)信號、輸出使能(VOE) 信號和時鐘(VCK)信號傳輸?shù)降谌龞艠O驅動器2C中裝備的柵極信號 產(chǎn)生器17。以同樣的方式,裝備在柵極驅動器2B到2 (N-l)中的每個柵極 信號產(chǎn)生器17都從在其上游緊挨著設置的柵極驅動器接收開始脈沖 (VSP)信號、輸出使能(VOE)信號和時鐘(VCK)信號,根據(jù)接收 到的柵極控制信號輸出柵極信號VOUT,并在輸出柵極信號VOUT之 后將柵極控制信號輸出到在其下游緊挨著設置的柵極驅動器中裝備的 柵極信號產(chǎn)生器17。因而、開始脈沖(VSP)信號和輸出使能(VOE)信號從不會通 過延遲電路4B,且時鐘(VCK)信號僅通過延遲電路4B—次。如上所述,相對于輸出使能(VOE)信號上升時的時序,第一柵 極驅動器2A中裝備的延遲電路4B將時鐘(VCK)信號上升時的時序 延遲了Atc。被延遲的時鐘(VCK)信號被傳輸?shù)降诙螂S后的柵極驅動器2B 到2N。因而,第一典型實施例的第二變形例提供了與由前述第一典型實 施例提供的相同的優(yōu)點。在第二變形例中,延遲時間Atc在每個柵極驅動器2A到2N中是 相同的。[第一典型實施例的第三變形例]圖7是依照本發(fā)明第一典型實施例的第三變形例的液晶驅動器電 路140的框圖。在圖2所示的第一典型實施例中,延遲電路4B被裝備在時序控制 器1中,在圖5所示的第一變形例中,延遲電路4B被裝備在每個柵極 驅動器2A到2N中。在第三變形例中,延遲電路4B被裝備在時序控 制器1和柵極驅動器2A到2N中,如圖7中所示。第三變形例與第一變形例(圖5)結構上不同在于,延遲電路4B 還被裝備在時序控制器1中,除此之外,第三變形例與第一變形例在 結構上相同。因而,與第一變形例對應的部件或元件提供了相同的參 考標記,并以與第一個實施例中相應的部件或元件相同的方式工作, 除非下面另有說明。第一典型實施例的第三變形例提供了與由前述第一典型實施例提 供的相同的優(yōu)點。依照第三變形例,在柵極驅動器2A到2N中,越設置在下游的柵 極驅動器中延遲時間Atc越大。具體地說,例如,運行通過第一柵極驅動器2A的時鐘(VCK) 信號具有延遲時間2Atc,運行通過第二柵極驅動器2B的時鐘(VCK) 信號具有延遲時間3Atc,運行通過第三柵極驅動器2C的時鐘(VCK) 信號具有延遲時間4Atc。[第二典型實施例]上述第一典型實施例及其變形例中,延遲電路4B被裝備在時序控 制器l或柵極驅動器中。相反,在第二典型實施例中,延遲電路4B被 設置在時序控制器1和柵極驅動器2A到2N外部。圖8是依照本發(fā)明第二典型實施例的液晶驅動器電路200的框圖。如圖8中所示,依照本發(fā)明第二典型實施例的液晶驅動器電路200 由時序控制器l、延遲電路4B、和多個柵極驅動器2A到2N構成。每個柵極驅動器2A到2 (N-l)通過信號線6與其下游緊挨著設 置的柵極驅動器電氣連接。就是說,柵極驅動器2A到2N彼此電氣級 聯(lián)連接。時序控制器1包括第一信號產(chǎn)生器15A、第二信號產(chǎn)生器15B、 和信號調整電路4A。第一信號產(chǎn)生器15A與信號調整電路4A電氣連接,信號調整電 路4A通過信號線7與第一柵極驅動器2A電氣連接。第二信號產(chǎn)生器15B與延遲電路4B電氣連接,延遲電路4B通過 信號線7與第一柵極驅動器2A電氣連接。第一信號產(chǎn)生器15A產(chǎn)生均作為柵極控制信號的開始脈沖(VSP) 信號和輸出使能(VOE)信號,并將這些信號輸出到信號調整電路4A。第二信號產(chǎn)生器15B產(chǎn)生作為柵極控制信號的時鐘(VCK)信號, 并將時鐘(VCK)信號輸出到延遲電路4B。第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號和輸出使能(V0E) 信號,相對于從第一信號產(chǎn)生器15A接收的輸出使能(VOE)信號的 信號電平下降時的時序,信號調整電路4A將從第一信號產(chǎn)生器15A接 收的開始脈沖(VSP)信號的信號電平下降時的時序設定為早Ata或晚 Atb,由此確保這些時序彼此不一致。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號,并且相對于輸出使 能(VOE)信號的信號電平上升時的時序,延遲電路4B將從第二信號產(chǎn)生器15B接收的時鐘(VCK)信號的信號電平上升時的時序延遲Atc。第一柵極驅動器2A通過信號線6將從時序控制器1接收的柵極控 制信號(即開始脈沖(VSP)信號、輸出使能(VOE)信號、和時鐘(VCK) 信號)傳輸?shù)降诙艠O驅動器2B。然后,第二柵極驅動器2B通過信 號線6將從第一柵極驅動器2A接收的柵極控制信號傳輸?shù)降谌龞艠O驅 動器2C。以同樣的方式,柵極驅動器2M (A<M<N)通過信號線6將 從柵極驅動器2(M-1)接收的柵極控制信號傳輸?shù)綎艠O驅動器2(M+1)。每個柵極驅動器2A到2N都以接收到的柵極控制信號所確定的時 序將作為驅動信號的柵極信號VOUT傳輸?shù)揭壕姘?10 (見圖4)。例如,每個信號調整電路4A和延遲電路4B都由延遲線構成。時序控制器1、延遲電路4B、和柵極驅動器2A到2N共同從電源 16接收電力用于其工作。依照第二典型實施例的液晶驅動器電路200以與依照第一典型實 施例的液晶驅動器電路100的工作相同地工作。與圖4中所述的液晶顯示器件150類似,液晶顯示器件由液晶驅 動器電路200和液晶面板110構成。液晶面板110根據(jù)從柵極驅動器2A到2N接收到的柵極信號 V0UT1到VOUTN、以及從源極驅動器10A到10N (見圖13)接收到 的源極信號S0UT1到SOUTN兩者來顯示圖像。第二典型實施例提供了與由前述第一典型實施例提供的相同的優(yōu)點。[第二典型實施例的第一變形例]圖9是依照本發(fā)明第二典型實施例的第一變形例的液晶驅動器電路210的框圖。盡管在第二典型實施例中延遲電路4B被設置在時序控制器1外部 的信號線7中,但在第二典型實施例的第二變形例中,延遲電路4B被 設置在用于將彼此相鄰設置的柵極驅動器電氣連接的每個信號線6B 中,如圖9中所示。第二典型實施例的第一變形例與第二典型實施例結構上不同如下 所述。第一,如上所述,延遲電路4B被設置在用于將彼此相鄰設置的柵 極驅動器電氣連接的每個信號線6B中。第二,柵極驅動器2A到2N被設計成包括向液晶面板110 (見圖 4)輸出柵極信號VOUT的柵極信號產(chǎn)生器17,彼此相鄰設置的柵極 驅動器中裝備的柵極信號產(chǎn)生器17通過信號線6A彼此電氣連接。如下面所述,時鐘(VCK)信號通過信號線6B,但開始脈沖(VSP) 信號和輸出使能(VOE)信號通過信號線6A。因而,與第二典型實施例對應的部件或元件提供了相同的參考標 記,并以與第一個實施例中相應的部件或元件相同的方式工作,除非 下面另有說明。下面解釋液晶驅動器電路210的工作。第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號和輸出使能(VOE) 信號。開始脈沖(VSP)信號和輸出使能(VOE)信號被從第一信號產(chǎn)生器15A傳輸?shù)叫盘栒{整電路4A。例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序早Ata??蛇x擇 地,例如,信號調整電路4A將開始脈沖(VSP)信號的信號電平下降 時的時序設定為比輸出使能(VOE)信號下降時的時序晚Atb。然后,開始脈沖(VSP)信號和輸出使能(VOE)信號被通過信 號線7A傳輸?shù)降谝粬艠O驅動器2A中裝備的柵極信號產(chǎn)生器17。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號。時鐘(VCK)信號被通過信號線7B傳輸?shù)降谝粬艠O驅動器2A中 裝備的柵極信號產(chǎn)生器17。接收開始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK) 信號時,第一柵極驅動器2A根據(jù)接收到的柵極控制信號向液晶面板 110 (見圖4)傳輸柵極信號V0UT1。當在第一柵極驅動器2A中接收開始脈沖(VSP)信號、輸出使能 (VOE)信號和時鐘(VCK)信號時,輸出使能(VOE)信號的信號 電平上升時的時序與時鐘(VCK)的信號電平上升時的時序一致。在柵極信號V0UT1被輸出到液晶面板110之后,第一柵極驅動器 2A中裝備的柵極信號產(chǎn)生器17向設置于將第一柵極驅動器2A與第二 柵極驅動器2B彼此連接的信號線6B中的延遲電路4B輸出時鐘(VCK) 信號,并進一步通過信號線6A向第二柵極驅動器2B中裝備的柵極信 號產(chǎn)生器17輸出開始脈沖(VSP)信號和輸出使能(VOE)信號。第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17進一步通過信號線6B向延遲電路4B傳輸時序信號,該時序信號表示輸出使能(VOE) 信號上升時的時序。從第一柵極驅動器2A中裝備的柵極信號產(chǎn)生器17接收時鐘 (VCK)信號和時序信號時,相對于輸出使能(VOE)信號的時序, 裝備的延遲電路4B給予時鐘(VCK)信號的時序一延遲時間Atc。具體地說,如圖3中所示,相對于輸出使能(VOE)信號的時序, 延遲電路4B將時鐘(VCK)信號上升時的時序延遲了Atc。然后,這樣延遲的時鐘(VCK)信號被通過信號線6B從延遲電路 4B傳輸?shù)降诙艠O驅動器2B中裝備的柵極信號產(chǎn)生器17。然后,第二或隨后的柵極驅動器2B到2N和與柵極驅動器2B到 2N相關的延遲電路4B以與第一柵極驅動器2A和與第一柵極驅動器 2A相關的延遲電路4B相同的方式來工作。具體地說,柵極驅動器2M (B<M< (N-l))中裝備的柵極信號 產(chǎn)生器17通過信號線6A從柵極驅動器2 (M-l)中裝備的柵極信號產(chǎn) 生器17接收開始脈沖(VSP)信號和輸出使能(VOE)信號,并進一 步從與柵極驅動器2 (M-l)相關的延遲電路4B接收時鐘(VCK)信號。然后,柵極驅動器2M中裝備的柵極信號產(chǎn)生器17根據(jù)接收到的 柵極控制信號產(chǎn)生柵極信號VOUTM并向液晶面板110輸出柵極信號 VOUTM。然后,柵極驅動器2M中裝備的柵極信號產(chǎn)生器17通過信號線6A 將開始脈沖(VSP)信號和輸出使能(VOE)信號傳輸?shù)綎艠O驅動器2 (M+l),并與上述的時序信號一起進一步將時鐘信號(VCK)信號傳輸?shù)皆O置于柵極驅動器2M與柵極驅動器2 (M+l)之間的信號線6B 中的延遲電路4B。在接收時鐘(VCK)信號和時序信號時,延遲電路4B將時鐘(VCK) 信號相對于輸出使能(VOE)信號進行延遲。然后,延遲電路將延遲的時鐘(VCK)信號傳輸?shù)綎艠O驅動器2 (M+l)中裝備的柵極信號產(chǎn)生器17。依照第二典型實施例的第一變形例,盡管因為時鐘(VCK)信號 上升時的時序與輸出使能(VOE)信號上升時的時序一致,在第一柵 極驅動器2A中沒有分散峰值電流,但在第二和隨后的柵極驅動器2B 到2N中獲得了與由第一個典型實施例的上述第一變形例提供的相同 的優(yōu)點。此外,依照第二典型實施例的第一變形例,在柵極驅動器2A到 2N中,越設置在下游的柵極驅動器中延遲時間Atc越大。具體地說,例如,運行通過第二柵極驅動器2B的時鐘(VCK)信 號具有延遲時間Atc,運行通過第三柵極驅動器2C的時鐘(VCK)信 號具有延遲時間2Atc,運行通過第四柵極驅動器2D的時鐘(VCK)信 號具有延遲時間3Atc。[第二典型實施例的第二變形例]圖IO是依照本發(fā)明第二典型實施例的第二變形例的液晶驅動器電 路220的框圖。盡管如圖9中所示,延遲電路4B被設置在用于將彼此相鄰設置的 柵極驅動器電氣連接的每個信號線6B中,但在第二典型實施例的第二 變形例中,延遲電路4B僅被設置在用于電氣連接第一柵極驅動器2A和第二柵極驅動器2B的信號線6B中。第二典型實施例的第二變形例與第二典型實施例的第一變形例結 構上不同如下所述。第一,如上所述,延遲電路4B僅被設置在用于彼此電氣連接第一 柵極驅動器2A和第二柵極驅動器2B的信號線6B中。第二,柵極驅動器2B到2N中裝備的柵極信號產(chǎn)生器17通過信 號線6C彼此電氣連接。如下面所述,開始脈沖(VSP)、輸出使能(VOE)信號和時鐘 (VCK)信號通過柵極驅動器2B到2N中的信號線6C。因而,與第二典型實施例的第一變形例對應的部件或元件提供了 相同的參考標記,并以與第一實施例中相應的部件或元件相同的方式 工作,除非下面另有說明。時序控制器l、第一柵極驅動器2A、和與第一柵極驅動器4A相 關的延遲電路4B,即設置于第一柵極驅動器2A與第二柵極驅動器2B 之間的信號線6B中的延遲電路4B以與第二典型實施例的第一變形例 相同的方式進行工作。第二和隨后的柵極驅動器2B到2N以與第二典型實施例的第一變 形例不同的方式進行操作。例如,第二柵極驅動器2B中裝備的柵極信號產(chǎn)生器17通過信號 線6A從第一柵極驅動器2A中裝備的柵極信號線17接收開始脈沖 (VSP)信號和輸出使能(VOE)信號,并進一步從延遲電路4B接收 延遲的時鐘(VCK)信號。然后,柵極信號產(chǎn)生器17根據(jù)接收到的柵極控制信號,即,開始脈沖(VSP)信號、輸出使能(VOE)信號和時鐘(VCK)信號,向液 晶面板110 (見圖4)傳輸柵極信號VOUT2。在輸出柵極信號VOUT2之后,柵極信號產(chǎn)生器17通過信號線6C 將柵極控制信號傳輸?shù)降谌龞艠O驅動器2C中裝備的柵極信號產(chǎn)生器 17。在從第二柵極驅動器2B中裝備的柵極信號產(chǎn)生器17接收柵極控 制信號時,第三柵極驅動器2C中裝備的柵極信號產(chǎn)生器17根據(jù)接收 到的柵極控制信號將柵極信號VOUT3傳輸?shù)揭壕姘?10 (見圖4)。然后,第三柵極驅動器2C中裝備的柵極信號產(chǎn)生器17通過信號 線6C將柵極控制信號傳輸?shù)降谒臇艠O驅動器2D中裝備的柵極信號產(chǎn) 生器17。因而,柵極驅動器2B到2N以相同的方式工作。依照第二典型實施例的第二變形例,相對于輸出使能(VOE)信 號上升時的時序,延遲的時鐘(VCK)信號上升時的時序保持為延遲 Atc。因此,第二典型實施例的第二變形例提供了與由第二典型實施例 的第 一變形例提供的相同的優(yōu)點。在第二典型實施例的第二變形例中,延遲時間Atc在每個柵極驅動 器2B到2N中是相同的。[第二典型實施例的第三變形例]圖ll是依照本發(fā)明第二典型實施例的第三變形例的液晶驅動器電 路230的框圖。在第二典型實施例(見圖8)中,延遲電路4B被設置在時序控制 器1外部的信號線7中,在第二典型實施例的第二變形例(見圖10) 中,延遲電路4B被設置在用于將第一柵極驅動器2A和第二柵極驅動 器2B彼此電氣連接的信號線6B中。將第二典型實施例(見圖8)和 第二典型實施例的第二變形例(圖10)彼此組合。具體地說,依照第 二典型實施例的第三變形例的液晶驅動器電路230被設計成包括在時 序控制器1外部的信號線7中的延遲電路4B、和在用于將第一柵極驅 動器2A和第二柵極驅動器2B彼此電氣連接的信號線6B中的延遲電 路4B兩者。第二典型實施例的第三變形例與第二典型實施例的第二變形例結 構上區(qū)別在于還包括被設置在時序控制器1外部的信號線7中的延遲 電路4B。因而,與第二典型實施例的第二變形例對應的部件或元件提 供了相同的參考標記,并以與第一實施例中相應的部件或元件相同的 方式工作,除非下面另有說明。依照第二典型實施例的第三變形例,在第一柵極驅動器2A中,相 對于輸出使能(VOE)信號上升時的時序,延遲的時鐘(VCK)信號 上升時的時序被延遲了Atc,在第二到第N柵極驅動器2B到2N中,相 對于輸出使能(VOE)信號上升時的時序,延遲的時鐘(VCK)信號 上升時的時序保持延遲2Atc。因此,第二典型實施例的第三變形例提 供了與由第二典型實施例提供的相同的優(yōu)點。在上述第二典型實施例及其變形例中,相對于輸出使能(VOE) 信號下降時的時序,時序控制器1改變開始脈沖(VSP)信號的信號電 平下降時的時序。可選擇地,相對于開始脈沖(VSP)信號的信號電平 下降時的時序,時序控制器1改變輸出使能(VOE)信號下降時的時 序。簡要地說,相對于其余控制信號下降時的時序,時序控制器1改 變控制信號之一下降時的時序。在上述第二典型實施例及其變形例中,相對于輸出使能(VOE) 信號上升時的時序,延遲電路4B將時鐘(VCK)信號上升時的時序延 遲了Atc。相反,延遲電路4B被設計成相對于時鐘(VCK)信號將輸 出使能(VOE)信號延遲??蛇x擇地,延遲電路4B可被設計成相對于其余信號將任意兩個或 多個控制信號延遲。將第一典型實施例和第二典型實施例彼此組合。具體地說,延遲 電路4B被裝備在時序控制器1、第一柵極驅動器2A或所有柵極驅動 器2A到2N中,并進一步被裝備在信號線7 (或7B)中,或者被裝備 在信號線6B中。[第三典型實施例]圖12是依照本發(fā)明第三典型實施例的液晶驅動器電路300的框圖。如圖12中所示,依照第三典型實施例的液晶驅動器電路300由時 序控制器l、信號調整電路4A、和多個柵極驅動器2A到2N構成。每個柵極驅動器2A到2 (N-l)通過信號線6與其下游緊挨著設 置的柵極驅動器電氣連接。就是說,柵極驅動器2A到2N彼此電氣級 聯(lián)連接。時序控制器1包括第一信號產(chǎn)生器15A、第二信號產(chǎn)生器15B、 和延遲電路4B。第一信號產(chǎn)生器15A與信號調整電路4A電氣連接,信號調整電 路4A通過信號線7與第一柵極驅動器2A電氣連接。第二信號產(chǎn)生器15B與延遲電路4B電氣連接,延遲電路4B通過 信號線7與第一柵極驅動器2A電氣連接。第一信號產(chǎn)生器15A產(chǎn)生均作為柵極控制信號的開始脈沖(VSP) 信號和輸出使能(VOE)信號,并將這些信號輸出到信號調整電路4A。第二信號產(chǎn)生器15B產(chǎn)生作為柵極控制信號的時鐘(VCK)信號, 并將時鐘(VCK)信號輸出到延遲電路4B。第一信號產(chǎn)生器15A產(chǎn)生開始脈沖(VSP)信號和輸出使能(VOE) 信號。在該階段,開始脈沖(VSP)信號的信號電平下降時的時序與輸 出使能(VOE)信號的信號電平下降時的電平一致。從第一信號產(chǎn)生 器15A接收開始脈沖(VSP)信號和輸出使能(VOE)信號時,相對 于從第一信號產(chǎn)生器15A接收的輸出使能(VOE)信號的信號電平下 降時的時序,信號調整電路4A將從第一信號產(chǎn)生器15A接收的開始脈 沖(VSP)信號的信號電平下降時的時序設定為早Ata或晚Atb,由此確 保這些時序彼此不一致。第二信號產(chǎn)生器15B產(chǎn)生時鐘(VCK)信號,并且相對于輸出使 能(VOE)信號的信號電平上升時的時序,延遲電路4B將從第二信號 產(chǎn)生器15B接收的時鐘(VCK)信號的信號電平上升時的時序延遲Atc。第一柵極驅動器2A通過信號線6將從時序控制器1接收的柵極控 制信號(即開始脈沖(VSP)信號、輸出使能(VOE)信號、和時鐘(VCK) 信號)傳輸?shù)降诙艠O驅動器2B。然后,第二柵極驅動器2B通過信 號線6將從第一柵極驅動器2A接收的柵極控制信號傳輸?shù)降谌龞艠O驅 動器2C。以同樣的方式,柵極驅動器2M (A<M<N)通過信號線6將 從柵極驅動器2(M-1)接收的柵極控制信號傳輸?shù)綎艠O驅動器2(M+1)。每個柵極驅動器2A到2N都在接收到的柵極控制信號所確定的時 序將作為驅動信號的柵極信號VOUT傳輸?shù)揭壕姘?10 (見圖4)。例如,信號調整電路4A由集成電路(IC)構成。時序控制器l、延遲電路4B、和柵極驅動器2A到2N共同從電源 16接收電力用于其工作。依照第三典型實施例的液晶驅動器電路300與依照第一典型實施 例的液晶驅動器電路100在結構上區(qū)別僅在于信號調整電路4A沒有被 設置在時序控制器1中,而是被設置在時序控制器1外部的信號線7 中。因而,依照第三典型實施例的液晶驅動器電路300以與依照第一 典型實施例的液晶驅動器電路100的工作相同地進行工作。與圖4中所述的液晶顯示器件150類似,液晶顯示器件由液晶驅 動器電路300和液晶面板110構成。液晶面板110根據(jù)從柵極驅動器2A到2N接收到的柵極信號 V0UT1到VOUTN、以及從源極驅動器10A到10N (見圖13)接收到 的源極信號S0UT1到SOUTN兩者來顯示圖像。第三典型實施例提供了與由前述第一典型實施例提供的相同的優(yōu)點。第一典型實施例的變形例、第二典型實施例、和第二典型實施例 的變形例可與第三典型實施例組合。可選擇地,信號調整電路4A可被設置在第一柵極驅動器2A、每 個第一到第N柵極驅動器2A到2N、和/或將彼此相鄰設置的柵極驅動 器電氣連接的信號線6中。在上述第三典型實施例中,信號調整電路4A被設計成相對于輸出使能(VOE)信號的信號電平下降時的時序,將開始脈沖(VSP)信號 的信號電平下降時的時序設置為較早或較晚??蛇x擇地,信號調整電 路4A可被設計成相對于輸出使能(VOE)信號的信號電平上升時的時 序,將開始脈沖(VSP)信號的信號電平上升時的時序設置為較早或較 晚,或者可被設計為相對于輸出使能(VOE)信號的信號電平下降時 的時序和輸出使能(VOE)信號的信號電平上升時的時序,分別將開 始脈沖(VSP)信號的信號電平下降時的時序和開始脈沖(VSP)信號 的信號電平上升時的時序設置為較早或較晚。[第四典型實施例]圖13是依照本發(fā)明第四典型實施例的液晶驅動器電路400的框圖。依照第四典型實施例的液晶驅動器電路400與依照第一典型實施 例的液晶驅動器電路100在結構上不同如下所述。第一,液晶驅動器電路400附加地包括每個都向液晶面板110發(fā) 射源極信號S0UT1到SOUTL的第一到第L源極驅動器10A到IOL。第二,第四典型實施例中的時序控制器1附加地包括第三信號產(chǎn) 生器15C和第二延遲電路4C。除了上述不同之外,依照第四典型實施例的液晶驅動器電路400 與第一典型實施例的液晶驅動器電路100結構上相同。因而,與第一 典型實施例對應的部件或元件提供了相同的參考標記,并以與第一實 施例中相應的部件或元件相同的方式工作,除非下面另有說明。第三信號產(chǎn)生器15C被設計成產(chǎn)生,例如,作為源極控制信號的極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號。產(chǎn)生的極性反轉 (PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號被從第三信號產(chǎn)生器15C傳 輸?shù)降诙舆t電路4C。第二延遲電路4C從第三信號產(chǎn)生器15C接收極性反轉(PC)信 號和數(shù)據(jù)鎖存脈沖(DLP)信號。第二延遲電路4C通過信號線7S與第二信號產(chǎn)生器4B電氣連接。 第二延遲電路4C通過信號線7S接收時序信號,該時序信號表示時鐘 (VCK)信號的信號電平變化時的時序,例如,時鐘(VCK)信號的 信號電平上升時的時序。接收極性反轉(PC)信號和時序信號時,相對于時鐘(VCK)信 號的信號電平變化時的時序,第二延遲電路4C將極性反轉(PC)信號 的信號電平變化時的時序延遲預定的時間A t 。例如,第二延遲電路4C由延遲線構成。每個源極驅動器2A到2L都通過信號線7L與第二延遲電路4C電 氣連接。每個源極驅動器2A到2L從電源16接收電力用于其工作。對于柵極信號V0UT1到VOUTN的傳輸,依照第四典型實施例的 液晶驅動器電路400以與第一典型實施例的液晶驅動器電路100相同 的方式工作。因此,下面解釋在依照第四典型實施例的液晶驅動器電 路400中用于輸出源極信號S0UT1到SOUTL的工作。第三信號產(chǎn)生器15C產(chǎn)生極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖 (DLP)信號,并將這些信號傳輸?shù)降诙舆t電路4C。從第三信號產(chǎn)生器15C接收極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號時,以及通過信號線7S進一步從第二信號產(chǎn)生器15B接 收時序信號時,相對于時鐘(VCK)信號的信號電平變化時的電平, 第二延遲電路4C將極性反轉(PC)信號的信號電平變化時的時序延遲 了預定時間At。然后,第二延遲電路4C通過信號線7L將延遲的極性反轉(PC) 信號和數(shù)據(jù)鎖存脈沖(DLP)信號輸出到第一到第L源極驅動器2A到 2L的每一個。接收延遲的極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號時, 每個源極驅動器2A到2L分別將源極信號S0UT1到SOUTL輸出到液 晶面板110 (見圖4)。第四典型實施例提供了與由第一典型實施例提供的相同的優(yōu)點, 并附加提供了下述優(yōu)點,即通過相對于時鐘(VCK)信號的信號電平 變化時的時序,將極性反轉(PC)信號的信號電平變化時的時序延遲 預定時間At,可減小電力消耗和邏輯電源的波動。在上述第四典型實施例中,第二延遲電路4C被設計成相對于時鐘 (VCK)信號的信號電平變化時的時序,將極性反轉(PC)信號的信 號電平變化時的時序延遲預定時間At??蛇x擇地,第二延遲電路4C被 設計成相對于時鐘(VCK)信號的信號電平變化時的時序,將數(shù)據(jù)鎖 存脈沖(DLP)信號的信號電平變化時的時序延遲預定時間At,或者相 對于時鐘(VCK)信號的信號電平變化時的時序,將極性反轉(PC) 信號的信號電平變化時的時序和數(shù)據(jù)鎖存脈沖(DLP)信號的信號電平 變化時的時序均延遲預定時間At。代替延遲線,第二延遲電路4C由集成電路構成,在該情形中,可相對于時鐘(VCK)信號的信號電平下降時的時序將極性反轉(PC) 信號和/或數(shù)據(jù)鎖存脈沖(DLP)信號的信號電平下降時的時序設置為 較早或較晚,或者被設計成相對于輸出使能(VOE)信號的信號電平 下降時的時序和輸出使能(VOE)信號的信號電平上升時的時序,分 別將極性反轉(PC)信號和/或數(shù)據(jù)鎖存脈沖(DLP)信號的信號電平 下降時的時序和極性反轉(PC)信號和/或數(shù)據(jù)鎖存脈沖(DLP)信號 的信號電平上升時的時序設置為較早或較晚。依照第四典型實施例的液晶驅動器電路400被設計成包括依照第 一典型實施例的液晶驅動器電路100??蛇x擇地,代替依照第一典型實 施例的液晶驅動器電路100,液晶驅動器電路400可被設計成包括依照 第一典型實施例的變形例、第二典型實施例、或第二典型實施例的變 形例的液晶驅動器電路。依照第四典型實施例的液晶驅動器電路400被設計成包括通過其 將極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號傳輸?shù)降谝坏降贚 源極驅動器2A到2L的多個信號線7L??蛇x擇地,代替多個信號線7L, 液晶驅動器電路400被設計成包括單個信號線7L,從而該單個信號線 將時序控制器1和每個源極驅動器2A到2L彼此電氣連接,在該情形 中,通過該單個信號線傳輸極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP) 信號。上述內容可應用于后述的典型實施例,其變形例包括用于將極性 反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號傳輸?shù)皆礃O驅動器2A到 2L的多個信號線7L。[第四典型實施例的第一變形例]圖14是依照本發(fā)明第四典型實施例的第一變形例的液晶驅動器電 路410的框圖。依照第四典型實施例的第一變形例的液晶驅動器電路410與第四典型實施例的液晶驅動器電路400結構上不同如下所述。第一,在第四典型實施例的第一變形例中的時序控制器1被設計成不包括第二延遲電路4C。第二,第一到第L源極驅動器10A到10L的每一個被設計成包括 產(chǎn)生源極信號S0UT1到SOUTL并向液晶面板110輸出源極信號 S0UT1到SOUTL的源極信號產(chǎn)生器18。第三,第一到第L源極驅動器10A到10L的每一個都被設計成包 括第三延遲電路4D。除了上述區(qū)別,依照第四典型實施例的第一變形例的液晶驅動器 電路410與依照第一典型實施例的液晶驅動器電路400結構上相同。因而,與第四典型實施例對應的部件或元件提供了相同的參考標記, 并以與第一實施例中相應的部件或元件相同的方式工作,除非下面另有說明。第一到第L源極驅動器10A到10L中裝備的每個第三延遲電路4D 通過信號線7L與第三信號產(chǎn)生器15C電氣連接,并進一步分別與第一 到第L源極驅動器IOA到IOL中裝備的每個源極信號產(chǎn)生器18電氣連 接。就是說,第一到第L源極驅動器IOA到IOL中裝備的每個第三延 遲電路4D被設置在信號線7L中第三信號產(chǎn)生器15C的下游,并被設 置在每個源極信號產(chǎn)生器18的上游。極性反轉(PC)信號被通過信號 線7L從第三信號產(chǎn)生器15C傳輸?shù)降谌舆t電路4D。源極驅動器10A到10L中裝備的每個源極信號產(chǎn)生器18通過信 號線7M與第三信號產(chǎn)生器15C電氣連接。數(shù)據(jù)鎖存脈沖(DLP)信號 被通過信號線7M從第三信號產(chǎn)生器15C傳輸?shù)皆礃O信號產(chǎn)生器18。依照第四典型實施例的第一變形例的液晶驅動器電路410的工作 與依照第四典型實施例的液晶驅動器電路400的工作區(qū)別僅在于,在第四典型實施例中極性反轉(PC)信號被第二延遲電路4C延遲,而在 第四典型實施例的第一變形例中極性反轉(PC)信號被每個第三延遲 電路4D延遲。時序控制器1中裝備的第三信號產(chǎn)生器15C通過信號線7L和7M 分別將極性反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號傳輸?shù)降谝?到第L源極驅動器10A到10L中裝備的每個第三延遲電路4D。在接收極性反轉(PC)信號時,第一到第L源極驅動器10A到 10L中裝備的每個第三延遲電路4D相對于時鐘(VCK)信號將極性反 轉(PC)信號延遲。具體地說,相對于時鐘(VCK)信號的信號電平 變化時的時序,每個第三延遲電路4D將極性反轉(PC)信號的信號電 平變化時的時序延遲預定的時間At。然后,每個第三延遲電路4D將延遲的極性反轉(PC)信號輸出 到相關的源極信號產(chǎn)生器18。在從相關的第三延遲電路4D接收極性反轉(PC)信號時,根據(jù) 從相關的第三延遲電路4D接收的極性反轉(PC)信號和從第三信號產(chǎn) 生器15C接收的數(shù)據(jù)鎖存脈沖(DLP)信號,第一到第L源極驅動器 10A到10L中裝備的源極信號產(chǎn)生器18分別將源極信號S0UT1到 SOUTL輸出到液晶面板110。依照第四典型實施例的第一變形例的液晶驅動器電路410提供了 與由依照第四典型實施例的液晶驅動器電路400提供的相同的優(yōu)點。依照第四典型實施例的第一變形例的液晶驅動器電路410被設計成包括通過其將極性反轉(PC)信號傳輸?shù)降谌舆t電路4D的信號線7L和通過其將數(shù)據(jù)鎖存脈沖(DLP)信號傳輸?shù)皆礃O信號產(chǎn)生器18的 信號線7M??蛇x擇地,液晶驅動器電路410可被設計成包括單個信號 線代替信號線7L和7M,從而該單個信號線將第三信號產(chǎn)生器15C和 第一源極驅動器IOA彼此電氣連接,并進一步將彼此相鄰設置的源極 驅動器電氣連接,在該情形中,通過單個信號線傳輸極性反轉(PC) 信號和數(shù)據(jù)鎖存脈沖(DLP)信號,但僅極性反轉(PC)信號被第三 延遲電路4D延遲,且數(shù)據(jù)鎖存脈沖(DLP)信號沒有被第三延遲電路 4D延遲。上述內容可應用于后述的典型實施例,其變形例包括用于將極性 反轉(PC)信號和數(shù)據(jù)鎖存脈沖(DLP)信號傳輸?shù)皆礃O驅動器2A到 2L的多個信號線7L和7M。[第四典型實施例的第二變形例]圖15是依照本發(fā)明第四典型實施例的第二變形例的液晶驅動器電 路420的框圖。依照第四典型實施例的第二變形例的液晶驅動器電路420與第四 典型實施例的液晶驅動器電路400結構上區(qū)別如下所述。第一,第四典型實施例的第二變形例中的時序控制器1被設計成 不包括第二延遲電路4C。第二,第四延遲電路4E被分別設置在將第三信號產(chǎn)生器15C與 第一到第L源極驅動器10A到10L電氣連接的每個信號線7L中。除了上述區(qū)別,依照第四典型實施例的第二變形例的液晶驅動器 電路420與依照第一典型實施例的液晶驅動器電路400結構上相同。 因而,與第四典型實施例對應的部件或元件提供了相同的參考標記,并以與第一實施例中相應的部件或元件相同的方式工作,除非下面另 有說明。依照第四典型實施例的第二變形例的液晶驅動器電路420的工作與依照第四典型實施例的液晶驅動器電路400的工作的區(qū)別僅在于, 在第四典型實施例中極性反轉(PC)信號被第二延遲電路4C延遲,而 在第四典型實施例的第二變形例中極性反轉(PC)信號被每個第四延 遲電路4E延遲。因而,依照第四典型實施例的第二變形例的液晶驅動器電路420 提供了與由依照第四典型實施例的液晶驅動器電路400提供的相同的 優(yōu)點。[第四典型實施例的第三變形例]圖16是依照本發(fā)明第四典型實施例的第三變形例的液晶驅動器電 路430的框圖。依照第四典型實施例的第三變形例的液晶驅動器電路430與第四 典型實施例的液晶驅動器電路400結構上區(qū)別如下所述。第一,第一到第L源極驅動器10A到10L的每一個都被設計成包 括產(chǎn)生并向液晶面板110輸出源極信號S0UT1到SOUTL的源極信號 產(chǎn)生器18。第二,第一到第L源極驅動器IOA到IOL的每一個都被設計成包 括第三延遲電路4D。第三,第四延遲電路4E被分別設置在將第三信號產(chǎn)生器15C與 第一到第L源極驅動器10A到10L電氣連接的每個信號線7L中。除了上述區(qū)別,依照第四典型實施例的第三變形例的液晶驅動器電路430與依照第一典型實施例的液晶驅動器電路400結構上相同。因而,與第四典型實施例對應的部件或元件提供了相同的參考標記, 并以與第一實施例中相應的部件或元件相同的方式工作,除非下面另 有說明。簡要地說,依照第四典型實施例的第三變形例的液晶驅動器電路430具有與依照第四典型實施例的液晶驅動器電路400、依照第四典型 實施例的第一變形例的液晶驅動器電路410、和依照第四典型實施例的 第二變形例的液晶驅動器電路420的結構的組合相對應的結構。依照第四典型實施例的第三變形例的液晶驅動器電路430的工作 與依照第四典型實施例的液晶驅動器電路400的工作的區(qū)別僅在于, 在第四典型實施例中極性反轉(PC)信號被第二延遲電路4C延遲,在 第四典型實施例的第三變形例中極性反轉(PC)信號被第二延遲電路 4C、第四延遲電路4E和第三延遲電路4D延遲。因而,依照第四典型實施例的第三變形例的液晶驅動器電路430 提供了與由依照第四典型實施例的液晶驅動器電路400提供的相同的 優(yōu)點。在依照第四典型實施例的第三變形例的液晶驅動器電路430中, 極性反轉(PC)信號在每個第一到第L源極驅動器10A到10L中延遲 了相同的時間。具體地說,假定極性反轉(PC)信號被第二延遲電路 4C延遲了Atl,被第四延遲電路4E延遲了At2,被第三延遲電路4E延 遲了At3,則在第一到第L源極驅動器10A到10L的每一個中極性反轉 (PC)信號被延遲了 (Atl+At2+At3)。本領域技術人員應當清楚,可以將第四典型實施例及其第一到第 三變形例的任意一個或多個彼此進行組合。例如,通過將第四典型實施例及其第一變形例彼此組合,最終的液晶驅動器電路將包括圖13中所示的第二延遲電路4C和圖14中所示 的第三延遲電路4D??蛇x擇地,通過將第四典型實施例及其第二變形 例彼此組合,最終的液晶驅動器電路將包括圖13中所示的第二延遲電 路4C和圖15中所示的第四延遲電路4E。依照上述第一到第四典型實施例及其變形例的液晶驅動器電路優(yōu) 選地用于有源矩陣型液晶顯示器件,尤其用于TFT (薄膜晶體管)液 晶顯示器件。除上述典型實施例之外,本發(fā)明還具有如下所述的優(yōu)選典型實施例。在液晶驅動器電路的優(yōu)選典型實施例中,相對于其余控制信號的 信號電平變化時的時序,時序控制器將控制信號的至少其中之一的信 號電平變化時的時序延遲。在液晶驅動器電路的優(yōu)選典型實施例中,時序控制器將控制信號 的至少其中之一的信號電平變化時的時序設置為比其余控制信號變化 時的時序早或晚。在液晶驅動器電路的優(yōu)選典型實施例中,液晶驅動器電路進一步 包括延遲電路,其用于相對于其余控制信號的信號電平變化時的時序, 該延遲電路將控制信號的至少其中之一的信號電平變化時的時序延 遲。在液晶驅動器電路的優(yōu)選典型實施例中,液晶驅動器電路進一步 包括信號調整電路,該信號調整電路將控制信號的至少其中之一的信 號電平變化時的時序設置為比其余控制信號變化時的時序早或晚。在液晶驅動器電路的優(yōu)選典型實施例中,控制信號包括時鐘信號 和輸出使能信號,相對于輸出使能信號的信號電平變化時的時序,時 序控制器將時鐘信號的信號電平變化時的時序延遲。在液晶驅動器電路的優(yōu)選典型實施例中,控制信號包括時鐘信號 和輸出使能信號,相對于輸出使能信號的信號電平變化時的時序,延 遲電路將時鐘信號的信號電平變化時的時序延遲。在液晶驅動器電路的優(yōu)選典型實施例中,液晶驅動器電路進一步 包括從時序控制器接收至少兩個控制信號的至少兩個元件驅動器、和 第二延遲電路,其用于相對于至少兩個控制信號的其余控制信號的信 號電平變化時的時序,該第二延遲電路將該至少兩個控制信號的至少 其中之一的信號電平變化時的時序延遲。在液晶驅動器電路的優(yōu)選典型實施例中,延遲電路由延遲線和集 成電路之一構成。在液晶驅動器電路的優(yōu)選典型實施例中,延遲電路被裝備在每個 柵極驅動器中。在液晶驅動器電路的優(yōu)選典型實施例中,柵極驅動器彼此電氣級 聯(lián)連接,延遲電路僅被裝備在柵極驅動器中被設置在最上游的柵極驅 動器中。在液晶驅動器電路的優(yōu)選典型實施例中,延遲電路被裝備在時序 控制器和每個柵極驅動器中。在液晶驅動器電路的優(yōu)選典型實施例中,柵極驅動器彼此電氣級 聯(lián)連接,延遲電路被設置在時序控制器與柵極驅動器中被設置在最上游的柵極驅動器之間。在液晶驅動器電路的優(yōu)選典型實施例中,柵極驅動器彼此電氣級 聯(lián)連接,延遲電路被設置在柵極驅動器中彼此相鄰設置的柵極驅動器 之間。在液晶驅動器電路的優(yōu)選典型實施例中,柵極驅動器彼此電氣級 聯(lián)連接,延遲電路被設置在柵極驅動器中設置于最上游的第一柵極驅 動器與相鄰第一柵極驅動器設置的第二驅動器之間。在液晶驅動器電路的優(yōu)選典型實施例中,第二延遲電路被設置在 時序控制器、每個源極驅動器、和將時序控制器與源極驅動器彼此電 氣連接的每個信號線的至少其中之一中。在驅動液晶顯示器件的方法的優(yōu)選典型實施例中,步驟(b)包括 下述步驟,即將控制信號的至少其中之一的信號電平變化時的時序設 置為比其余控制信號變化時的時序早或晚。在驅動液晶顯示器件的方法的優(yōu)選典型實施例中,假定液晶驅動 器電路進一步包括從時序控制器接收至少兩個控制信號的至少兩個源 極驅動器,則該方法進一步包括相對于該至少兩個控制信號的其余控 制信號的信號電平變化時的時序,改變該至少兩個控制信號中的至少 其中之一的信號電平變化時的時序。下面描述由上述典型實施例及其變形例獲得的典型優(yōu)點。依照上述實施例,因為所有控制信號的信號電平被設計成不同時 變化,所以可減小邏輯電源波動。此外,因為在液晶面板中運行的控制信號不同時變化,所以可將峰值電流分散到不同的時序中。盡管結合特定的典型實施例描述了本發(fā)明,但應當理解,本發(fā)明 包含的主題并不限于這些具體的實施例。相反,本發(fā)明的主題意在包 括落在隨后權利要求的精神和范圍內的所有選擇、修改和等價物。本申請基于并要求2007年3月29日提交的日本專利申請 No.2007-087877的優(yōu)先權,其全部內容,包括說明書、權利要求書、 附圖和摘要在這里全部結合作為參考。
權利要求
1.一種液晶驅動器電路,包括從其發(fā)射至少兩個控制信號的時序控制器;和從所述時序控制器接收所述控制信號的至少兩個柵極驅動器,其特征在于控制所述控制信號,使得其信號電平不同時變化。
2. 根據(jù)權利要求l所述的液晶驅動器電路,其中,所述時序控制 器相對于其余所述控制信號的信號電平變化時的時序,將所述控制信 號中的至少一個的信號電平變化時的時序延遲。
3. 根據(jù)權利要求l所述的液晶驅動器電路,其中,所述時序控制 器將所述控制信號中的至少一個的信號電平變化時的時序設置為比其 余所述控制信號變化時的時序早或晚。
4. 根據(jù)權利要求1所述的液晶驅動器電路,進一步包括延遲電路, 該延遲電路相對于其余所述控制信號的信號電平變化時的時序,將所 述控制信號中的至少一個的信號電平變化時的時序延遲。
5. 根據(jù)權利要求l所述的液晶驅動器電路,進一步包括信號調整 電路,該信號調整電路將所述控制信號中的至少一個的信號電平變化 時的時序設置為比其余所述控制信號變化時的時序早或晚。
6. 根據(jù)權利要求2所述的液晶驅動器電路,其中,所述控制信號 包括時鐘信號和輸出使能信號,所述時序控制器相對于所述輸出使能 信號的信號電平變化時的時序,將所述時鐘信號的信號電平變化時的時序延遲。
7. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述控制信號 包括時鐘信號和輸出使能信號,所述延遲電路相對于所述輸出使能信號的信號電平變化時的時序,將所述時鐘信號的信號電平變化時的時 序延遲。
8. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述延遲電路 由延遲線和集成電路之一構成。
9. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述延遲電路 被裝備在每個所述柵極驅動器中。
10. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述柵極驅 動器彼此電氣級聯(lián)連接,并且所述延遲電路僅被裝備在所述柵極驅動 器中被設置在最上游的柵極驅動器中。
11. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述延遲電 路被裝備在所述時序控制器和每個所述柵極驅動器中。
12. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述柵極驅 動器彼此電氣級聯(lián)連接,并且所述延遲電路被設置在所述時序控制器 與所述柵極驅動器中被設置在最上游的柵極驅動器之間。
13. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述柵極驅 動器彼此電氣級聯(lián)連接,并且所述延遲電路被設置在所述柵極驅動器 中彼此相鄰設置的各柵極驅動器之間。
14. 根據(jù)權利要求4所述的液晶驅動器電路,其中,所述柵極驅 動器彼此電氣級聯(lián)連接,并且所述延遲電路被設置在所述柵極驅動器 中被設置于最上游的第一柵極驅動器和鄰近所述第一柵極驅動器設置 的第二驅動器之間。
15. 根據(jù)權利要求1到14中任意一個所述的液晶驅動器電路,進一步包括從所述時序控制器接收至少兩個控制信號的至少兩個源極驅 動器、和第二延遲電路,該第二延遲電路用于相對于所述至少兩個控 制信號的其余控制信號的信號電平變化時的時序,將所述至少兩個控 制信號中的至少一個的信號電平變化時的時序延遲。
16. 根據(jù)權利要求15所述的液晶驅動器電路,其中,所述第二延遲電路被設置在所述時序控制器、每個所述源極驅動器、和將所述時 序控制器與所述源極驅動器彼此電氣連接的每個信號線中的至少之一 中。
17. —種液晶顯示器件,包括如權利要求1到14中任意一個定義的液晶驅動器電路;和 液晶面板,其中所述液晶顯示面板從所述柵極驅動器接收所述柵極控制信號 用于其操作。
18. —種驅動包括液晶驅動器電路和液晶面板的液晶顯示器件的 方法,所述液晶驅動器電路包括從其發(fā)射至少兩個控制信號的時序控 制器、和接收所述控制信號并向所述液晶顯示面板輸出柵極控制信號 的至少兩個柵極驅動器,所述方法包括(a) 在所述時序控制器中產(chǎn)生至少兩個控制信號;(b) 相對于其余控制信號的信號電平變化時的時序,改變所述控 制信號中的至少一個的信號電平變化時的時序;和(c) 將所述控制信號從所述液晶驅動器電路傳輸?shù)剿鲆壕姘濉?br>
19. 根據(jù)權利要求18所述的方法,其中,所述步驟(b)包括下 述步驟,將所述控制信號中的至少一個的信號電平變化時的時序設置 為比其余所述控制信號變化時的時序早或晚。
20.根據(jù)權利要求18或19所述的方法,其中,所述液晶驅動器 電路進一步包括從所述時序控制器接收至少兩個控制信號的至少兩個 源極驅動器,所述方法進一步包括相對于所述至少兩個控制信號的其余控制信 號的信號電平變化時的時序,改變所述至少兩個控制信號中的至少一 個的信號電平變化時的時序。
全文摘要
本發(fā)明涉及液晶驅動器電路和驅動包括其的液晶顯示器件的方法。液晶驅動器電路(100),包括從其發(fā)射至少兩個控制信號(VSP,VOE,VCK)的時序控制器(1)、和從時序控制器接收控制信號的至少兩個柵極驅動器(2A-2N)。控制控制信號使得其信號電平不同時變化。
文檔編號H03K5/13GK101276565SQ20081009075
公開日2008年10月1日 申請日期2008年3月31日 優(yōu)先權日2007年3月29日
發(fā)明者大賀功一, 柿內隆明 申請人:Nec液晶技術株式會社