欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

具有有效供電的多范圍和本地化檢測的系統(tǒng)和電路的制作方法

文檔序號:7515944閱讀:296來源:國知局
專利名稱:具有有效供電的多范圍和本地化檢測的系統(tǒng)和電路的制作方法
技術(shù)領(lǐng)域
本申請涉及低功率(low-power)集成電路(以及包括低功率集成電路的方法和系 統(tǒng)),更具體地涉及必需能夠與多個外部供電電壓相接口(interface)的低功率集成電路 (以及包括這種集成電路的方法和系統(tǒng))。
背景技術(shù)
數(shù)字集成電路的基本要求之一是某種方式來避免以不適當?shù)碾娫措妷汗ぷ?。當?電電壓太低時,某些數(shù)字電路可能進入不可預知的狀態(tài)。利用可編程的二進制邏輯,這種不 可預知的狀態(tài)可能導致設(shè)備被鎖閉并不可操作。為了避免這樣,集成電路很普遍地包括用于檢測電源電壓是否處于其有效范圍內(nèi) 的專用電路。這種電路通常被稱為“通電復位”或POR電路,因為它們通常在一上電(power up)時就采用(assert)復位信號。當POR電路檢測到電源電壓處于其有效范圍內(nèi)時,其停 止采用復位信號。然后集成電路中的邏輯可以開始可靠地執(zhí)行其操作,因為它是從已知的 初始狀態(tài)啟始的。二進制邏輯是可預測的,而沒有由于在范圍外的電壓而產(chǎn)生的邏輯波動。通常通過在芯片上包括帶隙電壓基準來實現(xiàn)POR功能。帶隙電壓基準在一接收到 足夠的電壓時就輸出固定的基準電壓。將該固定的基準電壓與當前電源電壓的分壓比例 (divided-down fraction)相比較以確定電源電壓是否在芯片的有效范圍內(nèi)。通常,該比例 由一對電阻器確定。因為固定基準的值近似為1.23V并且不可控制,因此該比例的值確定 了所檢測的電源電壓。在接口電路中,類似地不希望在電源電壓仍然在上電到在芯片的工作范圍內(nèi)的有 效電平時開始數(shù)據(jù)操作。這可能導致在開始傳輸時位或塊的不可預測的損失、或者在接收 機處的狀態(tài)誤差。

發(fā)明內(nèi)容
本申請公開了多接口供電島中的供電篩選(power screening)的新方法。具有供 電島架構(gòu)的芯片可以具有在可變條件下開啟和關(guān)閉的芯片的部分。在一類實施例中,供電 島被包括在能夠與不同接口通信的數(shù)據(jù)模塊中,所述不同接口通過使用電壓檢測電路來確 定是否出現(xiàn)了在工作范圍之外的、來自外部源的較高的電壓而工作在不同電壓處。如果出 現(xiàn)了較高的電壓,則在適當?shù)妮^高范圍內(nèi)測試其有效性。在另一類實施例中,不同的供電島 每個包括其自身的供電有效檢測電路,用于本地的供電有效測試。在許多實施例中,特別是 在具有多接口能力的可便攜數(shù)據(jù)模塊中,將這些想法相互組合。在各種實施例中所公開的多種創(chuàng)新提供了至少以下優(yōu)點中的一個或多個對多電壓接口要求的系統(tǒng)適應(yīng)性。更簡化的架構(gòu),因為各個設(shè)計塊可以被定制用于其供電有效的適當要求。當可以放置或復制各個供電島而不用擔心供電有效性的外部管理時,設(shè)計更簡
可以在沒有不必要的延遲的情況下進行上電。在其中芯片周圍布設(shè)單個基準電壓的實施例中,沒有來自本地(每個動態(tài)供電 島)供電監(jiān)視器的附加的靜態(tài)功耗。


將參考附圖描述所公開的發(fā)明,附圖示出了本發(fā)明的重要的樣例實施例,并通過 引用被并入本發(fā)明的說明書中,在附圖中圖1示意性示出了自動切換的通電復位電路;圖IA示出并入了圖1的電路的集成電路的框圖;圖IB示出了圖IA的集成電路的供電島的圖;圖IC示出了非USB模式下的集成電路的不同部分的供電狀態(tài);圖ID示出了 USB模式下的該集成電路的不同部分的供電狀態(tài);圖2示出圖1的電路的實施例方式的進一步的細節(jié);圖3示出用于島配置的供電島控制寄存器;以及圖4示出數(shù)據(jù)模塊的一個實施例。
具體實施例方式將具體參考當前優(yōu)選的實施例(通過例子但不是限制)描述本申請的許多創(chuàng)新的 教導。圖1示意性示出了自動切換的通電復位(POR)電路。在此例子中使用的信號名稱 示出了此電路將如何連接成圖IA和圖IB的完整的設(shè)計,但是這些示例的連接和標簽不是 用于實踐公開的發(fā)明所必需的。與USB(通用串行總線)主機供電101的外部連接被匹配的電阻器隊102和1 2103 分壓以在經(jīng)過USB主機供電線107到模擬復用器104的輸入11處產(chǎn)生分壓的電壓,其可與 來自帶隙基準電壓生成器105的1. 23V的基準電壓相比較。在此示例實施例中,該分壓的 電壓還被提供給USB供電檢測器塊106。如果電力出現(xiàn)在USB主機供電線107上,則USB供 電檢測器塊106將USB開啟(On)信號經(jīng)過信號線108提供給模擬復用器104,該信號致使 模擬復用器104選擇在USB主機供電線107上的來自R1ZiR2節(jié)點(102/103)的分壓的電壓。 SD/MS (安全數(shù)字/記憶棒)主機供電110類似地被電阻器民111和禮112分壓以通過SD/ MS主機供電線113在模擬復用器104的輸入10處產(chǎn)生第二分壓的電壓。如果沒有出現(xiàn)經(jīng) 過信號線108到模擬復用器104的USB開啟信號,則模擬復用器104將選擇在SD/MS主機 供電線113上的來自R3/R4(lll/112)節(jié)點的分壓的電壓。滯后(hysteretic)比較器116照常規(guī)工作,將在信號線114上的、其從模擬復用 器104接收的任何分壓的電源電壓比例與在信號線115上接收的來自帶隙基準級的電壓相 比較。滯后比較器116產(chǎn)生主機POR邏輯信號117,該主機POR邏輯信號117指示來自主機 電路的供電是否在規(guī)定內(nèi)。如果主機供電不是有效的,該邏輯信號防止依賴于主機供電的 組件工作。已知非常多種類的電路用于實現(xiàn)此比較器,并且其任意一個可用在圖1的電路 中。示例集成電路
圖IA示出了有利地包括圖1的電路的集成電路的圖,而圖IB示出了圖IA的集成 電路示例實施例的供電島圖。圖IA的示例實施例是提供三個不同的外部接口的多功能閃存控制器。此實施例 的顯著特征(不是要求保護的本發(fā)明所必需的)包括安全閃存控制器后端,其提供有對經(jīng)過三個主機接口(SD/MMC (安全數(shù)字/多媒體 卡)120、USB (通用串行總線)121和MS (記憶棒)122)的數(shù)據(jù)傳遞,盡管一次僅使用一個主 機接口。分區(qū)成六個電壓島(SD/MMC(主機接口模塊)120、USB HIM 121、MS HIM 122、一直 開啟(后端、MRAM(磁隨機存取存儲器)、焊盤控制和供電管理)123、0RAM(層疊(overlay) 隨機存取存儲器)116和密碼引擎125。無論待機還是激活,不存在來自兩個斷電(powered-down)的主機接口中的邏輯 的功耗開銷。通過開關(guān)126將具有斷電的主機接口的供電島或者關(guān)閉的島(OFF Island) 與電源電壓源(VCC)和地(GND)隔離,因此沒有電流可以流動。使用開關(guān)127將具有ORAM 124和密碼引擎125的供電島切換為開(ON)或關(guān) (OFF)。對于每個島(除了 “一直開啟”之外)利用受控的模擬供電開關(guān)可以實現(xiàn)部分芯 片斷電的功能,并且隔離門(gate)可以用來防止來自斷電的島的無效信號到達通電的島 的輸入。動態(tài)島控制可以在待機期間將ORAM 124和密碼引擎125模塊斷電以達到對于待 機電流的規(guī)格(spec)要求(SD/MMC表示最小規(guī)格)。模擬塊待機節(jié)電的寄存器(register)控制包括調(diào)壓器和振蕩器待機/禁用/低 供電模式。頂級邏輯檢測和配置與后端的單主機接口,并將剩余的兩個主機接口電壓島斷 電。檢測結(jié)果寄存器對固件引導ROM (FIRMWARE boot ROM)是可用的。優(yōu)選地,動態(tài)受控的各個供電島(例如密碼引擎125和ORAM 124)每個包括其自 身的POR電路,用于檢測對該島的供電是否有效。這些電路可以被植入供電島內(nèi),并可以包 括多個POR以確保遍及該供電島的完全有效的供電。該芯片必需對主機電源供電調(diào)壓以對 內(nèi)部邏輯提供1. 2V的核心電壓。在SD、MMC或MS工作模式下,主機提供3. 3V或1. 8V的 供電。在許多實施例中,電流的一部分對芯片(VDDH 130等)上的輸入/輸出(1/0)焊盤 和任意的外部存儲器供電,而剩余部分由內(nèi)部核心調(diào)壓器調(diào)壓以向芯片上的核心邏輯提供 1.2V的供電。在對USB所繪的示例芯片中,在核心調(diào)壓器之前需要另外的調(diào)壓步驟。USB主機 (即VDDH USB) 130向5-3. 3調(diào)壓器(REG) 129提供5V的供電,該供電被調(diào)壓到3. 3V,然后 被提供給以上提及的內(nèi)部核心調(diào)壓器,并且在USB模式下,5-3. 3調(diào)壓器129的3. 3V的輸 出(即Vout 128)被提供給USB PHY(物理層)。當不存在5V的VDDH USB130時,使用開關(guān) (Sff) 126切換供電總線以隔離USB PHY 131和USB HIM 121模塊。當在USB主機接口上檢測到5V供電(例如3. 3伏特)時,模擬組件接口 (ACOMP) 132控制該切換來選擇USB模式,以配置用于USB模式的電力傳送。ACOMP可以具 有P0R,并且所產(chǎn)生的邏輯可以在確定USB供電何時被認為是穩(wěn)定以及由此何時發(fā)生USB切換以對USB HIM 121通電時擔當重要角色。ACOMP 132還檢測VDDH MS SD 1333. 3或1. 8V 供電電壓,以配置用于MS或MD模式操作,控制USB開關(guān)137和開關(guān)126。ACOMP 132還支 持基于雙電壓邏輯輸入135的3. 3V或1. 8V的雙電壓供電。當基于MS選擇邏輯輸入136 檢測到適當?shù)?. 3V或1. 8V時,ACOMP 132邏輯配置用于SD或MS模式。SBLK邏輯模塊136 為密碼引擎125提供輔助功能。如果USB供電正被使用,則可以自動檢測芯片上電源供電檢測。如果這樣,其將 USB主機供電傳送到適當?shù)膬?nèi)部調(diào)壓器和邏輯塊。如果相反,則芯片工作在SD/MS模式下, 開關(guān)將阻止供電流回USB,并且只出現(xiàn)傳送到適當?shù)恼{(diào)壓器和由SD/MS模式使用的邏輯塊 的電力。當USB主機供電活動時,這由(反相器)比較器檢測,然后(反相器)比較器接通 單向電源開關(guān),使得由5-3. 3V調(diào)壓器產(chǎn)生的3. 3V供電可以被傳送到另一調(diào)壓器,該另一 調(diào)壓器可用于產(chǎn)生核心邏輯所需的1.2V供電。另外,將采用(assert)輸出指示符“usb_ on”137,并將選擇用于USB操作的正確主機接口邏輯。但是,如果芯片未從其USB供電端口 而是從其SD/MS端口接收電力,則(反相器)比較器將斷開開關(guān),并僅使SD/MS供電用于產(chǎn) 生SD/MS核心接口邏輯所需的1. 2V。POR電路可以被實現(xiàn)為檢測3. 3V或1. 8V的源,并可以由此工作。盡管核心邏輯將 僅接收調(diào)壓的1. 2V電力,但是POR可以被配置為檢測3. 3V或1. 8V供電,以將芯片島復位 直到達到適當?shù)碾妷?。這是防止當供電電壓實際是3. 3V時電路試圖基于1. 8V的供電而工 作所必需的。供電島圖IB的示例實施例是如圖IA所示的供電島的一種集成電路實施方式。電壓島指 的是芯片的如下部分其被電耦接以與芯片的其他區(qū)域獨立地選擇性通電/斷電,以最小 化在非工作、待機或測試模式期間的總用電。該架構(gòu)目標實現(xiàn)用于可以被最干凈地關(guān)閉的 塊的電壓島。五個塊被標識為電壓島USBHIM 141、SD HIM 142,MS HIM 143、加密引擎145 和ORAM 146。包括所有剩余的系統(tǒng)RAM 144、模擬塊(ACCOMP) 147和148以及主邏輯149 在內(nèi)的所有剩余邏輯總是開啟。更少或者另外的塊是可能的。靜態(tài)HIM選擇三個供電島塊141、142、143表示三個不同的主機接口。在一個樣例實施例中,它 們被實現(xiàn)為靜態(tài)供電島,使得在該設(shè)計中一次僅一個HIM活躍。例如,對于SD產(chǎn)品配置,整 個USB HIM 141和MS HIM 143可以在FW引導時間被靜態(tài)(或永久)斷電。在這種情況 下,不需要在提供在這三個HIM之間的動態(tài)切換,因此,該設(shè)計在通電時可以實現(xiàn)靜態(tài)HIM 配置,并且在不采用(de-assertion) POR時,僅一個所選HIM將被永久配置,直到下一個全 供電周期(full power cycle)。在任何情況下,可以在所有的HIM供電島中實現(xiàn)POR。在一個示例實施例中,可以在硬件中自動處理HIM島控制。從固件的觀點來看,在 通電后,靜態(tài)島配置完成,并且結(jié)果已經(jīng)變成三個控制器類型(SD/NMC或MS或USB)之一, 且相應(yīng)的ΗΙΜ_0Ν位被設(shè)置在供電島控制寄存器中(見圖3)。到CPU擺脫(come out of)其POR的時間、并且固件(ROM)正在執(zhí)行時,正確的主 機接口是可用的(其島被通電),并且固件讀取HIM ID寄存器,并開始執(zhí)行用于該接口的適 當代碼。在CPU(未示出)中的供電島控制寄存器150確定打開(open)哪些供電開關(guān)以將1. 2V核心電壓供電給指定的島。注意,在此示例實施例中,BE3主邏輯島149必需開啟,用于對CPU供電,因此使得 在CPU中的固件(ROM)能夠引導系統(tǒng)。該位被認為是被保留的,因為BE3主邏輯島149包 括所有的供電島控制邏輯并一直是開啟的,并且不能通過該寄存器或其他方式斷開。其他 實施例可以支持BE主邏輯島149的斷電,且“永久開啟”供電島控制被分離出。參考圖3,供電島控制寄存器的低階三位(USB_HIM_0N 305、MS_HIM_0N 310、和 SD_HIM_0N 315)由如上所述的硬件來設(shè)置,并且在此示例實施例中被認為是只讀的。可以 通過選擇優(yōu)先位(OVERRIDE bit) 320來分配各值。在此示例實施例中,兩個位CRYP_0N 325和RAM2_0N 330不是硬件控制的,并且不 需要設(shè)置優(yōu)先位(OVERRIDE)。而是,對于以下描述的動態(tài)島切換,它們是固件控制的。位 340被保留,但在某些其他實施例中,其可以控制被分配了 ΒΕ_0Ν的BE主邏輯島。位435被保留。動杰島控制另一方面,在圖IB右側(cè)是表示密碼模塊和層疊RAM(ORAM)的兩個塊145和146。 芯片引導,且這兩個島斷電以最小化啟動功耗。在進入可操作模式時,則一旦要求,固件可 以使能這些島。盡管通過在通電時靜態(tài)地對兩個未使用的HIM斷電來降低某些待機電力, 但是通過對這兩個大塊145和146斷電來實現(xiàn)大量的待機省電。密碼引擎密碼引擎145是已經(jīng)被集成到芯片架構(gòu)中的硬件加速的安全引擎。該模塊包含整 個芯片設(shè)計的邏輯的幾乎一半,并消耗相應(yīng)量的電力。在此實施例中該模塊被設(shè)計為斷電 使得不需要狀態(tài)保留。密碼引擎145塊取得密鑰并將其存儲在不會由于斷電而丟失的非易 失性存儲器(NVM) 150中。在此實施例中,在“一直開啟”區(qū)域中實現(xiàn)NVM 150,并將一直保 持通電。當密碼引擎145被斷電時,沒有安全操作可以執(zhí)行。盡管安全密鑰被保留在NVM 150中,但是存取該密鑰的電路在密碼引擎145中,該密碼引擎145必需對需要密鑰的任何 操作通電。ORAMORAM 146是用于控制固件的層疊RAM。在示例實施例中,此ORAM由出現(xiàn)在控制器 中的整個RAM的將近一半組成。ORAM 146通常用于代碼層疊分頁(paging)。在樣例實施 例中,系統(tǒng)固件將島管理代碼(斷電和通電例程)置于其他“一直開啟(ALWAYS-0N) ”存儲 器中,使得其立即可用于響應(yīng)擺脫睡眠模式的主機命令。注意,當ORAM 146斷電時,RAM單 元的內(nèi)容將丟失(discharge),并且所存儲的值將變成未知并隨機的。因此,當ORAM 146通 電時,內(nèi)容應(yīng)被認為無效,并且必須被丟棄。ORAM 146內(nèi)容可以通過流入如需要的各部分中 而被恢復,因此ORAM 146島通電和再加載時刻并不直接影響關(guān)鍵固件響應(yīng)時間。在此示例實施例中,不同于完全由芯片硬件控制的靜態(tài)HIM島141、142、143配置, 對于密碼145和ORAM 146島的動態(tài)控制包括硬件控制和需要固件控制的狀態(tài)寄存器。這 提供了在供電島實現(xiàn)方式方面的更大靈活性。以下列出了此布置所提供的一些優(yōu)點允許供電島使用的充分可編程性。如具體實現(xiàn)方式需要,任何實現(xiàn)方式可以選擇 以斷電密碼145、ORAM 146兩者或者都不斷電。通過將此特征與接口類型(例如SD、USB、 MS)分開,在這三個類內(nèi)的不同子變型可以折衷用于可能的性能的省電和/或復雜性的收益.固件完全地控制何時進入省電模式,選擇首先完成操作,或者它可以開始關(guān)掉一 個島同時結(jié)束在另一個島上的活動。另外,可以以任意順序接通(turnon)/斷開(turn off)這兩個島。因為對這兩個塊斷電和通電極大地影響待機電流,該固件可以優(yōu)化如何利用針對 穩(wěn)定(settling)時間的精細定時控制以及對剩余的芯片邏輯的影響、來通過模擬供電開 關(guān)移除或施加電力。邏輯隔離、時鐘選通(clock-gating)和POR機制被提供給每個島,并可以包括在 供電島上的多個POR電路。固件具有通過可編程寄存器對這些機制的順序和使用的控制。島控制機制一旦邏輯和RAM已經(jīng)被邏輯分區(qū)到離散的島中,必需添加幾個機制來控制這些島 并使能在如下需要的模式配置和條件下進行待機省電系統(tǒng)核心供電選通和控制(主機供電調(diào)壓和模擬供電隔離開關(guān))。產(chǎn)品包裝檢測(SD/MMC、USB或MS模塊配置)。邏輯門隔離控制(開啟的(ON)島與(一個或多個)關(guān)閉的(OFF)島隔離的效果) (在此實施例中,電壓隔離單元155實現(xiàn)了邏輯門隔離)。系統(tǒng)核心供電詵通和控制在此示例實施例中,芯片處理三個主要的供電功能來自(3. 3V或1. 8V的)SD/NMC或MS主機或來自(5V的)USB主機的主機供電的調(diào)壓?;趯γ艽a145和ORAM 146供電島的靜態(tài)(產(chǎn)品配置)和動態(tài)島控制(用于待 機掛起和恢復)將供電線切換到所需的供電島。島供電切換控制和狀態(tài)_模擬供電切換必須最小化對系統(tǒng)核心供電的影響。(在 此實施例中,數(shù)字地控制的模擬供電開關(guān)156實現(xiàn)了供電切換)。主機供電調(diào)壓圖IC和圖ID示出了供電的進一步細節(jié)。在圖IC的示例實施例中,示出了在非 USB模式下的操作。該芯片調(diào)整主機供電以對內(nèi)部邏輯提供1. 2V的核心電壓。在SD、NMC或MS模式下,主機提供3. 3V或1. 8V的供電。該電流的一部分對該芯 片上的1/0焊盤(VDDH 160,VDDF 161)以及外部NAND存儲器162供電,而剩余的電流由內(nèi) 部核心調(diào)壓器163調(diào)壓以向核心邏輯(VIN_C0RE 164)提供1. 2V的供電。在非USB模式下,SD/MMC或MS主機提供3. 3或1. 8V供電165 (VIN_C0RE 164),其 被供給核心調(diào)壓器163。在USB模式下,USB主機166需要在核心調(diào)壓器163之前的附加的 調(diào)壓步驟。USB主機166提供5V的供電(VIN_53 167),其首先被5-3. 3調(diào)壓器190調(diào)壓到 3. 3V,然后被提供給上述的內(nèi)部核心調(diào)壓器163。另外,當在USB模式下,在芯片外(分別在V0UT_53 168和V0UT_C0RE169上)驅(qū) 動5-3. 3調(diào)壓器168的3. 3V輸出和核心調(diào)壓器163的1. 2V輸出,在那里這些電壓被濾波 器175、176和177過濾,然后被提供給USB PHY 170供電輸入(A3V3 17UA1V2 172和D1V2 173)。在圖IC的示例實施例中,示出了非USB模式下的操作。SD/MMC或MS主機165向核心調(diào)壓器163供電。不需要USB振蕩器(0SC 1178),因此開關(guān)179斷開。第二振蕩器 (0SC2 180)關(guān)閉,并且USB開關(guān)181斷開。5/3V調(diào)壓器190關(guān)閉。PHY接口(3. 3V) 170被 斷電,因此USB PHY核心開關(guān)181被斷開。主要FD焊盤182活動,并且FD_DUP焊盤183不活動。圖ID示出了當USB HIM活動時的供電狀態(tài)。該芯片調(diào)整主機供電以對內(nèi)部邏輯 提供1.2V的核心電壓。5/3V調(diào)壓器190開啟,并且USB開關(guān)181閉合。5/3V調(diào)壓器190 向核心調(diào)壓器163供電,并且隨著開關(guān)179閉合,USB振蕩器OSCl 178活動。USB物理接口 PHY (3. 3V)開啟,并且USB PHY核心開關(guān)181閉合。一些主要的FD焊盤182關(guān)閉,并且副 FD_DUP焊盤183開啟。主機供電和調(diào)壓供電的切換如上所示,兩個類型的配置(SD、NMC、MS相對于USB)必需利用共享的供電路徑來 恰當?shù)剡\作??梢岳弥付镾D+的第三模式。在SD+配置中,SD和USB供電接合裝置 (hookup)在統(tǒng)一的包裝中同時工作,因此,對于管理各種供電選擇帶來進一步的挑戰(zhàn)。為了限制在不支持USB的實現(xiàn)方式中的活動和待機電流,當沒有出現(xiàn)5V的主機供 電時,切換供電總線以隔離USB PHY和USB設(shè)備核。對于每個實現(xiàn)方式,對于未被使用的兩個HIM島切斷1. 2V核心電壓??梢詣討B(tài)地獨立地接通或切斷密碼塊145和ORAM塊146以節(jié)省待機電力。USB HIM供電切換模式檢測基于被施加到AC0MP_54148或者AC0MP_3_1. 2147的電力。ACOMP邏輯確 定當前選擇了哪個單個的主機接口(MS、SD/MMC或USB)。供電島_島切換一旦確定了模式,ACOMP邏輯將使能用于該模式的適當?shù)碾妷簫u。隔離單元隔離單元155在被接通時防止未定義的浮置邏輯狀態(tài)從未供電的島傳播到芯片 的其余部分。隔離單元在被使能時將分開源點和目的地點,并呈現(xiàn)固定的高電壓(邏輯1) 或者固定的低電壓(邏輯0)值,或者在(基于鎖存的)信號上保持最后一狀態(tài)。當隔離單 元被禁用時,該單元將僅使得輸出信號狀態(tài)在源和目的地之間通過。存在兩個分離的隔離單元控制寄存器(島輸入、島輸出)。在島的輸入處的隔離單元將總是基于“邏輯0”的單元,使得當該島被斷電時,在斷 電的輸入處不存在電壓?;谟欣麪顟B(tài)(benign state)來選擇在島的輸出處的隔離單元,使得當該島被關(guān) 閉時,相應(yīng)的目的地島輸入將仍看得到有利狀態(tài)。來自供電島的固件問題固件必須管理密碼島145供電禁用/使能以達到SD待機模式限制。固件必須管 理對于ORAM島146的代碼恢復(再加載),對于SD待機模式,該ORAM島146也必須被斷 H1^ ο圖2示出了圖1的電路的實現(xiàn)方式的進一步的細節(jié)。在此實施例中,USB供電檢 測器塊僅是反相器206,因此一旦量VUSB-SupplyR2Z(R^R2)升高到N溝道閾值電壓Vtn以 上,該反相器206就將低有效輸出(active-low output)提供給下一反相器級。因為Vtn通常是帶隙基準電壓Vk的一半(或更少),這意味著被反向的電壓USB ON(開啟)將在主機 POR信號到達有效值之前很早就開始出現(xiàn)。通常,通電復位信號是低有效,即芯片或電路被 POR信號的低值保持在復位。該附圖還示出了 USB主機供電201和SD/MS主機供電202連接之間的關(guān)系的一些 細節(jié)。USB主機供電201 (標稱5V)驅(qū)動調(diào)壓器203,該調(diào)壓器203從該USB主機供電201 得到調(diào)壓的3. 3V供電。如果USB_0n 215高,則圖示的大的PMOS旁路開關(guān)204將被(在前 的低電壓)接通,使得調(diào)壓器203的輸出被連接以驅(qū)動SD/MS主機供電202連接。該線路 又向包括兩個晶體管213和電阻器214的內(nèi)部調(diào)壓器饋送。由電阻器215和216形成的電 壓分壓向晶體管213的柵極供電。與后端的多HIM接口圖3的樣例實施例提供了與單個后端(BE)連接的三個晶片(die)級可選的HIM 接口(前端)。這通過如下的與BE的兩個可用內(nèi)部接口來提供用于CF 351、MS 352和SD/NMC設(shè)備控制器353的HDMA 320 (主機直接存儲器存 取)接口,以及用于USB設(shè)備控制器354的BVCI 330 (基本虛擬組件接口)總線。與BMU的BVCI 端口 330專用于USB設(shè)備控制器,但是SD/MMC HIM和MSHIM 352的HDMA 320接口必須被 復用340到BMU中的單個HDMA端口。此樣例實施例包括靜態(tài)和動態(tài)島兩者。如果靜態(tài)島對應(yīng)于未被選擇的操作的模 式,則靜態(tài)島在工作時總是關(guān)閉。數(shù)據(jù)樽塊圖4示出了數(shù)據(jù)模塊。該數(shù)據(jù)模塊包括NAND閃存和控制器。在此樣例實施例中, 該控制器提供在模塊的連接器處的USB接口以及具有適當標準的與存儲器芯片的接口。根據(jù)各種公開的實施例,提供了 一種集成電路,包括多個供電島,獨立地連接 以接收可中斷的供電電壓;供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電 路,并且還包括被連接以有條件地被所述相應(yīng)的供電有效測量電路禁用的核心電路;其中, 在至少一個所述供電島中,所述相應(yīng)的供電電壓可以采取至少兩個有效范圍中的任何一 個,并且所述相應(yīng)的供電有效測量電路包括自動電壓縮放(scaling)以測試所述有效范圍 中的任何一個。根據(jù)各種公開的實施例,提供了 一種集成電路,包括多個供電島,獨立地連接 以接收可中斷供電電壓;所述供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電 路,并且還包括被連接以有條件地被所述相應(yīng)的供電有效測量電路禁用的核心電路。根據(jù)各種公開的實施例,提供了 一種集成電路,包括多個供電島,獨立地連接 以被通電或斷電;其中所述供電島中的一個或多個是可以在不同的工作模式下接收多個可 能的供電電壓的雙電壓供電島;每個所述雙電壓供電島包括選擇電路,該選擇電路根據(jù)在 外部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入以產(chǎn)生縮放的電壓;以及滯后 比較器,其測量所述縮放的電壓,并由此輸出供電有效信號。根據(jù)各種公開的實施例,提供了 一種集成電路,包括供電控制電路,其被連接 以獨立地允許或不允許對多個供電島的供電;所述供電島中的多個供電島每個包括相應(yīng)的 本地供電有效測量電路,并且還包括被連接以有條件地被所述相應(yīng)的供電有效測量電路禁
13用的核心電路;其中所述供電島中的一個或多個是可以在不同的工作模式下接收多個可能 的供電電壓的雙電壓供電島;每個所述雙電壓供電島包括選擇電路,該選擇電路根據(jù)在外 部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入以產(chǎn)生縮放的電壓;以及滯后比 較器,其測量所述縮放的電壓,并由此輸出供電有效信號以使能或禁用在相應(yīng)的供電島內(nèi) 的核心電路。根據(jù)各種公開的實施例,提供了 一種集成電路,包括比較器,被連接以相對于 基準電壓來測試輸入電壓;至少兩個外部供電電壓連接;以及檢測電路,被連接以檢測在 所述外部供電電壓連接中的第一連接上的電力,以及提供相應(yīng)的邏輯輸出;以及復用器,其 根據(jù)所述邏輯輸出將所述輸入電壓連接到在所述外部供電電壓連接上的電壓的第一比例, 或者連接到在所述第二外部供電電壓連接上的電壓的第二比例;所述比較器可操作地被連 接以提供供電有效信號。根據(jù)各種公開的實施例,提供了 一種便攜數(shù)據(jù)模塊,包括存儲器芯片;以及存 儲器控制器芯片,其被連接到外部接口端并且還被連接以控制所述存儲器芯片,且該存儲 器控制器芯片包括供電控制電路,該供電控制電路被連接以獨立地允許或不允許對所述控 制器芯片上的多個供電島的供電;所述供電島中的多個供電島每個包括相應(yīng)的本地供電有 效測量電路,并且還包括被連接以有條件地被所述相應(yīng)的本地供電有效測量電路所禁用的 核心電路;其中所述供電島中的一個或多個是可以接收來自所述外部端的至少一個的多個 可能的供電電壓的雙電壓供電島;每個所述雙電壓供電島包括選擇電路,該選擇電路根據(jù) 在外部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入以產(chǎn)生縮放的電壓;以及滯 后比較器,其測量所述縮放的電壓,并由此輸出供電有效信號以使能或禁用在相應(yīng)的供電 島內(nèi)的核心電路。根據(jù)各種公開的實施例,提供了 一種通電復位電路,包括電壓檢測電路,被耦 接到至少兩個外部供電輸入,所述電壓檢測電路被配置為檢測在接收來自外部源的供電的 所述外部供電輸入中的第一輸入處的電壓;復用電路,其可操作地將所述外部供電輸入中 的所選輸入耦接到測試節(jié)點;以及比較器,具有耦接到基準電壓的第一輸入、鏈接到所述測 試節(jié)點的第二輸入、以及由此提供供電有效信號的輸出;由此所述供電有效信號可以在來 自任一外部源的電壓達到相應(yīng)有效電平時使能核心電路操作。根據(jù)各種公開的實施例,提供了 一種用于操作集成電路的方法,包括以下動作 在芯片上供電控制電路中,獨立地允許或不允許對多個供電島的供電;在所述供電島的多 個供電島中,本地地進行供電有效測量,并根據(jù)所述相應(yīng)的供電有效測量來有條件地禁用 所述相應(yīng)供電島的相應(yīng)核心電路;以及在所述供電島的一些雙電壓供電島中,檢測出現(xiàn)了 至少兩個有效供電電壓范圍中的哪個,并根據(jù)此執(zhí)行所述供電有效測量。根據(jù)各種公開的實施例,提供了 一種用于操作集成電路的方法,包括針對基準 電壓比較輸入電壓;檢測在電壓檢測電路上的兩個外部連接中的第一連接上的電力與否存 在,以提供邏輯輸出;并如由所述邏輯輸出所確定的,通過將所述輸入電壓連接到在所述第 一外部連接上的電壓的第一比例或者連接到在所述第二外部連接上的電壓的第二比例來 執(zhí)行所述比較步驟;以及根據(jù)受所述連接步驟影響的所述比較步驟來提供供電有效輸出。根據(jù)各種公開的實施例,提供了 一種用于驗證對具有多個供電島的集成電路的 供電的方法,包括使用一個或多個邏輯控制的開關(guān)來選擇一個或多個供電島以通電;以及在供電島內(nèi),使用供電驗證電路來控制邏輯操作以驗證輸入電壓,其中所述供電驗證電 路使用比較器來針對基準電壓來測試所述輸入電壓的比例,檢測在所述外部連接中的第一 連接上的電力是否存在,并由此切換對所述比較器的輸入以改變所述比例;其中在其所述 集成電路的至少一個所述供電島中,所述集成電路是多供電電壓兼容的。根據(jù)各種公開的實施例,提供了 一種用于驗證供電島上的電壓的方法,包括使 用一個或多個邏輯控制的開關(guān)來選擇一個或多個供電島以通電;以及在一個供電島內(nèi),使 用通電復位電路控制所述至少一個供電島的邏輯操作,以驗證在其處接收的供電電壓;其 中所述通電復位電路針對得到的基準電壓來測試所述輸入電壓的比例;檢測與所述一個供 電島的至少兩個外部供電輸入連接中的第一連接上的電壓的存在或不存在,并重新配置所 述通電復位電路以改變所述比例并由此連接到所述兩個外部供電輸入連接的所選的一個 連接。根據(jù)各種公開的實施例,提供了 一種集成電路,包括比較器,被連接以針對得 到的基準電壓來測試輸入電壓;至少兩個外部供電輸入連接,連接到檢測電路,所述檢測電 路檢測所述外部供電連接中的提供邏輯輸出的第一連接上的電力;邏輯開關(guān),其根據(jù)所述 邏輯輸出將所述輸入電壓連接到所述第一外部連接上的電壓的第一比例或者連接到在所 述第二外部連接上的電壓的第二比例;所述比較器可操作地被連接以提供供電有效信號。根據(jù)各種公開的實施例,提供了 一種用于確保用于數(shù)字電路的邏輯操作的有效 供電的電路,包括第一比較器,在第一輸入處接收來自所選電壓源的第一測試電壓信號, 并在第二輸入處接收基準電壓;以及所述比較器產(chǎn)生邏輯輸出信號以指示用于連接到有效 的第一電壓源或者有效的第二電壓源中的任一個的有效電壓范圍,所述連接的電壓源向內(nèi) 部核心邏輯供電。根據(jù)各種公開的實施例,提供了 一種通電復位電路,包括電壓檢測電路,耦接 到至少兩個外部供電輸入,所述電壓檢測電路被配置為檢測在首先接收來自外部源的供電 的輸入處的電壓;比較器,具有耦接到基準電壓、即輸出供電復位信號的第一輸入、和鏈接 到至少兩個外部供電輸入的第二輸入;邏輯控制切換電路,其將比較器的第二輸入耦接到 首先接收來自外部源的供電的所述輸入,所述第二輸入上的電壓按比例地來源于外部源; 以及所述輸出供電復位信號基于從外部源得到的電壓達到有效電平而供電有效信號。根據(jù)各種公開的實施例,提供了 一種通電復位電路,包括電壓檢測電路,耦接 到至少兩個外部供電輸入,所述電壓檢測電路被配置為檢測在首先接收來自外部源的供電 的輸入處的電壓;比較器,具有耦接到基準電壓、即輸出供電復位信號的第一輸入、和鏈接 到至少兩個外部供電輸入的第二輸入;邏輯控制切換電路,其將比較器的第二輸入耦接到 首先接收來自外部源的供電的所述輸入,所述第二輸入上的電壓按比例地來源于外部源; 以及所述輸出供電復位信號基于從外部源得到的電壓達到有效電平而供電有效信號。根據(jù)各種公開的實施例,提供了 一種有效電壓檢測電路,包括比較器,具有來 自模擬復用器的第一輸入和來自基準電壓源的第二輸入,所述比較器產(chǎn)生通電復位信號輸 出;模擬復用器,具有按比例地來自第一電壓源的第三輸入、按比例地來自第二電壓源的第 四輸入、來源于所述第一電壓源或所述第二電壓源中的一個的第一輸出;供電檢測器,耦接 到所述第二電壓源,并向模擬復用器提供第五輸入,其中當所述供電檢測器檢測到來自第 二電壓源的閾值電壓時,向第五輸入產(chǎn)生通電信號;以及所述模擬復用器通過選擇第四輸
15入并在未出現(xiàn)通電信號時選擇第三輸入來對通電信號第五輸入作出反應(yīng),所選的輸入電壓 信號在第一輸入處被接收,由此當?shù)谝惠斎腚妷哼_到規(guī)定的電平時,發(fā)生供電復位信號輸
出ο根據(jù)各種公開的實施例,提供了 一種用于操作集成電路的方法,包括針對基準 電壓比較輸入電壓;檢測在電壓檢測電路上的兩個外部連接中的第一連接上的電力的存在 與否,以提供邏輯輸出;如由所述邏輯輸出所確定的,將所述輸入電壓連接到在所述第一外 部連接上的電壓的第一比例或者所述第二外部連接上的電壓的第二比例。根據(jù)各種公開的實施例,提供了 一種用于驗證對具有多個供電島的邏輯電路的 供電的方法,包括使用一個或多個邏輯控制的開關(guān)來選擇一個或多個供電島以通電;使 用通電復位電路來控制供電島的邏輯操作以驗證閾值輸入電壓;使用比較器來針對得到的 基準電壓來測試所述輸入電壓的比例;配置比較器以測試至少兩個外部供電輸入連接,以 及電壓檢測電路被連接以檢測所述外部連接中的第一連接上的電力的存在;以及提供切換 邏輯,該切換邏輯根據(jù)所述電壓檢測電路的邏輯輸出將所述輸入電壓連接到所述第一外部 連接上的電壓的第一比例或者連接到在所述第二外部連接上的電壓的第二比例,且所述比 較器可操作地被連接以在檢測到閾值電壓時產(chǎn)生供電有效信號。根據(jù)各種公開的實施例,提供了 一種用于驗證供電島上的電壓的方法,包括使 用一個或多個邏輯控制的開關(guān)來選擇一個或多個供電島以通電;使用通電復位電路來控制 供電島的邏輯操作以驗證第一供電島上的有效輸入電壓;使用比較器來針對得到的基準電 壓來測試所述輸入電壓的比例;配置比較器以測試與第一供電島的至少兩個外部供電輸入 連接,以及電壓檢測電路被連接以檢測所述外部連接中的第一連接上的電力的存在;以及 提供切換邏輯,該切換邏輯根據(jù)所述電壓檢測電路的邏輯輸出將所述輸入電壓連接到所述 第一外部連接上的電壓的第一比例或者連接到在所述第二外部連接上的電壓的第二比例, 且所述比較器可操作地被連接以供電有效信號并允許對第二供電島的邏輯操作。修改和變型如本領(lǐng)域技術(shù)人員將認識到的,可以極大范圍的應(yīng)用之上修改和變化在本申請中 描述的創(chuàng)新的概念,因此本專利主題的范圍不受給出的任何具體示例教導限制。意要包含 落在所付權(quán)利要求的精神和寬廣范圍內(nèi)的所有這種替換、修改和變型。例如可以向例示的各種電路添加另外的級,同時仍然保留上述邏輯和/或功能關(guān) 系。可以對于整個島或者島的部分實現(xiàn)P0R。還可以實現(xiàn)POR以在允許通電前確保另一個 島利用有效的供電而工作。注意,可以將由通電復位電路提供的輸出信號更一般地描述為供電有效信號,且 通電復位電路本身確實可以被描述為供電監(jiān)視或者供電驗證電路的例子。如上所述的“通 電復位”信號的使用在復雜的數(shù)字邏輯中是極普通的,但是替代地可以使用用于避免不可 預測的狀態(tài)的其他方案。(例如,該信號可以被描述為“使能”或“禁用,,信號,這不僅取決 于其如何連接,而且取決于其如何構(gòu)思。)還參考了以下共同擁有并在共同審查中的美國專利申請,其每個通過全部引用被 合并于此60/934936,提交于2006年12月31日;60/921507,提交于2006年12月31日; 60/934918,提交于 2006 年 12 月 31 日;60/934917,提交于 2006 年 12 月 31 日;60/999760, 提交于2006年12月31日;60/934923,提交于2006年12月31日;60/934937,提交于2007
16年1月1日;60/921508,提交于2007年1月1日;11/618849,提交于2006年12月31日; 11/618852,提交于 2006 年 12 月 31 日;11/618865,提交于 2006 年 12 月 31 日;11/618867, 提交于2006年12月31日;11/649325,提交于2006年12月31日;11/649326,提交于2006
年 12 月 31 日;11/_,提交于 2007 年 12 月 28 日(SDD_1093,“Systems and Circuits
with Multirange and Localized Detection of Valid Power(具有多范圍禾口有效供電
的本地化檢測的系統(tǒng)和電路)”);11/_,提交于2007年12月28日(SDD-1100,
"Optionally Bonding Either Two Sides or More Sides of Integrated Circuits (可選
地結(jié)合兩側(cè)或多側(cè)的集成電路)”;以及11/_,提交于2007年12月28日(SDD-1102,
"Exclusive-Option Chips and Methods with All-Options-Active Test Mode (具有全部 選項活動測試模式的唯一選項芯片和方法)”。這些申請都不是一定與本申請有關(guān),而是幫 助示出被設(shè)計到與上述思想相同的和/或與那些思想相互組合的系統(tǒng)中的特征。對于另一例子,還能夠?qū)⒈镜毓╇姳O(jiān)視電路包括在動態(tài)供電島中(為了最佳的供 電效率,其可以在各種時間被通電或斷電,而同時設(shè)備在工作),而不是靜態(tài)供電島中(諸 如上述實施例中的主機接口模塊)。這類實施例具有的優(yōu)點是,在最需要的地方選擇性地給 出保護,即,僅對供電狀態(tài)獨立的島給出獨立的保護。這簡化了設(shè)計。本申請中的描述不應(yīng)被理解為暗示如何具體的元件、步驟或功能是必需被包括在 權(quán)利要求范圍內(nèi)的關(guān)鍵元件本專利主題的范圍僅由允許的權(quán)利要求定義。此外,這些權(quán)利 要求不是意要應(yīng)用35USC部分112的第6段,除非明確的詞語“部件用于”后跟隨著分詞。所提交的權(quán)利要求意要盡可能全面,并且不意圖讓出、貢獻或放棄任何主題。
權(quán)利要求
一種集成電路,包括多個供電島,其獨立地被連接以接收可中斷的供電電壓;所述供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電路,并且還包括核心電路,所述核心電路被連接以有條件地被所述相應(yīng)的供電有效測量電路禁用;其中,在所述供電島的至少一個中,所述相應(yīng)的供電電壓可以采取至少兩個有效范圍中的任一個,并且所述相應(yīng)的供電有效測量電路包括自動電壓縮放(scaling)以測試所述電壓范圍中的任一個。
2.如權(quán)利要求1所述的集成電路,其中所述供電電壓不大于5伏特。
3.如權(quán)利要求1所述的集成電路,其中所述供電電壓不大于3.3伏特。
4.如權(quán)利要求1所述的集成電路,其中利用兩個不同的電阻階梯實現(xiàn)所述自動電壓縮放。
5.如權(quán)利要求1所述的集成電路,其中所述至少一個供電島是可以連接到多于一個電 接口的外部接口控制器。
6.一種集成電路,包括多個供電島,其獨立地被連接以接收可中斷的供電電壓;所述供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電路,并且還包括核心 電路,所述核心電路被連接以有條件地被所述相應(yīng)的供電有效測量電路禁用。
7.如權(quán)利要求6所述的集成電路,還包括供電有效輸出信號使能核心電路的邏輯操作。
8.如權(quán)利要求6所述的集成電路,其中所述有效供電測量電路有條件地向供電島輸出 指示在有效范圍內(nèi)的供電電壓的供電有效輸出信號;以及所述供電有效輸出信號工作以允 許在該供電島上的核心電路的邏輯操作。
9.如權(quán)利要求6所述的集成電路,其中有效供電信號向第一供電島指示在有效范圍 內(nèi)的供電電壓;以及所述有效供電信號工作以允許在第二供電島上的核心電路上的邏輯操 作。
10.一種集成電路,包括多個供電島,其獨立地被連接以被通電或斷電;其中所述供電島中的一個或多個是可 以接收在不同操作模式下的多個可能的供電電壓的雙電壓供電島; 每個所述雙電壓供電島包括選擇電路,其根據(jù)在外部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入,以 產(chǎn)生縮放的電壓;以及滯后比較器,其測量所述縮放的電壓,并由此輸出供電有效信號。
11.如權(quán)利要求10所述的電路,其中所述供電有效信號向供電島指示在有效范圍內(nèi)的 供電電壓;以及所述供電有效信號工作以允許在供電島內(nèi)的電路的邏輯操作。
12.如權(quán)利要求10所述的電路,其中所述雙電壓供電島是可以連接到多于一個電接口 的外部接口控制器。
13.一種集成電路,包括供電控制電路,其被連接以獨立地允許或不允許對多個供電島的供電; 所述供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電路,并且還包括核心電路,所述核心電路被連接以有條件地被所述相應(yīng)的供電有效測量電路禁用;其中所述供電島中的一個或多個是可以接收在不同操作模式下的多個可能的供電電 壓的雙電壓供電島;每個所述雙電壓供電島包括選擇電路,其根據(jù)在外部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入,以 產(chǎn)生縮放的電壓;以及滯后比較器,其測量所述縮放的電壓,并由此輸出供電有效信號,以使能或禁用在該相 應(yīng)供電島內(nèi)的核心電路。
14.如權(quán)利要求13所述的集成電路,其中每個所述雙電壓供電島是可以連接到多于一 個電接口的外部接口控制器。
15.如權(quán)利要求13所述的集成電路,其中所述供電控制電路可以選擇不大于3.3伏特 的電力的供電電壓。
16.一種集成電路,包括比較器,被連接以針對基準電壓測試輸入電壓;至少兩個外部供電電壓連接;以及檢測電路,被連接以檢測所述外部供電電壓連接中 的第一連接上的電力,并提供相應(yīng)的邏輯輸出;以及復用器,其中,根據(jù)所述邏輯輸出,將所述輸入電壓連接到在所述外部供電電壓連接上 的電壓的第一比例或者連接到在所述第二外部供電電壓連接上的電壓的第二比例; 所述比較器可操作地被連接以供電有效信號。
17.如權(quán)利要求15所述的集成電路,其中所述比較器是滯后的。
18.如權(quán)利要求15所述的集成電路,其中輸入電壓不大于3.3伏特的電力。
19.如權(quán)利要求15所述的集成電路,其中所述供電有效信號工作以允許所述供電島的 邏輯操作。
20.如權(quán)利要求15所述的集成電路,其中所述供電島包括多個接頭供電島,所述接頭 供電島可以操作外部接口端;以及所述接頭供電島中的至少一個被連接以從多電壓外部端{共 ο
21.一種便攜數(shù)據(jù)模塊,包括 存儲器芯片;以及存儲器控制器芯片,其被連接到外部接口端,并且還被連接以控制所述存儲器芯片,以 及該存儲器控制器芯片包括供電控制電路,其被連接以獨立地允許或不允許對所述控制器芯片上的多個供電島的 供電;所述供電島中的多個供電島每個包括相應(yīng)的本地供電有效測量電路,并且還包括被連 接以有條件地被所述相應(yīng)的本地供電有效測量電路禁用的核心電路;其中所述供電島中的一個或多個是可以接收來自所述外部端的至少一個的多個可能 的供電電壓的雙電壓供電島;每個所述雙電壓供電島包括選擇電路,其根據(jù)在外部連接處出現(xiàn)了什么電壓而不同地自動縮放供電電壓輸入,以 產(chǎn)生縮放的電壓;以及滯后比較器,其測量所述縮放的電壓,并由此輸出供電有效信號以使能或禁用在相應(yīng) 的供電島內(nèi)的核心電路。
22.如權(quán)利要求21所述的模塊,其中所述存儲器芯片是非易失性存儲器芯片。
23.如權(quán)利要求21所述的模塊,其中所述供電有效信號向第一供電島指示在有效范圍 內(nèi)的供電電壓;以及所述供電有效信號工作以允許第二供電島的邏輯操作。
24.如權(quán)利要求21所述的模塊,其中所述供電有效信號向供電島的第一部分指示在有 效范圍內(nèi)的輸入供電電壓。
25.如權(quán)利要求21所述的模塊,其中所述第二外部連接中的一個在工作在安全數(shù)字模 式下時向集成電路供電。
26.如權(quán)利要求21所述的模塊,其中所述第二外部連接在工作在多媒體卡模式下時向 集成電路供電。
27.如權(quán)利要求21所述的模塊,其中所述供電有效信號是通電復位信號。
28.如權(quán)利要求21所述的模塊,其中所述供電島包括層疊隨機存取存儲器供電島。
29.如權(quán)利要求21所述的模塊,其中所述選擇電路包括兩個不同的電壓分壓器。
30. 一種通電復位電路,包括電壓檢測電路,被耦接到至少兩個外部供電輸入,所述電壓檢測電路被配置為檢測接 收來自外部源的供電的所述外部供電輸入中的第一輸入處的電壓;復用電路,其可操作地將所述外部供電輸入中的所選輸入耦接到測試節(jié)點;以及比較器,具有耦接到基準電壓的第一輸入、鏈接到所述測試節(jié)點的第二輸入、以及由此 供電有效信號的輸出;由此,所述供電有效信號可以在來自任一外部源的電壓達到相應(yīng)有效電平時使能核心 電路操作。
31.如權(quán)利要求30所述的電路,其中所述比較器是滯后的。
32.如權(quán)利要求31所述的電路,其中所述基準電壓從帶隙電壓基準電路連接。
33.一種用于操作集成電路的方法,包括以下動作在芯片上供電控制電路中,獨立地允許或不允許對多個供電島的供電;在所述供電島的多個供電島中,本地地進行供電有效測量,并根據(jù)所述相應(yīng)的供電有 效測量來有條件地禁用所述相應(yīng)供電島的相應(yīng)核心電路;以及在所述供電島的一些雙電壓供電島中,檢測出現(xiàn)了至少兩個有效供電電壓范圍中的哪 個,并根據(jù)此執(zhí)行所述供電有效測量。
34.如權(quán)利要求33所述的方法,其中每個所述雙電壓供電島是可以連接到多于一個標 準電接口的外部接口控制器。
35. 一種用于操作集成電路的方法,包括針對基準電壓比較輸入電壓;檢測在電壓檢測電路上的兩個外部連接中的第一連接上的電力的存在與否,以提供邏 輯輸出;以及如由所述邏輯輸出確定的,通過將所述輸入電壓連接到在所述第一外部連接上的電壓 的第一比例或者連接到在所述第二外部連接上的電壓的第二比例來執(zhí)行所述比較步驟;以 及根據(jù)受所述連接步驟影響的所述比較步驟來供電有效輸出。
36.如權(quán)利要求35所述的方法,其中所述比較步驟由滯后比較器執(zhí)行。
37.如權(quán)利要求35所述的方法,其中所比較的輸入電壓和基準電壓產(chǎn)生供電有效輸 出,該供電有效輸出向供電島的第一部分指示所連接的外部連接正提供在有效范圍內(nèi)的供 電電壓。
38.如權(quán)利要求35所述的方法,其中所述輸入電壓經(jīng)過模擬復用器而被接收。
39.一種用于驗證對具有多個供電島的集成電路的供電的方法,包括 使用一個或多個邏輯控制的開關(guān)來選擇一個或多個供電島以通電;以及 在供電島內(nèi),使用供電驗證電路來控制邏輯操作以驗證輸入電壓,其中所述供電驗證電路使用比較 器來針對基準電壓來測試所述輸入電壓的比例,檢測在所述外部連接中的第一連接上的電力的存在,以及 由此切換對所述比較器的輸入以改變所述比例;其中在所述集成電路的至少一個所述供電島中,所述集成電路是多供電電壓兼容的。
40.如權(quán)利要求39所述的方法,其中所述比例的值通過選擇多個電壓分壓器之一來確定。
41.如權(quán)利要求39所述的方法,其中所述比較器是滯后的。
42.一種用于驗證供電島上的電壓的方法,包括使用一個或多個邏輯控制的開關(guān)來選擇供電島以通電;在一個供電島內(nèi),使用通電復位電路控制至少一個供電島的邏輯操作,以驗證在其處 接收的供電電壓;其中所述通電復位電路針對得到的基準電壓來測試所述輸入電壓的比 例;檢測與所述一個供電島的至少兩個外部供電輸入連接中的第一連接上的電壓的存在 或不存在,并重新配置所述通電復位電路以改變所述比例并由此連接到所述兩個外部供電 輸入連接中的所選連接。
全文摘要
提供用于自動和/或本地調(diào)整供電有效檢測的方法和系統(tǒng)。在一類實施例中,本地通電復位電路被包括在各個供電島中;在另一類實施例中,取決于所檢測的接口電壓電平,通電復位電路自動被重新編程以使用相同的電路用于任一情況下的供電有效檢測。
文檔編號H03K17/22GK101919161SQ200880125075
公開日2010年12月15日 申請日期2008年12月12日 優(yōu)先權(quán)日2007年12月28日
發(fā)明者丹尼爾·P·古延, 史蒂夫·X·奇 申請人:桑迪士克公司
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
澳门| 都兰县| 璧山县| 莆田市| 措美县| 小金县| 潼南县| 利津县| 马龙县| 朝阳区| 积石山| 太保市| 江都市| 石河子市| 云南省| 洪江市| 陈巴尔虎旗| 永兴县| 峨边| 东兰县| 奉贤区| 珠海市| 太湖县| 鄯善县| 延津县| 林芝县| 许昌市| 凤凰县| 保定市| 盖州市| 新宾| 莱芜市| 康平县| 巴东县| 新宁县| 宁南县| 静海县| 湘潭县| 永川市| 博罗县| 来宾市|