專利名稱:接收電路、接收系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及一種選擇性接收多個輸入信號之中任一個的接收電路。
背景技術(shù):
近年來,隨著影像的高圖像質(zhì)量化及聲音的高音質(zhì)化,在設(shè)備之間傳輸?shù)男畔⒘?增加,因此希望要提高設(shè)備之間的信號傳輸速度。例如,在基于HDMI (High Definition Multimedia Interface)的顯示裝置中,在像素數(shù)為“1920X 1080”的面板上顯示運動圖像 時,在交錯(interlace)方式中需要大約以750Mbps的速度進行信號的接收發(fā)送,在漸進 (progressive)方式中需要加倍的大約1. 5Gbps的速度。為了實現(xiàn)這種超過數(shù)Gbps的超高 速的接收發(fā)送,需要將接收裝置的能接收的頻帶(接收裝置能正常接收輸入信號的頻帶) 設(shè)定為數(shù)GHz以上,并且將接收裝置內(nèi)部的信號衰減盡可能抑制減小。另外,近年來,如圖12所示,將多個發(fā)送裝置連接于一個接收裝置而進行多對一 通信的情況被廣泛需要。例如,需求與顯示設(shè)備的三個輸入端口分別連接DVD記錄器、數(shù)字 攝像機以及投影儀(projector),并且其中任選一個進行顯示影像。在圖12中,在各發(fā)送裝 置8、8、...中分別包含的發(fā)送LSI81經(jīng)由傳輸線路,被接收于接收裝置9的接收LSI90。在 接收裝置9內(nèi),從傳輸線路到接收LSI90的信號路徑中,設(shè)置有終端電阻R90。接收LSI90 響應(yīng)選擇信號SEL,選擇性接收來自發(fā)送裝置8、8、...中的任一個的信號。圖13是表示對應(yīng)這種多對一通信的現(xiàn)有接收電路的結(jié)構(gòu)。該接收電路含有 分別對應(yīng)由多個發(fā)送裝置發(fā)送的多個差動信號(輸入信號Sa、Sb)的輸入緩沖電路91、 91、......和選擇器92。在輸入緩沖電路91、91.......中被提供選擇信號SEL的輸入緩沖電路中,信號選
擇部901驅(qū)動電壓電流轉(zhuǎn)換部902,電壓電流轉(zhuǎn)換部902使差動信號(輸入信號Sa、Sb)轉(zhuǎn) 換為一對電流,負(fù)載電阻903使通過電壓電流轉(zhuǎn)換部902所獲得的一對電流轉(zhuǎn)換為電壓信 號 V91a、V91b。選擇器92包含分別對應(yīng)輸入緩沖電路91、91.......的信號輸入部904、
904........負(fù)載電阻905以及恒流源913。在信號輸入部904、904.......中被提供選擇
信號SEL的信號輸入部中,共發(fā)共基放大器晶體管(cascodetransistor)對(911a、911b) 變成導(dǎo)通狀態(tài),輸入晶體管對(912a、912b)使來自輸入緩沖電路91的電壓信號V91a、V91b 轉(zhuǎn)換為一對電流。由該輸入晶體管對(912a、912b)所獲得的一對電流通過負(fù)載電阻905轉(zhuǎn) 換為電壓信號V0a、V0b。如此,通過對輸入緩沖電路91、91、...中的任一個和對應(yīng)該輸入 緩沖電路91的信號輸入部904提供選擇信號SEL,而能夠選擇性接收多個差動信號(輸入 信號Sa、Sb)之中的任一信號。另外,在專利文獻1、專利文獻2中也公開了選擇器92的結(jié) 構(gòu)。圖14表示具備圖13中所示的接收電路的接收LSI的結(jié)構(gòu)。在該接收LSI中,各 輸入端口 0、輸入端口 1、輸入端口 2都由四個數(shù)據(jù)信道構(gòu)成。在各輸入端口中,與8個1/0 單元的配置相對應(yīng),配置有4個輸入緩沖電路91、91x、91y、91z。另外,在各輸入端口 0、輸入端口 1、輸入端口 2中分別形成的輸入緩沖電路91、91、91,通過各自的配線對與選擇器92 連接。另外,各輸入緩沖電路91x與選擇器92、輸入緩沖電路91y與選擇器92、輸入緩沖電 路91z與選擇器92之間的連接關(guān)系是和輸入緩沖電路91與選擇器92之間的連接關(guān)系相 同的,因此這里省略了圖示。專利文獻1 日本國特開平10-285006號公報專利文獻2 日本國特開2001-168692號公報但是,在現(xiàn)有的接收電路中,連接輸入緩沖電路與選擇器的配線長度對每個緩沖電路都不同。連接輸入緩沖電路與選擇器的配電線越長,則附加于輸入緩沖電路輸出端的 負(fù)載(寄生配線電容及寄生配線電阻)越增加,從而能夠接收的頻帶變得越窄。因此,在輸 入緩沖電路間產(chǎn)生頻率特性的偏差,而不能實現(xiàn)穩(wěn)定的接收。例如,對某一個輸入信號能夠 正常接收,但是,當(dāng)利用別的輸入信號來切換接收對象時,產(chǎn)生所謂不能正常接收的現(xiàn)象。
發(fā)明內(nèi)容
因此,本發(fā)明的目的在于,提供一種能夠減少輸入緩沖電路間的頻率特性的偏差 的接收電路。據(jù)本發(fā)明的一個發(fā)明,是一種接收電路,選擇性接收多個輸入信號對中的任一對, 具備多個輸入緩沖電路,其分別被提供所述多個輸入信號對,能切換輸出模式與斷開模 式,輸出模式對共用節(jié)點對提供與提供自身的輸入信號對相對應(yīng)的電流信號對,斷開模式 停止所述電流信號對的提供;和輸出電路,其將提供給所述共用節(jié)點對的電流信號對轉(zhuǎn)換 為電壓信號對。所述多個輸入緩沖電路分別具備第一恒流產(chǎn)生部,其在所述輸出模式中, 從連接在所述共用節(jié)點對的中間節(jié)點對到第一基準(zhǔn)節(jié)點的一對電流路徑中產(chǎn)生一對恒電 流,在所述斷開模式中,停止所述一對恒電流的產(chǎn)生;電壓電流轉(zhuǎn)換部,其在所述輸出模式 中,在從所述中間節(jié)點對到第二基準(zhǔn)節(jié)點的一對電流路徑中,產(chǎn)生與提供給該輸入緩沖電 路的輸入信號對相對應(yīng)的一對輸入電流,從而在從所述中間節(jié)點對到所述共用節(jié)點對的一 對電流路徑中產(chǎn)生所述電流信號對,在所述斷開模式中,停止所述一對輸入電流的產(chǎn)生。在 所述接收電路中,多個輸入緩沖電路的各中間節(jié)點對共用連接于輸出電路的共用節(jié)點對 上。因此,無論各輸入緩沖電路的配置為何種,都能夠在輸入緩沖電路中使附加于中間節(jié)點 對的負(fù)載相等,因此能夠減少輸入緩沖電路間的頻率特性的偏差。優(yōu)選所述多個輸入緩沖電路分別還含有輸入側(cè)晶體管對,其形成在從所述共用節(jié) 點對到該輸入緩沖電路的中間節(jié)點對的一對電流路徑上,對柵極對提供第一偏壓。通過構(gòu) 成這種結(jié)構(gòu),能夠抑制在中間節(jié)點對的電壓變動,從而第一恒流產(chǎn)生部能夠正確地提供恒 電流。優(yōu)選所述多個輸入緩沖電路分別還含有第一電壓生成部,其在所述輸出模式中, 對所述輸入側(cè)晶體管對的柵極對提供所述第一偏壓,在所述斷開模式中,停止所述第一偏 壓的提供。通過構(gòu)成這種結(jié)構(gòu),能夠防止由作為斷開模式的輸入緩沖電路向共用節(jié)點對傳
播噪聲。優(yōu)選所述輸出電路含有第二恒流產(chǎn)生部,其在從所述共用節(jié)點對到所述第二基 準(zhǔn)節(jié)點的一對電流路徑中產(chǎn)生一對恒電流;輸出側(cè)晶體管對,其形成在從輸出所述電壓信 號對用的輸出節(jié)點對到所述共用節(jié)點對的一對電流路徑上,對柵極對提供第二偏壓;負(fù)載電阻對,其形成在從所述輸出節(jié)點對到第三基準(zhǔn)節(jié)點的一對電流路徑上。通過構(gòu)成這種結(jié) 構(gòu),能夠使輸入阻抗與以往相比小,因此能夠提高頻率特性。優(yōu)選提供給所述第三基準(zhǔn)節(jié)點的電壓比提供給所述第一基準(zhǔn)節(jié)點的電壓低,比提 供給所述第二基準(zhǔn)節(jié)點的電壓高。通過構(gòu)成這種結(jié)構(gòu),能夠使連接于輸出電路后段的裝置 進行低耐壓化,從而能夠提高后段裝置的頻率特性。根據(jù)本發(fā)明的另一個發(fā)明,是一種接收電路,選擇性接收多個輸入信號中的任一個信號的電路,具備多個輸入緩沖電路,其被分別提供所述多個輸入信號,能切換輸出模 式與斷開模式,輸出模式對共用節(jié)點提供與提供給自身的輸入信號相對應(yīng)的電流信號,斷 開模式停止所述電流信號的提供;和輸出電路,其將提供給所述共用節(jié)點的電流信號轉(zhuǎn)換 為電壓信號。所述多個輸入緩沖電路分別具備第一恒流產(chǎn)生部,其在所述輸出模式中, 從連接在所述共用節(jié)點的中間節(jié)點到第一基準(zhǔn)節(jié)點的電流路徑中產(chǎn)生恒電流,在所述斷開 模式中,停止所述恒電流的產(chǎn)生;電壓電流轉(zhuǎn)換部,其在所述輸出模式中,從所述中間節(jié)點 到第二基準(zhǔn)節(jié)點的電流路徑中,產(chǎn)生與提供給該輸入緩沖電路的輸入信號相對應(yīng)的輸入電 流,從而在從所述中間節(jié)點到所述共用節(jié)點的電流路徑中產(chǎn)生所述電流信號,在所述斷開 模式中,停止所述輸入電流的產(chǎn)生。在所述接收電路中,多個輸入緩沖電路的各中間節(jié)點共 用連接于輸出電路的共用節(jié)點上,因此能夠減少輸入緩沖電路間的頻率特性的偏差。如上所述,能夠減少輸入緩沖電路之間的頻率特性的偏差。
圖1是表示基于實施方式1的接收電路的結(jié)構(gòu)例的圖。圖2是表示圖1中所示的電壓生成部的結(jié)構(gòu)例的圖。圖3是對圖1中所示的輸入緩沖電路的變形例進行說明用的圖。圖4是對圖1中所示的輸出電路的變形例進行說明用的圖。圖5是表示基于實施方式2的接收電路的結(jié)構(gòu)例的圖。圖6是表示實施方式3的輸入緩沖電路的結(jié)構(gòu)例的圖。圖7是表示實施方式3的輸出電路的結(jié)構(gòu)例的圖。圖8是對輸出電路的變形例進行說明用的圖。圖9是對輸入緩沖電路的變形例進行說明用的圖。圖10是對接收電路的變形例進行說明用的圖。圖11是表示具備圖1中所示的接收電路的接收LSI的結(jié)構(gòu)例的圖。圖12是對多對一通信進行說明用的圖。圖13是表示與多對一通信相對應(yīng)的現(xiàn)有接收電路的結(jié)構(gòu)的圖。圖14是表示具備圖13中所示的接收電路的現(xiàn)有接收LSI的結(jié)構(gòu)的圖。圖中11-輸入緩沖電路,12-輸出電路,101-恒流產(chǎn)生部,102-電壓電流轉(zhuǎn)換部, 103a、103b-輸入側(cè)晶體管,104-電壓生成部,105-恒流產(chǎn)生部,106a、106b_輸出側(cè)晶體管, 107a、107b-負(fù)載電阻,23-復(fù)位電路,301-輸出側(cè)電壓固定部,302-輸入側(cè)電壓固定部, RRR-電阻元件,CCC-電容元件。
具體實施例方式以下,參照附圖對本發(fā)明的實施方式進行詳細(xì)說明。另外,在圖中的相同或相當(dāng)?shù)牟糠謽?biāo)相同符號,并且不重復(fù)其說明。(實施方式1)圖1表示基于本發(fā)明實施方式1的接收電路的結(jié)構(gòu)例。該接收電路是選擇性接收 多個差動信號(一對輸入信號Sa、Sb)中的任一個信號的電路,其具備分別提供多個差動信 號的多個輸入緩沖電路11、11.......和輸出電路12。各輸入緩沖電路11、11.......通過選擇信號SEL,而能夠切換輸出模式與斷開模
式,當(dāng)選擇信號SEL處于激活狀態(tài)時(提供選擇信號SEL時),設(shè)定為輸出模式,當(dāng)選擇信號 SEL處于非激活狀態(tài)時(不提供選擇信號SEL時),設(shè)定為斷開模式。各輸入緩沖電路11、
11.......在輸出模式下,對共用節(jié)點(node)NCa、NCb提供與提供給自身的輸入信號Sa、Sb
相對應(yīng)的電流信號Ia、Ib,在斷開模式下,停止電流信號Ia、Ib的提供。輸出電路12使提供 于共用節(jié)點NCa、NCb的電流信號Ia、Ib轉(zhuǎn)換為電壓信號V0a、V0b。將提供作為接收對象的
差動信號的輸入緩沖電路11設(shè)定為輸出模式,并且將其它輸入緩沖電路11、11.......設(shè)
定為斷開模式,從而能夠輸出與作為接收對象的差動信號相對應(yīng)的電壓信號對。另外,在各輸入緩沖電路11、11.......中,中間節(jié)點NMa、NMb經(jīng)由輸入側(cè)晶體管
103a、103b,與輸出電路12的共用節(jié)點NCa、NCb共用連接。據(jù)此,不管各輸入緩沖電路11、
11.......的配置為何種,都能夠使附加于各輸入緩沖電路11、11.......的輸出端的負(fù)載
(寄生配線電容及寄生配線電阻等)相等,且能夠降低輸入緩沖電路11、11.......之間的
頻率特性的偏差,從而可以實現(xiàn)穩(wěn)定的接收。(輸入緩沖電路)各輸入緩沖電路11、11.......都含有恒流產(chǎn)生部101、電壓電流轉(zhuǎn)換部102、輸入
側(cè)晶體管103a、103b、電壓生成部104。 恒流產(chǎn)生部101含有恒流源CSa、CSb、響應(yīng)選擇信號SEL而切換恒流源CSa、CSb與 電源節(jié)點(提供電源電壓VDDl的節(jié)點)之間的連接的開關(guān)元件SWa、Sffb。當(dāng)選擇信號SEL 處于激活狀態(tài)時,開關(guān)元件SWa、Sffb變成導(dǎo)通,在從電源節(jié)點經(jīng)由恒流源CSa、CSb到中間節(jié) 點NMa、NMb的一對電流路徑中產(chǎn)生一對恒電流。另一方面,當(dāng)選擇信號SEL處于非激活狀態(tài) 時,開關(guān)元件SWa、Sffb變成截止,恒流源CSa、CSb從電源節(jié)點斷開而停止恒電流的提供。電壓電流轉(zhuǎn)換部102含有輸入信號Sa、Sb分別提供于柵極的差動晶體管Ta、Tb、 恒流源CSc、響應(yīng)選擇信號SEL而切換恒流源CSc與接地節(jié)點(提供接地電壓GND的節(jié)點) 之間的連接的開關(guān)元件SWc。當(dāng)選擇信號SEL處于激活狀態(tài)時,開關(guān)元件SWc變成導(dǎo)通。據(jù)此,輸入信號Sa、Sb 通過差動晶體管Ta、Tb被轉(zhuǎn)換為一對輸入電流,在從中間節(jié)點NMa、NMb經(jīng)由差動晶體管Ta、 Tb、恒流源CSc后到接地節(jié)點的一對電流路徑中,產(chǎn)生通過差動晶體管Ta、Tb獲得的一對輸 入電流。另外,通過恒流產(chǎn)生部101對中間節(jié)點NMa、NMb分別提供恒電流,因此在中間節(jié)點 NMa、NMb到共用節(jié)點NCa、NCb的一對電流路徑中,作為電流信號la、Ib而產(chǎn)生對應(yīng)恒電流 對與輸入電流對之差的一對電流。另一方面,當(dāng)選擇信號SEL處于非激活狀態(tài)時,開關(guān)元件 Sffc變成截止,恒流源CSc從接地節(jié)點斷開,其結(jié)果,不產(chǎn)生對應(yīng)輸入信號Sa、Sb的一對輸 入電流。
輸入側(cè)晶體管103a、103b形成于共用節(jié)點NCa、NCb到中間節(jié)點NMa、NMb的一對 電流路徑,并且偏壓VBl提供于各柵極。通過對輸入側(cè)晶體管103a、103b的柵極提供偏壓 VBl,而能夠抑制中間節(jié)點NMa、NMb的電壓變動,因此各恒流源CSa、CSb能夠正確地提供恒 電流。電壓生成部104,當(dāng)選擇信號SEL處于激活狀態(tài)時,生成偏壓VBl。據(jù)此,輸入側(cè)晶 體管103a、103b變成導(dǎo)通狀態(tài),電流信號Ia、Ib經(jīng)由輸入側(cè)晶體管103a、103b,提供給共用 節(jié)點NCa、NCb。另外,電壓生成部104,當(dāng)選擇信號SEL處于非激活狀態(tài)時,停止偏壓VBl的 提供。據(jù)此,輸入側(cè)晶體管103a、103b變成截止?fàn)顟B(tài),因此能夠防止由作為斷開模式的輸入 緩沖電路11向共用節(jié)點NCa、NCb傳播噪聲。例如,如圖2所示,電壓生成部104含有構(gòu)成 電流鏡電路的晶體管Tl、T2、pMOS晶體管T3、響應(yīng)選擇信號SEL而進行導(dǎo)通/截止操作的 開關(guān)元件SW1、SW2、SW3。(輸出電路)輸出電路12含有恒流產(chǎn)生部105、輸出側(cè)晶體管106a、106b、負(fù)載電阻107a、107b。恒流產(chǎn)生部105在從共用節(jié)點NCa、NCb到接地節(jié)點的一對電流路徑中產(chǎn)生一對恒 電流。據(jù)此,在從電源節(jié)點(提供電源電壓VDD2的節(jié)點)經(jīng)由輸出節(jié)點NOa、NOb到共用 節(jié)點NCa、NCb的一對電流路徑中,流過電流信號la、lb。例如,恒流產(chǎn)生部105含有恒流源 CScU CSe0輸出側(cè)晶體管106a、106b形成于從輸出節(jié)點NOa、NOb到共用節(jié)點NCa、NCb的一 對電流路徑上,對輸出側(cè)晶體管106a、106b的柵極提供偏壓VB2。這樣,由于輸出側(cè)晶體管 106a、106b與共用節(jié)點NCa、NCb連接,因此輸出電路12的輸入阻抗變成大致等于輸出側(cè)晶 體管106a、106b的相互電導(dǎo)系數(shù)的倒數(shù)。據(jù)此,因為能夠使輸入電阻與以往相比小,所以能 夠提高接收電路的頻率特性。負(fù)載電阻107a、107b形成于從電源節(jié)點到輸出節(jié)點NOa、NOb的一對電流路徑上。 電流信號la、Ib通過該負(fù)載電阻107a、107b轉(zhuǎn)換為電壓信號VOa、VOb。(電源電壓的大小)另外,電源電壓VDD2也可以比電源電壓VDDl低。通過構(gòu)成這種結(jié)構(gòu),可以使電壓 信號VOa、VOb的共模電位與輸入信號Sa、Sb的共模電位相比低,因此能夠緩和連接于輸出 電路12后段的裝置耐壓限制。即,與電壓信號V0a、V0b具有與輸入信號Sa、Sb相同共模電 位時相比,能夠降低構(gòu)成后段裝置的晶體管的耐壓。例如,能夠使后段裝置由比PMOS晶體 管低耐壓的nMOS晶體管構(gòu)成。另外,一般來講,若使晶體管耐壓越低,則能夠使晶體管的增 益帶寬乘積(ft)越高。因此,通過使后段裝置進行低耐壓化,可以提高后段裝置的頻率特 性。(恒電流的大小)另外,也可以設(shè)定為由恒流產(chǎn)生部105提供的恒電流比由恒流產(chǎn)生部101提供的 恒電流大。在輸入緩沖電路11中,若從恒流產(chǎn)生部101提供一對恒電流時電壓電流轉(zhuǎn)換部 102變成斷開模式,則來自恒流產(chǎn)生部101的一對恒電流流入所有輸出電路12的共用節(jié)點 NCa、NCb。例如,這種現(xiàn)象產(chǎn)生于輸入信號Sa、Sb的共模電位下降到差動晶體管Ta、Tb的雙 方都處于截止?fàn)顟B(tài)的時候。其中,當(dāng)恒流產(chǎn)生部105的恒電流比恒流產(chǎn)生部101的恒電流 小時,可能出現(xiàn)共用節(jié)點NCa、NCb的電壓上升而損壞輸出側(cè)晶體管106a、106b的情況。因此,將恒流產(chǎn)生部105的恒電流設(shè)定為比恒流產(chǎn)生部101的恒電流大,從而能夠防止共用節(jié) 點NCa、Ncb的電壓上升。(輸入緩沖電路的變形例)如圖3中所示,輸入緩沖電路11也可以取代在圖1中所示的電壓電流轉(zhuǎn)換部102, 而含有具有高通濾波器特性的電壓電流轉(zhuǎn)換部102a。電壓電流轉(zhuǎn)換部102a除了含有在圖 1中所示的電壓電流轉(zhuǎn)換部102的結(jié)構(gòu)之外,還含有電阻元件RRR以及電容元件CCC。另外, 電壓電流轉(zhuǎn)換部102a取代恒流源CSc、開關(guān)元件SWc,而含有恒流源CSc 1、CSc2、開關(guān)元件 SffcU SWc2。通過構(gòu)成這種結(jié)構(gòu),能夠抑制高頻信號的衰減,且可以擴展接收電路的能接收 頻帶。另外,電阻元件RRR的電阻值、電容元件CCC的電容值也可以是可變值。通過構(gòu)成這 種結(jié)構(gòu),能夠調(diào)整輸入緩沖電路11的DC增益(gain)值、截止(cut-off)頻率。另外,通過 對應(yīng)輸入信號Sa、Sb的頻率、振幅而進行設(shè)定,能夠使接收波形設(shè)定為最佳狀態(tài)。(輸出電路的變形例)另外,如圖4所示,輸出電路12除了含有圖1中所示的結(jié)構(gòu)之外,還可以含有電流 源CS1、CS2。電流源CSl在電源節(jié)點與輸出節(jié)點NOa之間,與負(fù)載電阻107a并聯(lián)連接,電流 源CS2在電源節(jié)點與輸出節(jié)點NOb之間,與負(fù)載電阻107b并聯(lián)連接。通過構(gòu)成這種結(jié)構(gòu), 能夠增加從輸出節(jié)點N0a、N0b到共用節(jié)點NCa、NCb的一對電流路徑的電流量,而能夠進一 步降低輸出電路12的輸入阻抗。(實施方式2)圖5是表示基于本發(fā)明的實施方式2的接收電路的結(jié)構(gòu)例。該接收電路取代在圖 1中所示的輸出電路12,而具備輸出電路22以及復(fù)位電路23。(輸出電路)輸出電路22取代在圖1中所示的恒流產(chǎn)生部105,而含有恒流產(chǎn)生部205,并且 還含有電壓生成部202。電壓生成部202響應(yīng)使輸出電路22變成復(fù)位狀態(tài)用的復(fù)位信號 RESET,切換偏壓VB2的提供/不提供。恒流產(chǎn)生部205含有恒流源CSd、CSe、和響應(yīng)復(fù)位 信號RESET而切換恒流源CSd、CSe與接地節(jié)點之間連接的開關(guān)元件SWd、Sffe0在復(fù)位信號RESET處于非激活狀態(tài)時,電壓生成部202對輸出側(cè)晶體管106a、106b的柵極提供偏壓VB2。另外,開關(guān)元件SWcUSWe變成導(dǎo)通,在從共用節(jié)點NCa、NCb到接地節(jié) 點的一對電流路徑中,產(chǎn)生一對恒電流。據(jù)此,能夠使來自輸入緩沖電路11的電流信號la、 Ib轉(zhuǎn)換為電壓信號VOa、VOb。另一方面,在復(fù)位信號RESET處于激活狀態(tài)時,電壓生成部 202停止偏壓VB2的提供。另外,開關(guān)元件SWcUSWe變成截止,恒流源CScUCSe從接地節(jié)點 斷開,變成不產(chǎn)生恒電流。據(jù)此,輸出電路22變成復(fù)位狀態(tài)。(復(fù)位電路)復(fù)位電路23響應(yīng)復(fù)位信號RESET,切換選擇信號SEL的通過/斷開,從而控制
輸入緩沖電路11、11.......的工作模式。復(fù)位電路23含有分別對應(yīng)輸入緩沖電路11、
11.......的邏輯與電路201、201........各邏輯與電路201、201.......響應(yīng)復(fù)位信號
RESET,切換選擇信號SEL的通過/斷開。在復(fù)位信號RESET處于非激活狀態(tài)時(其中復(fù)位信號RESET為高電平時),復(fù)
位電路23使選擇信號SEL通過輸入緩沖電路11、11........據(jù)此,輸入緩沖電路11、
11.......的各工作模式通過選擇信號SEL而被控制。另一方面,在復(fù)位信號RESET處于激活狀態(tài)時(其中復(fù)位信號RESET為低電平時),復(fù)位電路23斷開選擇信號SEL。據(jù)此,
在各輸入緩沖電路11、11.......中選擇信號SEL變成非激活狀態(tài),而各輸入緩沖電路11、
11.......強制性地被設(shè)定為斷開模式。如上所述,當(dāng)輸出電路22處于復(fù)位狀態(tài)時,無論選擇信號SEL的狀態(tài)是何種,將所
有輸入緩沖電路11、11.......都強制性地設(shè)定為斷開模式,從而能夠防止由輸入緩沖電
路11、11.......提供不需要的電流信號Ia、Ib,因此能夠抑制輸出電路的輸入端(共用節(jié)
點NCa、NCb)的電壓變動。(實施方式3)接著,參照圖5 圖7,對基于本發(fā)明的實施方式3的接收電路進行說明。該接收
電路取代在圖5中所示的輸入緩沖電路11、11.......以及輸出電路22,而具備輸入緩沖
電路31、31.......(參照圖6)和輸出電路32 (參照圖7)。(輸入緩沖電路)在圖6中所示的輸入緩沖電路31除了含有圖1中所示的結(jié)構(gòu)之外,還含有輸入 側(cè)電壓固定部301。輸入側(cè)電壓固定部301含有響應(yīng)復(fù)位信號RESET而切換輸入側(cè)晶體管 103a、103b的漏極與接地節(jié)點之間連接的下拉晶體管(pull down transistor) 311a、311b。在復(fù)位信號RESET處于激活狀態(tài)時(其中,復(fù)位信號RESET為低電平時),下拉晶 體管311a、311b變成為導(dǎo)通狀態(tài),輸入側(cè)晶體管103a、103b的漏極電壓被固定。據(jù)此,能夠 抑制與輸入側(cè)晶體管103a、103b的漏極相連的輸出電路32的輸入端(共用節(jié)點NCa、NCb) 的電壓變動。另一方面,在復(fù)位信號RESET處于非激活狀態(tài)時(其中,復(fù)位信號RESET為高 電平時),下拉晶體管311a、311b變成為截止?fàn)顟B(tài),并且解除輸入側(cè)晶體管103a、103b的漏 極電壓的固定。(輸出電路)在圖7中所示的輸出電路32除了具備在圖5中所示的結(jié)構(gòu)之外,還具備輸出側(cè)電 壓固定部302。輸出側(cè)電壓固定部302含有響應(yīng)復(fù)位信號RESET而切換共用節(jié)點NCa、NCb 與接地節(jié)點之間連接的下拉晶體管312a、312b。在復(fù)位信號RESET處于激活狀態(tài)時,下拉晶體管312a、312b變成為導(dǎo)通,共用節(jié)點 NCa.NCb的電壓被固定。據(jù)此,能夠抑制在共用節(jié)點NCa、NCb的電壓變動。另一方面,在復(fù) 位信號RESET處于非激活狀態(tài)時,下拉晶體管312a、312b變成為截止?fàn)顟B(tài),電壓的固定被解 除。如上所述,由于輸出電路32在復(fù)位狀態(tài)下能夠確定共用節(jié)點NCa、NCb的電壓,因 此能夠進一步抑制共用節(jié)點NCa、NCb的電壓變動。另外,輸入側(cè)電壓固定部301以及輸出 側(cè)電壓固定部302也可以適用于在圖1中所示的接收電路。即,通過設(shè)置輸入側(cè)電壓固定 部301和輸出側(cè)電壓固定部302的至少一個,能夠使輸出電路12設(shè)定為復(fù)位狀態(tài)。(輸出電路的結(jié)構(gòu))在以上的各實施方式中,也可以將輸出電路設(shè)置為如圖8那種的結(jié)構(gòu)。在圖8中 所示的輸出電路12b含有形成于從共用節(jié)點NCa、NCb到接地節(jié)點的一對電流路徑的負(fù)載電 阻107a、107b。在構(gòu)成這種結(jié)構(gòu)的情況下,也能使輸入緩沖電路的各中間節(jié)點NMa、NMb共 用連接于輸出電路12b的共用節(jié)點NCa、NCb上,因此能夠減少輸入緩沖電路之間的頻率特 性的偏差。
(輸入緩沖電路的結(jié)構(gòu))另外,輸入緩沖電路的結(jié)構(gòu)為多種多樣的,其并不限定于圖1、圖3、圖6中所示的 結(jié)構(gòu)。例如,如圖9所示,輸入緩沖電路11也可以取代差動晶體管Ta、Tb的各漏極共用連 接于恒流源CSc的電壓電流轉(zhuǎn)換部102,而含有差動晶體管Ta、Tb的漏極直接連接于接地 節(jié)點的電壓電流轉(zhuǎn)換部102b。另外,從圖9可知,基于各實施方式的接收電路不僅接收差動信號,還可以接收單
一的輸入信號。例如,也可以構(gòu)成為對各輸入緩沖電路11、11.......提供非差動信號的
單一輸入信號Sa,各輸入緩沖電路11、11.......提供對應(yīng)輸入信號Sa的電流信號Ia,輸
出電路12使提供于共用節(jié)點NCa的電流信號Ia轉(zhuǎn)換為電壓信號VOa。(接收電路的變形例)另外,如圖10所示,也可以使各實施方式的接收電路構(gòu)成為能夠接收以接地電壓 GND為基準(zhǔn)的差動信號Sa、Sb的結(jié)構(gòu)。在圖10中所示的接收電路具備輸入緩沖電路11c、
11c、......和輸出電路12c。各輸入緩沖電路llc、llc、...含有恒流產(chǎn)生部101c、電壓電
流轉(zhuǎn)換部102c。恒流產(chǎn)生部IOlc在輸出模式下,從中間節(jié)點NMa、NMb到接地節(jié)點的一對 電流路徑中產(chǎn)生一對恒電流,在斷開模式下,停止一對恒電流的產(chǎn)生。電壓電流轉(zhuǎn)換部102c 在輸出模式下,從中間節(jié)點NMa、NMb到電源節(jié)點(提供電源電壓VDDl的節(jié)點)的一對電 流路徑中,產(chǎn)生對應(yīng)輸入信號Sa、Sb的一對輸入電流,從而產(chǎn)生一對電流信號la、Ib,在斷 開模式下停止一對輸入電流的產(chǎn)生。輸出電路12c將提供于共用節(jié)點NCa、NCb的電流信 號la、Ib轉(zhuǎn)換為電壓信號VOa、VOb。即使在構(gòu)成這種結(jié)構(gòu)時,也能夠使輸入緩沖電路11c、
lie.......的各中間節(jié)點NMa、NMb共用連接于共用節(jié)點NCa、NCb上,因此能夠減少輸入緩
沖電路llcUlc.......之間的頻率偏差。(接收系統(tǒng))如圖11所示,各實施方式的接收電路可以適用于接收LSI (接收系統(tǒng))。圖11所
示的接收LSI具備24個I/O單元、12個輸入緩沖電路IlUlx........4個輸出電路12、
12x.......和4個信號處理裝置13、13x........另外,一個數(shù)據(jù)信道由3個輸入緩沖電
路、1個輸出電路以及1個信號處理裝置構(gòu)成。例如,3個輸入緩沖電路11、11、11和輸出電 路12屬于與信號處理裝置13相同的數(shù)據(jù)信道。同樣,輸入緩沖電路llx、lly、llz和輸出 電路12x、12y、12z分別屬于信號處理裝置13x和相同的數(shù)據(jù)信道、信號處理裝置13y和相 同的數(shù)據(jù)信道、信號處理裝置13z和相同的數(shù)據(jù)信道。在各輸入端口 0、輸入端口 1、輸入端口 2中,與8個I/O單元的配置相對應(yīng)而配置 4個輸入緩沖電路ll、llx、lly、llz。另外,在輸入端口 0、輸入端口 1、輸入端口 2中分別形 成的輸入緩沖電路11、11、11通過公用的配線對,與輸出電路12連接。信號處理裝置13處 理來自輸出電路12的電壓信號V0a、V0b。另外,由于其它數(shù)據(jù)信道的連接關(guān)系與輸入緩沖 電路11、11、11、輸出電路12以及信號處理裝置13所屬的數(shù)據(jù)信道相同,因此在這里省略其 圖示。由于在該接收LSI中能夠減少輸入緩沖電路之間的頻率偏差,因此信號處理裝置能 夠執(zhí)行正常的信號處理。(產(chǎn)業(yè)上的利用可能性)如上所述,基于本發(fā)明的接收電路能夠減少輸入緩沖電路之間的頻率特性的偏 差,從而能夠?qū)崿F(xiàn)穩(wěn)定的接收,因此對需要多對一通信的高速信號傳輸系統(tǒng)等有用。
權(quán)利要求
一種接收電路,選擇性接收多個輸入信號對中的任一對,其特征在于,具備多個輸入緩沖電路,其分別被提供所述多個輸入信號對,能切換輸出模式與斷開模式,輸出模式對共用節(jié)點對提供與提供給自身的輸入信號對相對應(yīng)的電流信號對,斷開模式停止所述電流信號對的提供;和輸出電路,其將提供給所述共用節(jié)點對的電流信號對轉(zhuǎn)換為電壓信號對,所述多個輸入緩沖電路分別具備第一恒流產(chǎn)生部,其在所述輸出模式中,從連接在所述共用節(jié)點對的中間節(jié)點對到第一基準(zhǔn)節(jié)點的一對電流路徑中產(chǎn)生一對恒電流,在所述斷開模式中,停止所述一對恒電流的產(chǎn)生;電壓電流轉(zhuǎn)換部,其在所述輸出模式中,在從所述中間節(jié)點對到第二基準(zhǔn)節(jié)點的一對電流路徑中,產(chǎn)生與提供給該輸入緩沖電路的輸入信號對相對應(yīng)的一對輸入電流,從而在從所述中間節(jié)點對到所述共用節(jié)點對的一對電流路徑中產(chǎn)生所述電流信號對,在所述斷開模式中,停止所述一對輸入電流的產(chǎn)生,。
2.根據(jù)權(quán)利要求1所述的接收電路,其特征在于,所述多個輸入緩沖電路分別還含有輸入側(cè)晶體管對,其形成在從所述共用節(jié)點對到該 輸入緩沖電路的中間節(jié)點對的一對電流路徑上,對柵極對提供第一偏壓。
3.根據(jù)權(quán)利要求2所述的接收電路,其特征在于,所述多個輸入緩沖電路分別還含有第一電壓生成部,其在所述輸出模式中,對所述輸 入側(cè)晶體管對的柵極對提供所述第一偏壓,在所述斷開模式中,停止所述第一偏壓的提供。
4.根據(jù)權(quán)利要求3所述的接收電路,其特征在于,所述輸出電路含有第二恒流產(chǎn)生部,其在從所述共用節(jié)點對到所述第二基準(zhǔn)節(jié)點的一對電流路徑中產(chǎn)生 一對恒電流;輸出側(cè)晶體管對,其形成在從輸出所述電壓信號對用的輸出節(jié)點對到所述共用節(jié)點對 的一對電流路徑上,對柵極對提供第二偏壓;和負(fù)載電阻對,其形成在從所述輸出節(jié)點對到第三基準(zhǔn)節(jié)點的一對電流路徑上。
5.根據(jù)權(quán)利要求4所述的接收電路,其特征在于,提供給所述第三基準(zhǔn)節(jié)點的電壓比提供給所述第一基準(zhǔn)節(jié)點的電壓低,比提供給所述 第二基準(zhǔn)節(jié)點的電壓高。
6.根據(jù)權(quán)利要求4所述的接收電路,其特征在于,由所述第二恒流產(chǎn)生部產(chǎn)生的恒電流比由所述第一恒流產(chǎn)生部產(chǎn)生的恒電流大。
7.根據(jù)權(quán)利要求4所述的接收電路,其特征在于,所述輸出電路在從所述輸出節(jié)點對到所述第三基準(zhǔn)節(jié)點的一對電流路徑中,還含有與 所述負(fù)載電阻對并聯(lián)形成的電流源對。
8.根據(jù)權(quán)利要求4所述的接收電路,其特征在于,還含有復(fù)位電路,其響應(yīng)復(fù)位信號,分別將所述多個輸入緩沖電路強制性設(shè)定為所述 斷開模式,所述輸出電路還具備第二電壓生成部,其在所述復(fù)位信號處于非激活狀態(tài)時,對所述 輸出側(cè)晶體管對的柵極對提供所述第二偏壓,在所述復(fù)位信號處于激活狀態(tài)時,停止所述 第二偏壓的提供,所述第二恒流產(chǎn)生部在所述復(fù)位信號處于非激活狀態(tài)時,在從所述共用節(jié)點對到所 述第二基準(zhǔn)節(jié)點對的一對電流路徑中產(chǎn)生所述一對恒電流,在所述復(fù)位信號處于激活狀態(tài) 時,停止所述一對恒電流的產(chǎn)生。
9.根據(jù)權(quán)利要求2所述的接收電路,其特征在于,所述多個輸入緩沖電路分別還含有輸入側(cè)電壓固定部,其在復(fù)位信號處于激活狀態(tài) 時,固定該輸入緩沖電路的所述輸入側(cè)晶體管對的各自的漏極電壓,在所述復(fù)位信號處于 非激活狀態(tài)時,解除所述漏極電壓的固定。
10.根據(jù)權(quán)利要求1所述的接收電路,其特征在于,所述輸出電路還含有輸出側(cè)電壓固定部,其在復(fù)位信號處于激活狀態(tài)時,固定所述共 用節(jié)點對的各自的電壓,在所述復(fù)位信號處于非激活狀態(tài)時,解除對于所述共用節(jié)點對的 電壓固定。
11.根據(jù)權(quán)利要求1所述的接收電路,其特征在于,所述輸出電路含有負(fù)載電阻對,其形成在從所述共用節(jié)點對到所述第二基準(zhǔn)節(jié)點的一 對電流路徑上。
12.根據(jù)權(quán)利要求1所述的接收電路,其特征在于, 所述電壓電流轉(zhuǎn)換部含有差動晶體管對,其形成在從所述中間節(jié)點對到所述第二基準(zhǔn)節(jié)點的一對電流路徑上, 并且對柵極對提供所述輸入信號對;和電阻元件以及電容元件,其在所述差動晶體管對的源極對之間并聯(lián)形成。
13.根據(jù)權(quán)利要求12所述的接收電路,其特征在于,所述電阻元件的電阻值以及所述電容元件的電容值中至少一個是可變的。
14.一種接收系統(tǒng),其特征在于,具備 權(quán)利要求1所述的接收電路;和信號處理裝置,其處理來自所述接收電路的電壓信號對。
15.一種接收電路,選擇性接收多個輸入信號中的任一個信號,其特征在于,具備多個輸入緩沖電路,其被分別提供所述多個輸入信號,能切換輸出模式與斷開模 式,輸出模式對共用節(jié)點提供與提供給自身的輸入信號相對應(yīng)的電流信號,斷開模式停止 所述電流信號的提供;和輸出電路,其將提供給所述共用節(jié)點的電流信號轉(zhuǎn)換為電壓信號; 所述多個輸入緩沖電路分別具備第一恒流產(chǎn)生部,其在所述輸出模式中,從連接在所述共用節(jié)點的中間節(jié)點到第一基 準(zhǔn)節(jié)點的電流路徑中產(chǎn)生恒電流,在所述斷開模式中,停止所述恒電流的產(chǎn)生;電壓電流轉(zhuǎn)換部,其在所述輸出模式中,從所述中間節(jié)點到第二基準(zhǔn)節(jié)點的電流路徑 中,產(chǎn)生與提供給該輸入緩沖電路的輸入信號相對應(yīng)的輸入電流,從而在從所述中間節(jié)點 到所述共用節(jié)點的電流路徑中產(chǎn)生所述電流信號,在所述斷開模式中,停止所述輸入電流 的產(chǎn)生,。
16.一種接收系統(tǒng),其特征在于,具備 權(quán)利要求15所述的接收電路;和信號處理裝置,其處理來自所述接收電路的電壓信號。
全文摘要
本發(fā)明提供一種接收電路、接收系統(tǒng)。輸出電路(12)將提供給共用節(jié)點對(NCa、NCb)的電流信號對轉(zhuǎn)換為電壓信號對(VOa、VOb)。在各輸入緩沖電路(11、11、......)中,恒流產(chǎn)生部(101)在輸出模式下,從中間節(jié)點對(NMa、NMb)到基準(zhǔn)節(jié)點(VDD1)的一對電流路徑中產(chǎn)生一對恒電流,在斷開模式下,停止一對恒電流的產(chǎn)生。電壓電流轉(zhuǎn)換部(102)在輸出模式下,從中間節(jié)點對(NMa、NMb)到基準(zhǔn)節(jié)點(GND)的一對電流路徑中產(chǎn)生對應(yīng)輸入信號對(Sa、Sb)的一對輸入電流,從而在從中間節(jié)點對(NMa、NMb)到共用節(jié)點對(NCa、NCb)的一對電流路徑中產(chǎn)生電流信號對(Ia、Ib),在斷開模式下,停止一對輸入電流的產(chǎn)生。
文檔編號H03K19/0175GK101828367SQ200980100149
公開日2010年9月8日 申請日期2009年2月2日 優(yōu)先權(quán)日2008年10月8日
發(fā)明者新名亮規(guī) 申請人:松下電器產(chǎn)業(yè)株式會社