專利名稱:微波帶寬折疊接收編碼控制電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種微波帶寬折疊接收編碼控制電路。
背景技術(shù):
目前,微波接收機(jī)按結(jié)構(gòu)可分為晶體視頻接收機(jī)、外差接收機(jī)、瞬時(shí)測(cè)頻接收機(jī)、 信道化接收機(jī)、微掃接收機(jī)和聲光(布喇格盒)接收機(jī)。晶體視頻接收機(jī),不能輸出頻率 信息,交疊信號(hào)出錯(cuò);外差接收機(jī),頻帶窄,截獲概率低,特別是捷變頻信號(hào);瞬時(shí)測(cè)頻接收 機(jī),對(duì)頻率分集信號(hào)、交疊信號(hào),時(shí)常輸出錯(cuò)誤頻率,且不能給出標(biāo)志;信道化接收機(jī),體積 大成本高,輸出信號(hào)處理難;微掃(壓縮)接收機(jī)和聲光(布喇格盒)接收機(jī)取決于器件 技術(shù)發(fā)展程度,目前這種技術(shù)程度不能滿足接收機(jī)的需要,因此運(yùn)用也很少。面對(duì)密集而復(fù) 雜的雷達(dá)信號(hào)環(huán)境,不得不采用多種接收機(jī)于一體,折衷滿足現(xiàn)實(shí)需求。能瞬時(shí)測(cè)頻、具有 頻帶寬、頻率選擇性好、截獲概率高、適應(yīng)雷達(dá)能力強(qiáng)、易于實(shí)現(xiàn)數(shù)字化等優(yōu)點(diǎn)是微波接收 機(jī)的發(fā)展和研究方向。在微波帶寬折疊接收機(jī)的折疊接收電路中,需要將檢波交流放大后的子帶信號(hào)轉(zhuǎn) 換為可以控制微波開(kāi)關(guān)的控制信號(hào),并同時(shí)得到折疊處理過(guò)程中的折疊碼以及標(biāo)識(shí)信息, 因此,必須設(shè)計(jì)一種編碼控制組件來(lái)達(dá)到微波帶寬折疊接收所需要的目的。
實(shí)用新型內(nèi)容本實(shí)用新型的目的在于解決現(xiàn)有微波折疊接收電路的需求,提供一種能將子 帶信號(hào)轉(zhuǎn)換為可以控制微波開(kāi)關(guān)的控制信號(hào),并同時(shí)得到折疊處理過(guò)程中的信號(hào)標(biāo)志、子 帶編碼,最終得到信號(hào)特征頻率即子帶編碼的順序排列。本實(shí)用新型的目的是通過(guò)以下技術(shù)方案實(shí)現(xiàn)的微波帶寬折疊接收編碼控制電 路,其特征在于它包括子帶標(biāo)識(shí)寄存器Dil、子帶標(biāo)識(shí)寄存器Ditl、非門Gil、或門Gitl以及或 門Gi2 ;子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl均是D觸發(fā)器;子帶標(biāo)識(shí)寄存器Dil的輸 出dn,分別連接到或門Gitl、或門Gi2的一個(gè)輸入端和子帶標(biāo)識(shí)寄存器Ditl的D端;子帶標(biāo)識(shí) 寄存器Ditl的輸出di(l,分別連接到或門Gitl、或門Gi2的另一個(gè)輸入端和子帶標(biāo)識(shí)寄存器Dil 的D端,子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl的異步復(fù)位端與復(fù)位信號(hào)r相連;Gi2輸 出信號(hào)標(biāo)志Si ;Gi0的輸出分兩路,一路輸出控制信號(hào)Citl,另一路經(jīng)非門Gil后再輸出控制信 號(hào)Cil和折疊碼Hli。本實(shí)用新型的有益效果是微波帶寬折疊接收編碼控制器實(shí)現(xiàn)了把子帶信號(hào)轉(zhuǎn)換 為可以控制微波開(kāi)關(guān)的控制信號(hào)的目的,并同時(shí)得到了折疊處理過(guò)程中的標(biāo)識(shí)信息、子帶 編碼,最終得到信號(hào)特征頻率即子帶編碼的順序排列。
圖1微波帶寬折疊接收編碼控制器的邏輯結(jié)構(gòu)圖。具體實(shí)施例
以下結(jié)合附圖進(jìn)一步描述本實(shí)用新型的技術(shù)方案如圖1,微波帶寬折疊接收編 碼控制電路,其特征在于它包括子帶標(biāo)識(shí)寄存器Dil、子帶標(biāo)識(shí)寄存器Ditl、非門Gil、或門Gitl 以及或門Gi2 ;子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl均是D觸發(fā)器,子帶標(biāo)識(shí)寄存器Dil 的輸出分別連接到或門Gitl和或門Gi2的一個(gè)輸入端和子帶標(biāo)識(shí)寄存器Ditl的D端;子帶標(biāo) 識(shí)寄存器Ditl的輸出分別連接到或門Gitl和或門Gi2的另一個(gè)輸入端和子帶標(biāo)識(shí)寄存器Dil的 D端;子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl的異步復(fù)位端c連接外部復(fù)位控制信號(hào)r ; 子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl的時(shí)鐘輸入端CPpCPci,分別接高子帶輸出的脈沖 信號(hào)Clail和低子帶輸出的脈沖信號(hào)Ckitl ;Gi2輸出信號(hào)標(biāo)志Si,Gi0的輸出分兩路,一路直接 輸出控制信號(hào)Citl,另一路經(jīng)非門Gil后再輸出控制信號(hào)Cil和折疊碼ffli。編碼控制電路由外部復(fù)位信號(hào)r異步復(fù)位,復(fù)位后編碼控制電路的輸出Si=0, Ci0=LCil=OjIiii=O,并且,由于ckn=0,Ckitl=O,所以Dil,Di0時(shí)刻準(zhǔn)備著接收信號(hào)dan和dai0。當(dāng)信號(hào)(!知先輸入時(shí),如圖1,Clail將子帶標(biāo)識(shí)寄存器Dil置“1”,輸出dn=l 首先 關(guān)閉低子帶標(biāo)識(shí)寄存器Ditl,因?yàn)閐n=l,破壞了 Ditl的D端的有效低電平其次,dn=l通過(guò)或 門Gi2,輸出信號(hào)標(biāo)志Si=I ;第三,dn=l或門Gi0無(wú)輸出Ci0=O ;第四,Ci0=O通過(guò)非門Gil,輸出
Cil=I, Iiii=I0當(dāng)daiQ先輸入信號(hào)時(shí),如圖1,daiQ將子帶標(biāo)識(shí)寄存器Ditl置“1”,輸出di0=l 首先 關(guān)閉髙子帶標(biāo)識(shí)寄存器Dil,因?yàn)閐i(l=l,破壞了 Dil的D端的有效低電平其次,di0=l通過(guò)或 門Gi2,輸出信號(hào)標(biāo)志Si=I ;第三,diQ=l通過(guò)或門Gitl,保持輸出Citl=I ;第四,Ci0=I通過(guò)非門 Gil,輸出 Cil=OjHii=O0當(dāng)Clail和Ckitl同時(shí)輸入信號(hào)時(shí),如圖1,子帶標(biāo)識(shí)寄存器Ditl和Dil同時(shí)被置“1”, 輸出dn=l,di0=l 首先同時(shí)關(guān)閉髙、低子帶標(biāo)識(shí)寄存器Dn、Ditl ;其次,di(1=l,di0=l同時(shí)通過(guò) 或門Gi2,輸出信號(hào)標(biāo)志Si=I ;第三,diQ=l,diQ=l通過(guò)或門Gitl,保持輸出Citl=I ;第四,Citl=I通 過(guò)非門Gil,輸出cn=0,Hii=0。
權(quán)利要求1.微波帶寬折疊接收編碼控制電路,其特征在于它包括子帶標(biāo)識(shí)寄存器Dil、子帶標(biāo) 識(shí)寄存器Ditl、非門Gil、或門Gitl以及或門Gi2,子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl均 是D觸發(fā)器;子帶標(biāo)識(shí)寄存器Dil的輸出分別連接到或門Gitl、或門Gi2的一個(gè)輸入端和子帶 標(biāo)識(shí)寄存器Ditl的D端;子帶標(biāo)識(shí)寄存器Ditl的輸出分別連接到或門GiO、或門Gi2的另一個(gè) 輸入端和子帶標(biāo)識(shí)寄存器Dil的D端,子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl的異步復(fù) 位端C連接外部復(fù)位信號(hào)r,子帶標(biāo)識(shí)寄存器Dil和子帶標(biāo)識(shí)寄存器Ditl的時(shí)鐘輸入端cPl、 cpQ,分別接高子帶輸出的脈沖信號(hào)Clail和低子帶輸出的脈沖信號(hào)Ckitl ; Gi2輸出信號(hào)標(biāo)識(shí) Si, Gi0輸出控制信號(hào)Citl,Ci0經(jīng)非門Gil后輸出控制信號(hào)Cil和折疊碼ffli。
專利摘要本實(shí)用新型公開(kāi)了一種微波帶寬折疊接收編碼控制電路,它包括子帶標(biāo)識(shí)寄存器Di1、子帶標(biāo)識(shí)寄存器Di0、非門Gi1、或門Gi0以及或門Gi2,子帶標(biāo)識(shí)寄存器Di1和子帶標(biāo)識(shí)寄存器Di0均是D觸發(fā)器,Di1的輸出分別連接到或門Gi0和或門Gi2的一個(gè)輸入端和Di0的觸發(fā)端,Di0的輸出分別連接到或門Gi0和或門Gi2的另一個(gè)輸入端和Di1的觸發(fā)端,Gi2直接輸出信號(hào)標(biāo)識(shí)si,Gi0的輸出分兩路,一路直接輸出控制信號(hào)Ci1,另一路經(jīng)非門Gi1后再輸出控制信號(hào)Ci0和折疊碼mi。本實(shí)用新型的功能是實(shí)現(xiàn)產(chǎn)生微波帶寬折疊接收電路所需要的控制信號(hào)折疊碼以及標(biāo)識(shí)信息。
文檔編號(hào)H03M7/00GK201893775SQ20102064368
公開(kāi)日2011年7月6日 申請(qǐng)日期2010年12月7日 優(yōu)先權(quán)日2010年12月7日
發(fā)明者周紹槐, 楊松 申請(qǐng)人:成都雷思特電子科技有限責(zé)任公司