專利名稱:一種片上時鐘頻率的調(diào)整電路的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及電子設(shè)備集成電路技術(shù)領(lǐng)域,特別涉及一種片上時鐘調(diào)整電路及其方法,具體地講是一種可節(jié)約時間和成本的片上時鐘的調(diào)節(jié)電路。
背景技術(shù):
近些年來,半導(dǎo)體技術(shù)發(fā)展迅猛,集成電路芯片的工作速度日益提高,業(yè)內(nèi)對驅(qū)動電路工作的時鐘信號提出更高的要求。片內(nèi)時鐘產(chǎn)生器作為提供時鐘信號的模塊,在電路設(shè)計中不可或缺。但時鐘信號工作時,由于受到電容、電感等器件的影響,容易發(fā)生畸變和漂移,影響電路正常工作。因此,如何能夠提高時鐘精度已成為了高性能電子設(shè)備設(shè)計的關(guān)鍵問題之一?,F(xiàn)有技術(shù)中,為了提供精確的時鐘信號,常采用在芯片上設(shè)置晶體振蕩電路,但晶·體振蕩電路的引入需要為芯片再外接多個與所需頻率對應(yīng)的振蕩晶體模塊,這樣則需要在芯片增加多個端口,既增加了生產(chǎn)成本也不利于芯片制造及升級。
實用新型內(nèi)容鑒于現(xiàn)有技術(shù)的缺陷,本實用新型提供一種片上時鐘頻率的調(diào)整電路,做到了用較低的成本實現(xiàn)較高的時鐘精度。本實用新型所提供的片上時鐘頻率產(chǎn)生電路包括計數(shù)器、寄存器、振蕩器;所述寄存器、振蕩器分別與所述計數(shù)器相連,所述振蕩器與所述寄存器相連;所述計數(shù)器還與芯片外的一片外時鐘產(chǎn)生器相連,所述片外時鐘產(chǎn)生器產(chǎn)生脈沖信號,所述計數(shù)器計算所述振蕩器的當(dāng)前時鐘周期,并將所述振蕩器的當(dāng)前時鐘周期發(fā)送至所述寄存器;所述寄存器與一控制模塊相連;所述控制模塊根據(jù)所述振蕩器的當(dāng)前時鐘周期得到所述振蕩器的當(dāng)前時鐘頻率,并將所述振蕩器的當(dāng)前時鐘頻率與所述寄存器內(nèi)預(yù)存的目標(biāo)頻率進(jìn)行比對,得到對比結(jié)果信息;所述控制模塊根據(jù)所述對比結(jié)果信息,控制所述振蕩器調(diào)整當(dāng)前的時鐘頻率。優(yōu)先的是,所述計數(shù)器計算所述振蕩器的當(dāng)前時鐘周期包括所述計數(shù)器從一啟示時間點開始計時,經(jīng)過一時間段計算得到所述振蕩器的當(dāng)前時鐘周期;其中,所述啟示時間點為所述片外時鐘產(chǎn)生器所產(chǎn)生的時鐘為高電平時所對應(yīng)的時間點。優(yōu)先的是,所述控制模塊根據(jù)所述振蕩器的當(dāng)前時鐘周期得到所述振蕩器的當(dāng)前時鐘頻率包括利用所述振蕩器的當(dāng)前時鐘周期除以所述時間段,得到所述振蕩器的當(dāng)前時鐘頻率。優(yōu)先的是,所述控制模塊將所述振蕩器的當(dāng)前時鐘頻率與所述寄存器內(nèi)預(yù)存的目標(biāo)頻率進(jìn)行比對,得到對比結(jié)果信息包括利用以下公式得到所述對比結(jié)果信息,
權(quán)利要求1. 一種片上時鐘頻率的調(diào)整電路,其特征在于,所述片上時鐘頻率產(chǎn)生電路包括計數(shù)器、寄存器、振蕩器;所述寄存器、振蕩器分別與所述計數(shù)器相連,所述振蕩器與所述寄存器相連; 所述計數(shù)器還與芯片外的一片外時鐘產(chǎn)生器相連,所述片外時鐘產(chǎn)生器產(chǎn)生脈沖信號,所述計數(shù)器計算所述振蕩器的當(dāng)前時鐘周期,并將所述振蕩器的當(dāng)前時鐘周期發(fā)送至所述寄存器; 所述寄存器與一控制模塊相連; 所述控制模塊根據(jù)所述振蕩器的當(dāng)前時鐘周期得到所述振蕩器的當(dāng)前時鐘頻率,并將所述振蕩器的當(dāng)前時鐘頻率與所述寄存器內(nèi)預(yù)存的目標(biāo)頻率進(jìn)行比對,得到對比結(jié)果信息; 所述控制模塊根據(jù)所述對比結(jié)果信息,控制所述振蕩器調(diào)整當(dāng)前的時鐘頻率。
專利摘要本實用新型提供一種片上時鐘頻率的調(diào)整電路。所述片上時鐘頻率產(chǎn)生電路包括計數(shù)器、寄存器、振蕩器;所述寄存器、振蕩器分別與所述計數(shù)器相連,所述振蕩器與所述寄存器相連;所述計數(shù)器還與芯片外的一片外時鐘產(chǎn)生器相連,所述片外時鐘產(chǎn)生器產(chǎn)生脈沖信號,所述計數(shù)器計算所述振蕩器的當(dāng)前時鐘周期,并將所述振蕩器的當(dāng)前時鐘周期發(fā)送至所述寄存器;所述寄存器與一控制模塊相連;所述控制模塊根據(jù)所述振蕩器的當(dāng)前時鐘周期得到所述振蕩器的當(dāng)前時鐘頻率,并將所述振蕩器的當(dāng)前時鐘頻率與所述寄存器內(nèi)預(yù)存的目標(biāo)頻率進(jìn)行比對,得到對比結(jié)果信息;所述控制模塊根據(jù)所述對比結(jié)果信息,控制所述振蕩器調(diào)整當(dāng)前的時鐘頻率。
文檔編號H03K23/54GK202713272SQ201220138438
公開日2013年1月30日 申請日期2012年4月1日 優(yōu)先權(quán)日2012年4月1日
發(fā)明者張晉芳, 曲孔寧, 王勇 申請人:北京集創(chuàng)北方科技有限公司