專利名稱:一種s波段相干多頻信號源的制作方法
技術領域:
本實用新型涉及一種S波段相干多頻信號源。
背景技術:
目前,產生信號源的主要方法有直接振蕩器、倍頻方法、基于鎖相環(huán)的頻率合成器法、直接數(shù)字頻率合成器以及直接數(shù)字頻率合成器和鎖相環(huán)結合的方法;其中直接振蕩器采用磁控管,直接產生所需要的頻率信號,該方法產生的信號頻率穩(wěn)定度低,相干性差,難以調整振蕩頻率;倍頻方法是先用高精度晶體振蕩器產生較低頻率的信號,之后通過若干次倍頻到所需的頻段上,該方法簡單,穩(wěn)定度高,但是輸出頻率只能是晶體振蕩頻率的整數(shù)倍;基于鎖相環(huán)的頻率合成器法能夠產生所需頻率的信號,其缺點是相位噪聲較大,降低了系統(tǒng)的相干性;直接數(shù)字頻率合成器能夠產生相位噪聲較小的信號,輸出雜散信少,小且控制靈活,其缺點是輸出信號的最高頻率受到時鐘信號頻率的限制,目前還不能直接產生S·波段的信號;直接數(shù)字頻率合成器和鎖相環(huán)結合的方法的基本原理是,先用直接數(shù)字頻率合成器產生一定頻率的信號,再通過鎖相環(huán)生成更高頻率的信號,該方法能產生指定頻率的信號,其缺點是相位噪聲較大,器件較多,線路復雜。
實用新型內容針對背景技術存在的問題,本實用新型提供一種S波段相干多頻信號源。為解決上述技術問題,本實用新型采用如下技術方案。一種S波段相干多頻信號源,包括晶體振蕩器、時鐘分配電路、直接數(shù)字頻率合成器、鎖相環(huán);時鐘分配電路包括單端時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片、差分時鐘分配芯片、時鐘分頻器;晶體振蕩器與單端時鐘分配芯片連接;單端時鐘分配芯片分別與時鐘分頻器和單端輸入轉差分輸出時鐘緩沖芯片連接;差分時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片分別與直接數(shù)字頻率合成器相連;時鐘分頻器與鎖相環(huán)相連。所述的直接數(shù)字頻率合成器、鎖相環(huán)分別設置有獨立的屏蔽罩。所述的直接數(shù)字頻率合成器型號為AD9910,鎖相環(huán)型號為PLL400,晶體振蕩器型號為SDH4005C-2,單端時鐘分配芯片型號為ICS524,單端輸入轉差分輸出時鐘緩沖芯片型號為NB6L11,差分時鐘分配芯片型號為NB6N11,時鐘分頻器型號為ICS558。包括兩個直接數(shù)字頻率合成器和兩個鎖相環(huán)。使用時,直接數(shù)字頻率合成器和鎖相環(huán)均與上位機接口連接,通過上位機控制信號源的參數(shù),且直接數(shù)字頻率合成器和鎖相環(huán)均采用聲表濾波器進行濾波,采用SMA射頻同軸連接器進行輸出信號。與現(xiàn)有技術相比,本實用新型具有以下優(yōu)點和有益效果I、本實用新型采用全數(shù)字控制的方式,信號源的參數(shù)可以通過上位機遠程操控進行更改,能夠同時產生4路信號,方便靈活,穩(wěn)定精確。2、本實用新型采用復合式時鐘分配電路,增強時鐘信號的信號質量和抗干擾能力,保證信號源發(fā)射調頻信號、本振調頻信號、本振定頻信號的相干性。3、本實用新型采用聲表濾波器和屏蔽罩進行各個信號間的隔離,使信號純凈,無雜散動態(tài)范圍高達80dBc。
圖I為本實用新型的簡單結構示意圖。
具體實施方式
以下結合附圖所示的實施例對本實用新型作進一步說明。如附圖所示,本實用新型包括晶體振蕩器、時鐘分配電路、直接數(shù)字頻率合成器、鎖相環(huán);時鐘分配電路包括單端時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片、差分時鐘分配芯片、時鐘分頻器;晶體振蕩器與單端時鐘分配芯片連接;單端時鐘分配芯片的輸出分別與時鐘分頻器和單端輸入轉差分輸出時鐘緩沖芯片的輸入連接;差分時鐘分配芯片的輸出和單端輸入轉差分輸出時鐘緩沖芯片的輸出分別與直接數(shù)字頻率合成器相連;時鐘分頻器的輸出與鎖相環(huán)相連。直接數(shù)字頻率合成器和鎖相環(huán)分別設置有獨立的屏蔽罩;本實施例中包括兩個直接數(shù)字頻率合成器和兩個鎖相環(huán);直接數(shù)字頻率合成器型號為AD9910,鎖相環(huán)型號為PLL400,晶體振蕩器型號為SDH4005C-2,單端時鐘分配芯片型號為ICS524,單端輸入轉差分輸出時鐘緩沖芯片型號為NB6L11,差分時鐘分配芯片型號為NB6N11,時鐘分頻器型號為ICS558;直接數(shù)字頻率合成器和鎖相環(huán)均與上位機接口連接,通過上位機控制信號源的參數(shù),且直接數(shù)字頻率合成器和鎖相環(huán)均采用聲表濾波器進行濾波,采用SMA射頻同軸連接器進行輸出信號。本實施例中晶體振蕩器的時鐘輸出經過單端時鐘分配芯片產生兩路同步的時鐘信號分別輸入給單端輸入轉差分輸出時鐘緩沖芯片和時鐘分頻器,單端輸入轉差分輸出時鐘緩沖芯片將輸入信號轉化成雙路差分時鐘信號分別接入兩個直接數(shù)字頻率合成器,為其提供工作時鐘;時鐘分頻器將輸入信號轉化成兩路同步的分頻時鐘信號分別接入兩個鎖相環(huán),為其提供工作時鐘;因此,兩個直接數(shù)字頻率合成器與兩個鎖相環(huán)的工作時鐘始終保持相位同步關系。本實施例中,直接數(shù)字頻率合成器的多片同步輸出引腳接入差分時鐘分配芯片,由差分時鐘分配芯片產生兩路同步的差分時鐘信號分別接入兩個直接數(shù)字頻率合成器,通過上述連接,可以開啟直接數(shù)字頻率合成器的多片同步功能,實現(xiàn)兩個直接數(shù)字頻率頻率合成器的片間同步工作,使同步精度達到皮秒級。
權利要求1.一種S波段相干多頻信號源,其特征在于包括晶體振蕩器、時鐘分配電路、 直接數(shù)字頻率合成器、鎖相環(huán);時鐘分配電路包括單端時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片、差分時鐘分 配芯片、時鐘分頻器; 晶體振蕩器與單端時鐘分配芯片連接;單端時鐘分配芯片分別與時鐘分頻器和單端輸入轉差分輸出時鐘緩沖芯片連接;差分時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片分別與直接數(shù)字頻率合成器相連;時鐘分頻器與鎖相環(huán)相連。
2.根據(jù)權利要求I所述的一種S波段相干多頻信號源,其特征在于所述的直接數(shù)字頻率合成器、鎖相環(huán)分別設置有獨立的屏蔽罩。
3.根據(jù)權利要求I所述的一種S波段相干多頻信號源,其特征在于所述的直接數(shù)字頻率合成器型號為AD9910,鎖相環(huán)型號為PLL400,晶體振蕩器型號為SDH4005C-2,單端時鐘分配芯片型號為ICS524,單端輸入轉差分輸出時鐘緩沖芯片型號為NB6L11,差分時鐘分配芯片型號為NB6N11,時鐘分頻器型號為ICS558。
4.根據(jù)權利要求I所述的一種S波段相干多頻信號源,其特征在于包括兩個直接數(shù)字頻率合成器和兩個鎖相環(huán)。
專利摘要本實用新型提供一種S波段相干多頻信號源,包括晶體振蕩器、時鐘分配電路、直接數(shù)字頻率合成器、鎖相環(huán);時鐘分配電路包括單端時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片、差分時鐘分配電芯片、時鐘分頻器;晶體振蕩器與單端時鐘分配芯片連接;單端時鐘分配芯片分別與時鐘分頻器和單端輸入轉差分輸出時鐘緩沖芯片連接;差分時鐘分配芯片、單端輸入轉差分輸出時鐘緩沖芯片分別與直接數(shù)字頻率合成器相連;時鐘分頻器與鎖相環(huán)相連。本實用新型采用全數(shù)字控制的方式,方便靈活,穩(wěn)定精確;其采用復合式時鐘分配電路,電路抗干擾能力強;采用屏蔽罩進行信號間的隔離,信號純凈。
文檔編號H03L7/083GK202663383SQ201220296740
公開日2013年1月9日 申請日期2012年6月25日 優(yōu)先權日2012年6月25日
發(fā)明者陳澤宗, 陳曦, 李雨鐘, 趙晨 申請人:武漢大學