專利名稱:一種d類功放芯片的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及集成電路領(lǐng)域的一種D類功放芯片。
背景技術(shù):
請(qǐng)參閱圖1,目前的D類功放芯片包括放大模塊11、PWM調(diào)制模塊12、第一輸出驅(qū)動(dòng)13、第二輸出驅(qū)動(dòng)14、負(fù)載17和過(guò)流保護(hù)電路2。所述PWM調(diào)制模塊12的P輸出端連接所述第一輸出驅(qū)動(dòng)13,所述PWM調(diào)制模塊12的N輸出端連接所述第二輸出驅(qū)動(dòng)14。所述第一輸出驅(qū)動(dòng)13的輸出端設(shè)有第一功率管15,所述第二輸出驅(qū)動(dòng)14的輸出端設(shè)有第二功率管16,所述負(fù)載17連接所述第一功率管15和所述第二功率管16。輸入所述放大模塊11的音頻輸入信號(hào)的波形如圖2所示,該音頻輸入信號(hào)經(jīng)過(guò)所述放大模塊11放大后,輸入所述PWM調(diào)制模塊12進(jìn)行調(diào)制,所述PWM調(diào)制模塊12輸出第一 PWM信號(hào)和第二 PWM信號(hào)。所述第一 PWM信號(hào)和所述第二 PWM信號(hào)是相互反相的。所述第一 PWM信號(hào)在經(jīng)過(guò)所述第一輸出驅(qū)動(dòng)13的驅(qū)動(dòng)后,對(duì)所述負(fù)載17的P端進(jìn)行加載,所述第二 PWM信號(hào)在經(jīng)過(guò)所述第二輸出驅(qū)動(dòng)14的驅(qū)動(dòng)后,對(duì)所述負(fù)載17的N端進(jìn)行加載,所述負(fù)載17兩端之間形成電壓差,所述負(fù)載17輸出脈沖信號(hào)。所述脈沖信號(hào)的波形如圖3所示。圖3中Vpower表示所述脈沖信號(hào)處于高電位,-Vpower表示所述脈沖信號(hào)處于負(fù)電位。當(dāng)所述脈沖信號(hào)為高電位或負(fù)電位時(shí),所述負(fù)載17上有電流流過(guò)。為了能使所述第一輸出驅(qū)動(dòng)13對(duì)所述PWM調(diào)制模塊12進(jìn)行信號(hào)反饋,所述第一功率管15經(jīng)第一回接電阻18接回所述PWM調(diào)制模塊12的P輸入端。為了能使所述第二輸出驅(qū)動(dòng)14對(duì)所述PWM調(diào)制模塊12進(jìn)行信號(hào)反饋,所述第二功率管16經(jīng)第二回接電阻19接回所述PWM調(diào)制模塊12的N輸入端。所述第一回接電阻18和所述第二回接電阻19的阻值相等。這樣的電路設(shè)計(jì)易使所述第一功率管15和所述第二功率管16出現(xiàn)短接,從而導(dǎo)致大電流,或者說(shuō)是短路電流流過(guò)所述第一功率管15和所述第二功率管16,芯片損壞,此時(shí)通過(guò)所述負(fù)載17上的電流很小。由于從所述負(fù)載17輸出的脈沖信號(hào)的高電位電平與所述負(fù)載17上流過(guò)的電流成正比,因此此時(shí)該脈沖信號(hào)的高電位電平很低,低于過(guò)流閾值b。為此D類功放芯片上可設(shè)置與所述負(fù)載17并聯(lián)的過(guò)流保護(hù)電路2,用來(lái)監(jiān)測(cè)所述負(fù)載17上的電流。所述過(guò)流閾值b是由系統(tǒng)設(shè)定的。所述過(guò)流保護(hù)電路2包括與所述負(fù)載17的P端連接的第一過(guò)流檢測(cè)模塊21、與所述負(fù)載17的N端連接的第二過(guò)流檢測(cè)模塊22以及位于所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22之間的邏輯控制模塊23,所述負(fù)載17輸出的脈沖信號(hào)的高電位電平低于過(guò)流閾值b時(shí),所述第一過(guò)流檢測(cè)模塊21上產(chǎn)生OC+過(guò)流信號(hào)(正過(guò)流信號(hào)),所述第二過(guò)流檢測(cè)模塊22產(chǎn)生OC-過(guò)流信號(hào)(負(fù)過(guò)流信號(hào))。所述邏輯控制模塊23接收所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)并進(jìn)行信號(hào)轉(zhuǎn)換,輸出關(guān)斷所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14的關(guān)斷信號(hào),而所述PWM調(diào)制模塊12保持正常工作狀態(tài)。所述D類功放芯片進(jìn)入過(guò)流保護(hù)狀態(tài)。所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14重新開(kāi)啟后,如果D類功放芯片工作在直流工作點(diǎn)附近,輸入所述PWM調(diào)制模12的音頻輸入信號(hào)的電源幅度很低,造成PWM調(diào)制模塊12輸出的所述第一 PWM信號(hào)和所述第二 PWM信號(hào)的高電位脈寬很低,所述負(fù)載17輸出的脈沖信號(hào)的高電位脈寬很低,造成所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)的高電位脈寬很低,即低于濾波門限a,如圖4所示。這個(gè)濾波門限a是由系統(tǒng)設(shè)定的。因此,所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)會(huì)被所述過(guò)流電路2上的濾波器脈寬濾波掉,這些濾波器既可以同時(shí)內(nèi)置于所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22,也可以只內(nèi)置于所述邏輯控制模塊23。因此所述邏輯控制模塊23將無(wú)法關(guān)斷所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14,所述第一功率管15和所述第二功率管16會(huì)因?yàn)闊o(wú)法關(guān)斷遭受大電流的反復(fù)沖擊,從而影響芯片的使用壽命,甚至直接將芯片燒壞。
實(shí)用新型內(nèi)容本實(shí)用新型的目的是為了克服現(xiàn)有技術(shù)的不足,提供一種D類功放芯片,其能夠解決由于過(guò)流信號(hào)的高電位脈寬過(guò)低,造成過(guò)流信號(hào)被誤脈寬濾波,導(dǎo)致D類功放芯片上的第一輸出驅(qū)動(dòng)和第二輸出驅(qū)動(dòng)無(wú)法關(guān)斷的技術(shù)問(wèn)題。實(shí)現(xiàn)上述目的的一種技術(shù)方案是一種D類功放芯片,包括PWM調(diào)制模塊、第一輸出驅(qū)動(dòng)、第二輸出驅(qū)動(dòng)、負(fù)載和過(guò)流保護(hù)電路;所述第一輸出驅(qū)動(dòng)的輸出端設(shè)置第一功率管、所述第二輸出驅(qū)動(dòng)的輸出端設(shè)置第二功率管,所述過(guò)流保護(hù)電路上設(shè)有至少一個(gè)濾波器;所述PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差可在至滿電源幅度電壓差之間進(jìn)行調(diào)節(jié),所述PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差為滿電源幅度電壓差時(shí),所述PWM調(diào)制模塊接收外來(lái)的音頻輸入信號(hào),持續(xù)輸出相互反相的第一滿幅PWM信號(hào)和第二滿幅PWM信號(hào)。進(jìn)一步的,所述PWM調(diào)制模塊的兩個(gè)輸入端分別旁接一個(gè)開(kāi)關(guān),其中一個(gè)輸入端旁接的開(kāi)關(guān)是電源開(kāi)關(guān),另一個(gè)輸入端旁接的開(kāi)關(guān)是接地開(kāi)關(guān),所述電源開(kāi)關(guān)和所述接地開(kāi)關(guān)同時(shí)開(kāi)啟,所述PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差為滿電源幅度電壓差。再進(jìn)一步的,所述PWM調(diào)制模塊的兩個(gè)輸入端上分別設(shè)置相同阻值的電阻,兩個(gè)所述的開(kāi)關(guān)一一對(duì)應(yīng)地旁接在兩個(gè)所述電阻的輸入端。再進(jìn)一步的,所述過(guò)流電路與所述負(fù)載并聯(lián),所述過(guò)流保護(hù)電路包括依次串聯(lián)的第一過(guò)流檢測(cè)模塊、邏輯控制模塊和第二過(guò)流檢測(cè)模塊。更進(jìn)一步的,所述第一過(guò)流檢測(cè)模塊和所述第二過(guò)流檢測(cè)模塊分別內(nèi)置第一濾波器。更進(jìn)一步的,所述邏輯控制模塊內(nèi)置第二濾波器。更進(jìn)一步的,所述電源開(kāi)關(guān)和所述接地開(kāi)關(guān)分別與所述邏輯控制模塊連接,其中所述邏輯控制模塊與所述電源開(kāi)關(guān)之間設(shè)置反向器。更進(jìn)一步的,所述邏輯控制模塊與第一輸出驅(qū)動(dòng)和第二輸出驅(qū)動(dòng)分別連接。采用了本實(shí)用新型的一種D類功放芯片的技術(shù)方案,即D類功放芯片上的PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差可在O至滿電源幅度電壓差之間進(jìn)行調(diào)節(jié)的技術(shù)方案。其技術(shù)效果是其能夠保過(guò)流信號(hào)的高電位脈寬,使過(guò)流信號(hào)不被過(guò)流保護(hù)電路上的濾波器誤脈寬濾波,保證了邏輯控制模塊對(duì)大電流的即時(shí)響應(yīng),關(guān)斷閉所述第一輸出驅(qū)動(dòng)和所述第二輸出驅(qū)動(dòng),保護(hù)第一功率管和第二功率管不受大電流的沖擊,從而保證了 D類功放芯 片的安全運(yùn)行。
圖1為現(xiàn)有技術(shù)的D類功放芯片的電路圖。圖2為輸入PWM調(diào)制模塊的音頻輸入信號(hào)的波形圖。圖3為負(fù)載輸出的脈沖信號(hào)的波形圖。圖4為過(guò)流信號(hào)的波形圖。圖5為本實(shí)用新型的一種D類功放芯片的電路圖。
具體實(shí)施方式
請(qǐng)參閱圖5,本實(shí)用新型的發(fā)明人為了能更好地對(duì)本實(shí)用新型的技術(shù)方案進(jìn)行理解,下面通過(guò)具體地實(shí)施例,并結(jié)合附圖進(jìn)行詳細(xì)地說(shuō)明圖5顯示的是本實(shí)用新型一種D類功放芯片的電路圖,該D類功放芯片包括放大模塊11、PMW調(diào)制模塊12、第一輸出驅(qū)動(dòng)13、第二輸出驅(qū)動(dòng)14、負(fù)載17和過(guò)流保護(hù)電路2。所述第一輸出驅(qū)動(dòng)13的輸出端設(shè)置第一功率管15,所述第二輸出驅(qū)動(dòng)14的輸出端設(shè)置第二功率管16,所述第一功率管15和所述第二功率管16都是由兩根輸出開(kāi)關(guān)管串接而成的。所述放大模塊11的P輸出端和所述PMW調(diào)制模塊12的P輸入端通過(guò)依次串聯(lián)的第一電阻110和第二電阻111連接,所述放大模塊11的N輸出端和所述PMW調(diào)制模塊12的N輸入端通過(guò)依次串聯(lián)的第三電阻112和第四電阻113連接,所述第一電阻110和所述第三電阻112的阻值相等,所述第二電阻111和所述第四電阻113的阻值相等。所述第一輸出驅(qū)動(dòng)13連接所述PMW調(diào)制模塊12的P輸出端,所述第二輸出驅(qū)動(dòng)14連接所述PMW調(diào)制模塊12的N輸出端。所述負(fù)載17的P端連接所述第一功率管15,所述負(fù)載17的N端連接所述第二功率管16。此外所述第一功率管15通過(guò)第一回接電阻18接回所述PWM調(diào)制模塊12的P輸入端,使所述第一輸出驅(qū)動(dòng)13能夠?qū)λ鯬WM調(diào)制模塊12進(jìn)行信號(hào)反饋,所述第二功率管16通過(guò)第二回接電阻19接回所述PWM調(diào)制模塊12的N輸入端,使所述第二輸出驅(qū)動(dòng)14能夠?qū)λ鯬WM調(diào)制模塊12進(jìn)行信號(hào)反饋。所述過(guò)流保護(hù)電路2包括依次串聯(lián)的第一過(guò)流檢測(cè)模塊21、邏輯控制模塊23和第二過(guò)流檢測(cè)模塊22。該過(guò)流保護(hù)電路2與所述負(fù)載17是并聯(lián)的。其中所述第一過(guò)流檢測(cè)模塊21連接所述負(fù)載17的P端,所述第二過(guò)流檢測(cè)模塊22連接所述負(fù)載17的N端。所述邏輯控制模塊23上的第二節(jié)點(diǎn)與所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14分別連接。所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22上分別內(nèi)置第一濾波器,所述邏輯控制模塊22內(nèi)置第二濾波器。所述D類功放芯片還包括電源開(kāi)關(guān)24和接地開(kāi)關(guān)25。所述電源開(kāi)關(guān)24的一端旁接在所述第二電阻111的輸入端,另一端接D類功放芯片的電源端,因此所述電源開(kāi)關(guān)24旁接在所述PWM調(diào)制模塊12的P輸入端,所述接地開(kāi)關(guān)25的一端旁接在所述第四電阻113的輸入端,另一端接D類功放芯片的接地端,因此所述接地開(kāi)關(guān)25旁接在所述PWM調(diào)制模塊12的N輸入端。設(shè)置所述第二電阻111和所述第四電阻113的目的是為了保護(hù)所述電源開(kāi)關(guān)24、所述接地開(kāi)關(guān)25以及所述PWM調(diào)制模塊12。所述邏輯控制模塊23上的第一節(jié)點(diǎn)分別與所述接地開(kāi)關(guān)25和所述電源開(kāi)關(guān)24連接,其中所述邏輯控制模塊23與所述電源開(kāi)關(guān)24之間設(shè)置反向器26。這樣設(shè)計(jì)的目的在于由于所述電源開(kāi)關(guān)24和所述接地開(kāi)關(guān)25同時(shí)開(kāi)啟時(shí),所述PWM調(diào)制模塊12的N輸入端被拉到D類功放芯片的接地端,即所述PWM調(diào)制模塊12的N輸入端的電壓等于D類功放芯片接地端的電壓。所述PWM調(diào)制模塊12的P輸入端被拉到D類功放芯片的電源端,即所述PWM調(diào)制模塊12的P輸入端的電壓等于D類功放芯片電源端的電壓,所述PWM調(diào)制模塊的P輸入端和N輸入端之間產(chǎn)生一個(gè)滿電源幅度電壓差。此時(shí)所述PWM調(diào)制模塊12接收經(jīng)所述放大模塊11放大的音頻輸入信號(hào)進(jìn)行滿幅PMW調(diào)制,所述PWM調(diào)制模塊12輸出相互反相的第一滿幅PWM信號(hào)和第二滿幅PWM信號(hào)。在過(guò)流保護(hù)狀態(tài)下,所述D類功放芯片的過(guò)流保護(hù)電路的工作過(guò)程為所述邏輯控制模塊23上的第一節(jié)點(diǎn)輸出第一跳變信號(hào),開(kāi)啟所述電源開(kāi)關(guān)24和所述接地開(kāi)關(guān)25。由于旁接在所述PWM調(diào)制模塊12的P輸入端的電源開(kāi)關(guān)24接D類功放芯片的電源端,旁接在所述PWM調(diào)制模塊12的N輸入端的接地開(kāi)關(guān)25接D類功放芯片的接地端,所以所述電源開(kāi)關(guān)24和所述接地開(kāi)關(guān)25同時(shí)開(kāi)啟,所述PWM調(diào)制模塊12的P輸入端和N輸入端之間產(chǎn)生一個(gè)滿電源幅度電壓差,所述PWM調(diào)制模塊12的P輸出端持續(xù)輸出第一滿幅PWM信號(hào),所述PWM調(diào)制模塊12的N輸出端持續(xù)輸出第二滿幅PWM信號(hào)。所述第一滿幅PWM信號(hào)和所述第二滿幅PWM信號(hào)是相互反相的。等待一段時(shí)間后,所述邏輯控制模塊23上的第二節(jié)點(diǎn)輸出開(kāi)啟信號(hào),開(kāi)啟所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14,所述第一功率管15和所述第二功率管16也隨之開(kāi)啟。所述第一輸出驅(qū)動(dòng)13驅(qū)動(dòng)所述第一滿幅PWM信號(hào)加載所述負(fù)載17的P端,所述負(fù)載17的P端被拉到所述D類功放芯片的電源端。所述第二輸出驅(qū)動(dòng)14驅(qū)動(dòng)所述第二滿幅PWM信號(hào)加載所述負(fù)載17的N端,所述負(fù)載17的N端被拉到與所述D類功放芯片的接地端,所述負(fù)載17的P端和N端之間形成滿電源幅度電壓差。最終使所述負(fù)載17持續(xù)輸出滿幅脈沖信號(hào)。若此時(shí)所述滿幅脈沖信號(hào)的高電位電平低于設(shè)定的過(guò)流閾值b,所述第一過(guò)流檢測(cè)模塊21內(nèi)產(chǎn)生的OC+過(guò)流信號(hào),并由所述第一過(guò)流檢測(cè)模塊21內(nèi)的第一濾波器對(duì)所述OC+過(guò)流信號(hào)進(jìn)行第一脈寬濾波,所述第二過(guò)流檢測(cè)模塊22內(nèi)產(chǎn)生的OC-過(guò)流信號(hào),并由所述第二過(guò)流檢測(cè)模塊22內(nèi)的第一濾波器對(duì)所述OC-過(guò)流信號(hào)進(jìn)行第一脈寬濾波。然后再由所述邏輯控制模塊23內(nèi)的第二濾波器對(duì)所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)進(jìn)行第二脈寬濾波。經(jīng)過(guò)兩次脈寬濾波,所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)中不再有高電位脈寬低于濾波門限a的毛刺。由于所述第一滿幅PWM信號(hào)和所述第二滿幅PWM信號(hào)的高電位脈寬保證了所述滿幅脈沖信號(hào)的高電位脈寬,所述滿幅脈沖信號(hào)的高電位脈寬保證了所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)的高電位脈寬都大于所述濾波門限a,所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)在第一脈寬濾波和第二脈寬濾波中都不會(huì)被誤脈寬濾波。然后所述邏輯控制模塊23對(duì)所述OC+過(guò)流信號(hào)和所述OC-過(guò)流信號(hào)進(jìn)行信號(hào)轉(zhuǎn)換,然后所述邏輯控制模塊23的第二節(jié)點(diǎn)輸出關(guān)斷所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14關(guān)斷信號(hào),所述第一功率管15和所述第二功率管16也隨之關(guān)斷。等待一定時(shí)間后,所述邏輯控制模塊23的第二節(jié)點(diǎn)再次輸出開(kāi)啟信號(hào),再次開(kāi)啟第一輸出驅(qū)動(dòng)13和第二輸出驅(qū)動(dòng)14,所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22再次進(jìn)行過(guò)流檢測(cè),若所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22檢測(cè)到所述滿幅脈沖信號(hào)的高電位電平高于過(guò)流閾值b,則延遲若干秒后,所述邏輯控制模塊23上的第一節(jié)點(diǎn)輸出第二跳變信號(hào),關(guān)斷所述電源開(kāi)關(guān)24和所述接地開(kāi)關(guān)25,此時(shí)整個(gè)D類功放芯片恢復(fù)正常工作狀態(tài),所述PWM調(diào)制模塊12的P輸出端輸出第一 PWM信號(hào),所述PWM調(diào)制模塊12的N輸出端輸出第二 PWM信號(hào),所述負(fù)載17輸出脈沖信號(hào)。若所述第一過(guò)流檢測(cè)模塊21和所述第二過(guò)流檢測(cè)模塊22檢測(cè)到所述脈沖信號(hào)的高電位電平低于過(guò)流閾值b,則重新關(guān)斷所述第一輸出驅(qū)動(dòng)13和所述第二輸出驅(qū)動(dòng)14。所述D類功放芯片再次進(jìn)入過(guò)流保護(hù)狀態(tài)。本技術(shù)領(lǐng)域中的普通技術(shù)人員應(yīng)當(dāng)認(rèn)識(shí)到,以上的實(shí)施例僅是用來(lái)說(shuō)明本實(shí)用新型,而并非用作為對(duì)本實(shí)用新型的限定,只要在本實(shí)用新型的實(shí)質(zhì)精神范圍內(nèi),對(duì)以上所述實(shí)施例的變化、變型都將落在本實(shí)用新型的權(quán)利要求書范圍內(nèi)。
權(quán)利要求1.一種D類功放芯片,包括PWM調(diào)制模塊(12)、第一輸出驅(qū)動(dòng)(13)、第二輸出驅(qū)動(dòng)(14)、負(fù)載(17)和過(guò)流保護(hù)電路(2);所述第一輸出驅(qū)動(dòng)(13)的輸出端設(shè)置第一功率管(15)、所述第二輸出驅(qū)動(dòng)(14)的輸出端設(shè)置第二功率管(16),所述過(guò)流保護(hù)電路(2)上設(shè)有至少一個(gè)濾波器;其特征在于所述PWM調(diào)制模塊(12)兩個(gè)輸入端之間的電壓差可在O至滿電源幅度電壓差之間進(jìn)行調(diào)節(jié),所述PWM調(diào)制模塊(12)兩個(gè)輸入端之間的電壓差為滿電源幅度電壓差時(shí),所述PWM調(diào)制模塊接收外來(lái)的音頻輸入信號(hào),持續(xù)輸出相互反相的第一滿幅PWM信號(hào)和第二滿幅PWM信號(hào)。
2.根據(jù)權(quán)利要求1所述的一種D類功放芯片,其特征在于所述PWM調(diào)制模塊(12)兩個(gè)輸入端分別旁接一個(gè)開(kāi)關(guān),其中一個(gè)輸入端旁接的開(kāi)關(guān)是電源開(kāi)關(guān)(24),另一個(gè)輸入端旁接的開(kāi)關(guān)是接地開(kāi)關(guān)(25),所述電源開(kāi)關(guān)(24)和所述接地開(kāi)關(guān)(25)同時(shí)開(kāi)啟,所述PWM調(diào)制模塊(12)兩個(gè)輸入端之間的電壓差為滿電源幅度電壓差。
3.根據(jù)權(quán)利要求2所述的一種D類功放芯片,其特征在于所述PWM調(diào)制模塊(12)的兩個(gè)輸入端上分別設(shè)置相同阻值的電阻,兩個(gè)所述的開(kāi)關(guān)一一對(duì)應(yīng)地旁接在兩個(gè)所述電阻的輸入端。
4.根據(jù)權(quán)利要求2所述的一種D類功放芯片,其特征在于所述過(guò)流電路(2)與所述負(fù)載(17)并聯(lián),所述過(guò)流保護(hù)電路(2)包括依次串聯(lián)的第一過(guò)流檢測(cè)模塊(21)、邏輯控制模塊(23)和第二過(guò)流檢測(cè)模塊(22)。
5.根據(jù)權(quán)利要求4所述的一種D類功放芯片,其特征在于所述第一過(guò)流檢測(cè)模塊(21)和所述第二過(guò)流檢測(cè)模塊(22)分別內(nèi)置第一濾波器。
6.根據(jù)權(quán)利要求4或5所述一種D類功放芯片,其特征在于所述邏輯控制模塊(23)內(nèi)置第二濾波器。
7.根據(jù)權(quán)利要求4所述一種D類功放芯片,其特征在于所述電源開(kāi)關(guān)(24)和所述接地開(kāi)關(guān)(25)分別與所述邏輯控制模塊(23)連接,其中所述邏輯控制模塊(23)與所述電源開(kāi)關(guān)(24)之間設(shè)置反向器(26)。
8.根據(jù)權(quán)利要求4所述的一種D類功放芯片,其特征在于所述邏輯控制模塊(23)與第一輸出驅(qū)動(dòng)(13)和第二輸出驅(qū)動(dòng)(14)分別連接。
專利摘要本實(shí)用新型公開(kāi)了集成電路領(lǐng)域的一種D類功放芯片,包括PWM調(diào)制模塊、第一輸出驅(qū)動(dòng)、第二輸出驅(qū)動(dòng)、負(fù)載和過(guò)流保護(hù)電路;所述第一輸出驅(qū)動(dòng)的輸出端設(shè)置第一功率管,所述第二輸出驅(qū)動(dòng)的輸出端設(shè)置第二功率管,所述過(guò)流保護(hù)電路上設(shè)有濾波器;所述PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差可在0至滿電源幅度電壓差之間進(jìn)行調(diào)節(jié),所述PWM調(diào)制模塊兩個(gè)輸入端之間的電壓差為滿電源幅度電壓差時(shí),所述PWM調(diào)制模塊持續(xù)輸出相互反相的第一滿幅PWM信號(hào)和第二滿幅PWM信號(hào)。其技術(shù)效果是能夠解決由于過(guò)流信號(hào)的高電位脈寬過(guò)低,造成過(guò)流信號(hào)被所述過(guò)流保護(hù)電路上的濾波器誤脈寬濾波的技術(shù)問(wèn)題。
文檔編號(hào)H03F3/20GK202841063SQ20122049167
公開(kāi)日2013年3月27日 申請(qǐng)日期2012年9月25日 優(yōu)先權(quán)日2012年9月25日
發(fā)明者常祥嶺 申請(qǐng)人:上海貝嶺股份有限公司