具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器的制造方法
【專利摘要】本發(fā)明提供一種具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器,所述時(shí)鐘驅(qū)動(dòng)電路包括一個(gè)時(shí)鐘輸入端,一個(gè)增益模塊、一個(gè)單元門電路模塊,所述時(shí)鐘輸入端用于接收一個(gè)外部時(shí)鐘信號(hào),所述增益模塊用于對(duì)外部時(shí)鐘信號(hào)的電平進(jìn)行放大或者衰減,得到放大或衰減后的信號(hào),以滿足所述單元門電路模塊的電平需求,所述單元門電路模塊,包括由反相器構(gòu)成的單元門電路芯片,用于對(duì)所述放大或衰減后的信號(hào)進(jìn)行多路分配、電平轉(zhuǎn)換,輸出多路時(shí)鐘信號(hào)。本發(fā)明通過(guò)在測(cè)量?jī)x器中采用包括時(shí)鐘輸入端,增益模塊和單元門電路模塊的小電路來(lái)代替現(xiàn)有的集成時(shí)鐘緩沖器,價(jià)格低廉,節(jié)約了測(cè)量?jī)x器的成本。并且依據(jù)不同的單元門電路芯片,輸出時(shí)鐘的路數(shù)和時(shí)鐘頻率靈活設(shè)定,使用方便。
【專利說(shuō)明】具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及電變量測(cè)試領(lǐng)域,尤其涉及一種具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器。
【背景技術(shù)】
[0002]測(cè)量?jī)x器中,往往包括很多個(gè)電路單元,這些電路單元中,又有很多電路單元是需要時(shí)鐘的。當(dāng)測(cè)量?jī)x器只有一個(gè)時(shí)鐘源,而同時(shí)需要多路時(shí)鐘輸出給不同的電路單元時(shí),現(xiàn)有技術(shù)的解決方案是采用市場(chǎng)上集成的IC:時(shí)鐘緩沖器(clock Buffer),時(shí)鐘緩沖器一般可以將時(shí)鐘源輸入時(shí)鐘的電平轉(zhuǎn)換為另外一種電平,同時(shí)也可以將時(shí)鐘源輸入的一路時(shí)鐘轉(zhuǎn)換為多路時(shí)鐘,進(jìn)行時(shí)鐘的多路分配。參照?qǐng)D1,是現(xiàn)有技術(shù)集成IC:時(shí)鐘緩沖器的工作示意圖,集成IC:時(shí)鐘緩沖器接收了一路輸入時(shí)鐘,并輸出了多路時(shí)鐘。
[0003]現(xiàn)有技術(shù)存在以下的缺點(diǎn):
[0004]1、有時(shí)針對(duì)特殊應(yīng)用不一定找得到合適的時(shí)鐘緩沖器IC ;例如:有時(shí)需要CMOS電平下輸出頻率250MHZ的時(shí)鐘,但是業(yè)內(nèi)目前只有一個(gè)廠家生產(chǎn)輸出頻率250MHZ時(shí)鐘的時(shí)鐘緩沖器1C,因此使用十分不便,在測(cè)量?jī)x器中電路單元的時(shí)鐘設(shè)計(jì)上比較受限,不能靈活設(shè)計(jì)。
[0005]2、現(xiàn)有的時(shí)鐘緩沖器IC價(jià)格昂貴,例如:現(xiàn)有輸出頻率250MHZ時(shí)鐘的時(shí)鐘緩沖器IC價(jià)格在1.3美元左右。
[0006]3、時(shí)鐘輸入的電 平不一定滿足時(shí)鐘緩沖器輸入電平的需求;比如時(shí)鐘源輸入的電平是CMOS的或者TTL的,但是時(shí)鐘緩沖器的輸入電平需求為L(zhǎng)VDS ;或者時(shí)鐘源輸入的電平是TTL的,但是時(shí)鐘緩沖器的輸入電平需求為CMOS的。
【發(fā)明內(nèi)容】
[0007]本發(fā)明所要解決的技術(shù)問(wèn)題是:在測(cè)量?jī)x器中,獨(dú)創(chuàng)設(shè)計(jì)價(jià)格低廉的小電路來(lái)代替現(xiàn)有的集成時(shí)鐘緩沖器。輸出時(shí)鐘的路數(shù)和時(shí)鐘頻率靈活設(shè)定,使用方便。
[0008]解決上述技術(shù)問(wèn)題,本發(fā)明提供一種具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器,所述時(shí)鐘驅(qū)動(dòng)電路包括一個(gè)時(shí)鐘輸入端、一個(gè)增益模塊和一個(gè)單兀門電路模塊,所述時(shí)鐘輸入端用于接收一個(gè)外部時(shí)鐘信號(hào),所述增益模塊用于對(duì)所述外部時(shí)鐘信號(hào)的電平進(jìn)行放大或者衰減,得到放大或衰減后的信號(hào),以滿足所述單元門電路模塊的電平需求,所述單元門電路模塊,包括由反相器構(gòu)成的單元門電路芯片,用于對(duì)所述放大或衰減后的信號(hào)進(jìn)行多路分配、電平轉(zhuǎn)換,以輸出多路頻率相同的時(shí)鐘信號(hào)。
[0009]作為一種舉例,所述增益模塊包括一個(gè)第一電容、一個(gè)第二電容、一個(gè)第一電阻、一個(gè)第二電阻、一個(gè)第三電阻、一個(gè)第四電阻和一個(gè)三極管,第一電容的輸入端作為所述增益模塊的輸入端連接所述時(shí)鐘輸入端,第一電容的輸出端連接第一電阻的輸入端,第一電阻的輸出端連接第二電阻的輸入端、第二電阻的輸出端同時(shí)連接第三電阻的輸出端、第二電容的輸入端和三極管的集電極,第二電阻的輸入端還連接三極管的基極,第三電阻的輸入端連接一個(gè)外部第一直流電源,三極管的發(fā)射極通過(guò)第四電阻接地,第二電容的輸出端作為所述增益模塊的輸出端。
[0010]作為一種舉例,所述第一電阻的阻值是O歐姆。
[0011]作為一種舉例,所述單元門電路模塊包括一個(gè)第一偏置電阻,一個(gè)第二偏置電阻和一個(gè)單兀門電路芯片,第一偏置電阻一端連接一個(gè)外部第二直流電源,第一偏置電阻的另一端連接單元門電路芯片的第一反相器的輸入端,第一反相器的輸入端作為單元門電路模塊的輸入端,與增益模塊的輸出端相連,第一偏置電阻的另一端還同時(shí)連接第二偏置電阻的一端,第二偏置電阻的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第η反相器的輸入端,第二反相器至第η反相器的輸出端作為單元門電路模塊的η-1個(gè)輸出端,分別輸出η-1路時(shí)鐘信號(hào),η為大于等于2的自然數(shù)。
[0012]作為一種舉例,所述三極管是射頻三極管。
[0013]作為一種舉例,所述單兀門電路模塊包括一個(gè)第一偏置電阻,一個(gè)第二偏置電阻和一個(gè)單兀門電路芯片,第一偏置電阻一端連接一個(gè)外部第二直流電源,第一偏置電阻的另一端連接單元門電路芯片的第一反相器的輸入端,第一反相器的輸入端作為單元門電路模塊的輸入端,與增益模塊的輸出端相連,第一偏置電阻的另一端還同時(shí)連接第二偏置電阻的一端,第二偏置電阻的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第η反相器的輸入端,第二反相器至第η反相器的輸出端還依次通過(guò)第二匹配電阻至第η匹配電阻輸出η-1路時(shí)鐘信號(hào),η為大于等于2的自然數(shù)。
[0014]本發(fā)明通過(guò)在測(cè)量?jī)x器中,采用一個(gè)包括時(shí)鐘輸入端,增益模塊和單元門電路模塊的小電路來(lái)代替現(xiàn)有的集成時(shí)鐘緩沖器,價(jià)格低廉,節(jié)約了測(cè)量?jī)x器的成本。并且依據(jù)由反相器構(gòu)成的不同的單元門電路芯片,輸出時(shí)鐘的路數(shù)和時(shí)鐘頻率靈活設(shè)定,使用方便。
【專利附圖】
【附圖說(shuō)明】
[0015]圖1是現(xiàn)有技術(shù)集成IC:時(shí)鐘緩沖器的工作示意圖
[0016]圖2是本發(fā)明優(yōu)選實(shí)施例1時(shí)鐘驅(qū)動(dòng)電路100的工作示意圖
[0017]圖3是本發(fā)明優(yōu)選實(shí)施例2時(shí)鐘驅(qū)動(dòng)電路200的工作示意圖
[0018]圖4是本發(fā)明優(yōu)選實(shí)施例3時(shí)鐘驅(qū)動(dòng)電路300的工作示意圖
[0019]圖5是本發(fā)明優(yōu)選實(shí)施例4信號(hào)發(fā)生器400的結(jié)構(gòu)示意圖
【具體實(shí)施方式】
[0020]下面結(jié)合附圖對(duì)本發(fā)明做進(jìn)一步詳細(xì)地說(shuō)明。
[0021]優(yōu)選實(shí)施例1:
[0022]參照?qǐng)D2,時(shí)鐘驅(qū)動(dòng)電路100包括一個(gè)時(shí)鐘輸入端101、一個(gè)增益模塊102和一個(gè)單元門電路模塊103,所述時(shí)鐘輸入端101用于接收一個(gè)外部時(shí)鐘信號(hào),所述外部時(shí)鐘信號(hào)可以由時(shí)鐘源產(chǎn)生。所述增益模塊102用于對(duì)所述外部時(shí)鐘信號(hào)的電平進(jìn)行放大或者衰減,得到放大或衰減后的信號(hào),以滿足所述單元門電路模塊103的電平需求,所述單元門電路模塊103,包括由反相器構(gòu)成的單元門電路芯片,用于對(duì)所述放大或衰減后的信號(hào)進(jìn)行多路分配、電平轉(zhuǎn)換,以輸出多路相同輸出頻率的時(shí)鐘信號(hào)。
[0023]優(yōu)選實(shí)施例2:
[0024]參照?qǐng)D3,時(shí)鐘驅(qū)動(dòng)電路200包括一個(gè)時(shí)鐘輸入端201,一個(gè)增益模塊202、一個(gè)單元門電路模塊203,所述時(shí)鐘輸入端201用于接收一個(gè)外部時(shí)鐘信號(hào),所述增益模塊202包括電容Cl、電容C6、電阻R2、電阻R3、電阻R4、電阻R5和三極管Q602,電容Cl的輸入端作為所述增益模塊的輸入端連接時(shí)鐘輸入端201,電容Cl的輸出端連接電阻R2的輸入端,電阻R2的輸出端連接電阻R3的輸入端、電阻R3的輸出端同時(shí)連接電阻R4的輸出端、電容C6的輸入端和三極管Q602的集電極,電阻R3的輸入端還連接三極管Q602的基極,電阻R4的輸入端連接一個(gè)外部第一直流電源,三極管Q602的發(fā)射極通過(guò)電阻R5接地。電容C6的輸出端作為所述增益模塊202的輸出端。
[0025]單元門電路模塊203包括偏置電阻R7,偏置電阻R8和單元門電路芯片Ul,偏置電阻R7 —端連接一個(gè)外部第二直流電源,偏置電阻R7的另一端連接單元門電路芯片Ul的第一反相器的輸入端,第一反相器的輸入端作為單兀門電路模塊203的輸入端,與增益模塊202的輸出端相連。偏置電阻R7的另一端還同時(shí)連接偏置電阻R8的一端,偏置電阻R8的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第三反相器的輸入端,第二反相器至第三反相器的輸出端還依次通過(guò)匹配電阻R9和匹配電阻RlO輸出2路時(shí)鐘信號(hào)。這里的反相器起到整形緩沖、增加驅(qū)動(dòng)能力和多路輸出分配的作用。
[0026]由于本實(shí)施例中,需要時(shí)鐘驅(qū)動(dòng)電路200實(shí)現(xiàn)兩路時(shí)鐘輸出,且時(shí)鐘輸出頻率為200MHZ,因此單元門電路模塊203選擇了 SN74LVC04A芯片,由于SN74LVC04A芯片是CMOS電平,CMOS電平需要0-3.3v電壓,而本例中外部時(shí)鐘信號(hào)的電壓為Ο-lv,所以需要增益模塊202將外部時(shí)鐘信號(hào)的電平放大3.3倍,轉(zhuǎn)換至3.3v,以符合單元門電路模塊203的電平需求。
[0027]作為一種舉例,當(dāng)時(shí)外部時(shí)鐘信號(hào)的時(shí)鐘電平大于單兀門電路模塊203的電平時(shí),增益模塊202就會(huì)起到衰減的作用。
[0028]本例中,由于驅(qū)動(dòng)電路200工作在高頻,所以增益模塊202中的三極管Q602采用射頻三極管,增益模塊202的電路設(shè)計(jì)采用PSPICE仿真軟件+實(shí)際調(diào)試,以放大倍數(shù)3.3倍為增益模塊202的增益結(jié)果,確定了增益模塊202中的電阻值及電容值。其中電阻R2的阻值是O歐姆,不直接短路電阻R2的目的是:在電路板上隨時(shí)可以將電阻R2替換為其他阻值的電阻,以適應(yīng)不同輸出時(shí)鐘路數(shù),不同輸出時(shí)鐘頻率的需求。單元門電路模塊203中,當(dāng)輸出信號(hào)頻率與傳輸信號(hào)的線纜的長(zhǎng)度大于1/4波長(zhǎng)的長(zhǎng)度時(shí),會(huì)出現(xiàn)較為明顯的阻抗反射現(xiàn)象,為減小信號(hào)的反射需要使用匹配電阻R9和R10,匹配電阻的阻值的取值范圍在10ohm-50ohm之間,偏置電阻R7和R8提供直流偏置。
[0029]作為一種舉例,當(dāng)驅(qū)動(dòng)電路200工作在中低頻時(shí),增益模塊202中的三極管Q602可以采用普通晶體三極管,增益模塊202的電路設(shè)計(jì)可以采用小信號(hào)模型分析法,以放大倍數(shù)3.3倍為增益模塊202的增益結(jié)果,確定增益模塊202中的電阻值及電容值。單元門電路模塊203中,由于在中低頻不會(huì)出現(xiàn)較為明顯的阻抗反射現(xiàn)象,因此不必使用匹配電阻R9和RlO。
[0030]優(yōu)選實(shí)施例3:
[0031]參照?qǐng)D4,時(shí)鐘驅(qū)動(dòng)電路300包括一個(gè)時(shí)鐘輸入端301,一個(gè)增益模塊302、一個(gè)單元門電路模塊303,所述時(shí)鐘輸入端301用于接收一個(gè)外部時(shí)鐘信號(hào),所述增益模塊302包括電容C2、電容C7、電阻R13、電阻R6、電阻R16、電阻R17和三極管Q603,電容C2的輸入端作為所述增益模塊的輸入端連接時(shí)鐘輸入端301,電容C2的輸出端連接電阻R13的輸入端,電阻R13的輸出端連接電阻R6的輸入端、電阻R6的輸出端同時(shí)連接電阻R16的輸出端、電容C7的輸入端和三極管Q603的集電極,電阻R6的輸入端還連接三極管Q603的基極,電阻R16的輸入端連接一個(gè)外部第一直流電源,三極管Q603的發(fā)射極通過(guò)電阻R17接地。電容C7的輸出端作為所述增益模塊302的輸出端。
[0032]單元門電路模塊303包括偏置電阻Rll,偏置電阻R12和單元門電路芯片U2,偏置電阻Rll —端連接一個(gè)外部第二直流電源,偏置電阻Rll的另一端連接單元門電路芯片U2的第一反相器的輸入端,第一反相器的輸入端作為單兀門電路模塊303的輸入端,與增益模塊302的輸出端相連,偏置電阻Rll的另一端還同時(shí)連接偏置電阻R12的一端,偏置電阻R12的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第六反相器的輸入端,第二反相器至第六反相器的輸出端還依次通過(guò)匹配電阻R14、R15、R16、R17和R18輸出5路時(shí)鐘信號(hào)。這里的反相器起到整形緩沖、增加驅(qū)動(dòng)能力和多路輸出分配的作用。
[0033]時(shí)鐘驅(qū)動(dòng)電路300可以實(shí)現(xiàn)5路時(shí)鐘輸出,且時(shí)鐘輸出頻率為200MHZ,因此單元門電路模塊303選擇了 SN74LVC04A芯片,由于SN74LVC04A芯片是CMOS電平,CMOS電平需要0-3.3v電壓,而本例中外部時(shí)鐘信號(hào)的電壓為Ο-lv,所以需要增益模塊302將外部時(shí)鐘信號(hào)的電平放大3.3倍,轉(zhuǎn)換至3.3v,以符合單元門電路模塊303的電平需求。
[0034]作為一種舉例,當(dāng)時(shí)外部時(shí)鐘信號(hào)的時(shí)鐘電平大于單兀門電路模塊303的電平時(shí),增益模塊302就會(huì)起到衰減的作用。
[0035]本例中,由于驅(qū)動(dòng)電路300工作在高頻,所以增益模塊302中的三極管Q603采用射頻三極管,增益模塊302的電路設(shè)計(jì)采用PSPICE仿真軟件+實(shí)際調(diào)試,以放大倍數(shù)3.3倍為增益模塊302的增益結(jié)果,確定了增益模塊302中的電阻值及電容值。其中電阻R13的阻值是O歐姆,不直接短路電阻R13的目的是:在電路板上隨時(shí)可以將電阻R13替換為其他阻值的電阻,以適應(yīng)不同輸出時(shí)鐘路數(shù),不同輸出時(shí)鐘頻率的需求。單元門電路模塊303中,當(dāng)輸出信號(hào)頻率與傳輸信號(hào)的線纜的長(zhǎng)度大于1/4波長(zhǎng)的長(zhǎng)度時(shí),會(huì)出現(xiàn)較為明顯的阻抗反射現(xiàn)象,為減小信號(hào)的反射需要使用匹配電阻R14、R15、R16、R17和R18,匹配電阻的阻值的取值范圍在10ohm-50ohm之間,偏置電阻Rll和R12提供直流偏置。
[0036]作為一種舉例,當(dāng)驅(qū)動(dòng)電路300工作在中低頻時(shí),增益模塊302中的三極管Q603可以采用普通晶體三極管,增益模塊302的電路設(shè)計(jì)可以采用小信號(hào)模型分析法,以放大倍數(shù)3.3倍為增益模塊302的增益結(jié)果,確定增益模塊302中的電阻值及電容值。單元門電路模塊303中,由于在中低頻不會(huì)出現(xiàn)較為明顯的阻抗反射現(xiàn)象,因此不必使用匹配電阻 R14、R15、R16、R17 和 R18。
[0037]作為一種舉例,如果時(shí)鐘輸出頻率要求為低于100MHZ可以采用SN74AHC04芯片;如果時(shí)鐘輸出頻率要求在100MHZ和200MHZ之間可以采用74AUC04芯片,74LVC04芯片等;如果時(shí)鐘輸出頻率要求250MHZ,可以采用SN74AUC04芯片。
[0038]優(yōu)選實(shí)施例4:
[0039]參照?qǐng)D5,信號(hào)發(fā)生器400包括時(shí)鐘驅(qū)動(dòng)電路401、DSP or ARM模塊402、FPGA模塊403、波形輸出DAC模塊404、信號(hào)處理單元405和控制DAC模塊406。其中FPGA模塊403和波形輸出DAC模塊404都需要時(shí)鐘信號(hào),而信號(hào)發(fā)生器400只接收一個(gè)外部時(shí)鐘信號(hào),或者也可以由本身的時(shí)鐘源產(chǎn)生一個(gè)時(shí)鐘信號(hào),因此采用時(shí)鐘驅(qū)動(dòng)電路401對(duì)外部時(shí)鐘信號(hào)進(jìn)行多路分配、電平轉(zhuǎn)換,以輸出FPGA模塊403和波形輸出DAC模塊404需要的時(shí)鐘信號(hào)。[0040]本發(fā)明實(shí)施例通過(guò)在單元門電路模塊中選用不同的芯片來(lái)滿足輸出時(shí)鐘的頻率需求,通過(guò)在同一芯片中利用多個(gè)反相器的組合來(lái)滿足輸出時(shí)鐘的路數(shù)需要,設(shè)計(jì)靈活,使用方便。
[0041]當(dāng)外部時(shí)鐘信號(hào)的電平不能滿足單元門電路模塊中芯片電平的需要時(shí),通過(guò)增益模塊對(duì)外部時(shí)鐘信號(hào)的電平進(jìn)行靈活放大或衰減,使得電平匹配容易,電路使用不受限。
[0042]現(xiàn)有的時(shí)鐘緩沖器IC價(jià)格昂貴,例如:現(xiàn)有輸出頻率250MHZ時(shí)鐘的時(shí)鐘緩沖器IC價(jià)格在1.3美元左右,而SN74AUC04芯片只有0.48美元,加上增益模塊中的小器件也不過(guò)0.5美元,在時(shí)鐘轉(zhuǎn)換效果完全一樣的情況下節(jié)約了 60%多的成本,這在測(cè)量?jī)x器尤其是在中低端產(chǎn)品中是很有益的效果。
[0043]以上所述的僅為本發(fā)明的優(yōu)選實(shí)施例,所應(yīng)理解的是,以上優(yōu)選實(shí)施例的說(shuō)明只是用于幫助理解本發(fā)明的方法及其核心思想,并不用于限定本發(fā)明的保護(hù)范圍,凡在本發(fā)明的思想和原則之內(nèi)所做的任何修改、等同替換等等,均應(yīng)包含在本發(fā)明的保護(hù)范圍之內(nèi)。
【權(quán)利要求】
1.一種具有時(shí)鐘驅(qū)動(dòng)電路的測(cè)量?jī)x器,其特征在于,所述時(shí)鐘驅(qū)動(dòng)電路包括一個(gè)時(shí)鐘輸入端、一個(gè)增益模塊和一個(gè)單元門電路模塊,所述時(shí)鐘輸入端用于接收一個(gè)外部時(shí)鐘信號(hào),所述增益模塊用于對(duì)所述外部時(shí)鐘信號(hào)的電平進(jìn)行放大或者衰減,得到放大或衰減后的信號(hào),以滿足所述單元門電路模塊的電平需求,所述單元門電路模塊,包括由反相器構(gòu)成的單元門電路芯片,用于對(duì)所述放大或衰減后的信號(hào)進(jìn)行多路分配、電平轉(zhuǎn)換,以輸出多路頻率相同的時(shí)鐘信號(hào)。
2.根據(jù)權(quán)利要求1所述的測(cè)量?jī)x器,其特征在于,所述增益模塊包括一個(gè)第一電容、一個(gè)第二電容、一個(gè)第一電阻、一個(gè)第二電阻、一個(gè)第三電阻、一個(gè)第四電阻和一個(gè)三極管,第一電容的輸入端作為所述增益模塊的輸入端連接所述時(shí)鐘輸入端,第一電容的輸出端連接第一電阻的輸入端,第一電阻的輸出端連接第二電阻的輸入端、第二電阻的輸出端同時(shí)連接第三電阻的輸出端、第二電容的輸入端和三極管的集電極,第二電阻的輸入端還連接三極管的基極,第三電阻的輸入端連接一個(gè)外部第一直流電源,三極管的發(fā)射極通過(guò)第四電阻接地,第二電容的輸出端作為所述增益模塊的輸出端。
3.根據(jù)權(quán)利要求2所述的測(cè)量?jī)x器,其特征在于,所述第一電阻的阻值是O歐姆。
4.根據(jù)權(quán)利要求1所述的測(cè)量?jī)x器,其特征在于,所述單元門電路模塊包括一個(gè)第一偏置電阻,一個(gè)第二偏置電阻和一個(gè)單兀門電路芯片,第一偏置電阻一端連接一個(gè)外部第二直流電源,第一偏置電阻的另一端連接單元門電路芯片的第一反相器的輸入端,第一反相器的輸入端作為單元門電路模塊的輸入端,與增益模塊的輸出端相連,第一偏置電阻的另一端還同時(shí)連接第二偏置電阻的一端,第二偏置電阻的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第η反相器的輸入端,第二反相器至第η反相器的輸出端作為單元門電路模塊的η-1個(gè)輸出端,分別輸出η-1路時(shí)鐘信號(hào),η為大于等于2的自然數(shù)。
5.根據(jù)權(quán)利要求2所述的測(cè)量?jī)x器,其特征在于,所述三極管是射頻三極管。
6.根據(jù)權(quán)利要求5所述的測(cè)量?jī)x器,其特征在于,所述單元門電路模塊包括一個(gè)第一偏置電阻,一個(gè)第二偏置電阻和一個(gè)單兀門電路芯片,第一偏置電阻一端連接一個(gè)外部第二直流電源,第一偏置電阻的另一端連接單元門電路芯片的第一反相器的輸入端,第一反相器的輸入端作為單元門電路模塊的輸入端,與增益模塊的輸出端相連,第一偏置電阻的另一端還同時(shí)連接第二偏置電阻的一端,第二偏置電阻的另一端接地,第一反相器的輸出端還同時(shí)連接第二反相器至第η反相器的輸入端,第二反相器至第η反相器的輸出端還依次通過(guò)第二匹配電阻至第η匹配電阻輸出η-1路時(shí)鐘信號(hào),η為大于等于2的自然數(shù)。
【文檔編號(hào)】H03K5/15GK103929160SQ201310015260
【公開日】2014年7月16日 申請(qǐng)日期:2013年1月16日 優(yōu)先權(quán)日:2013年1月16日
【發(fā)明者】曾磊, 王悅, 王鐵軍, 李維森 申請(qǐng)人:北京普源精電科技有限公司