一種可觸發(fā)變頻振蕩器的制造方法
【專利摘要】本發(fā)明公開了一種變頻振蕩器。一種可觸發(fā)變頻振蕩器,包括與非門和延遲芯片,所述與非門與所述延遲芯片構成回路連接;所述與非門用于信號同步變換,所述延遲芯片用于延遲信號;所述與非門接收外部觸發(fā)信號隨之產生啟動信號并將其傳送給延遲芯片,所述延遲芯片延遲啟動信號并將延遲后的信號傳送給所述與非門的輸入端,所述與非門接收到延遲后的信號并進行信號翻轉進而將翻轉后的信號傳送給延遲芯片。本發(fā)明提供的一種可觸發(fā)變頻振蕩器,該變頻振蕩器可獨立使用,時間精度等性能指標高。
【專利說明】一種可觸發(fā)變頻振蕩器
【技術領域】
[0001]本發(fā)明涉及一種變頻振蕩器,特別涉及一種可觸發(fā)變頻振蕩器。
【背景技術】
[0002]現(xiàn)有技術中的變頻振蕩器,有兩種實現(xiàn)的方式,分別通過模擬技術和數(shù)字技術實現(xiàn),其中,以數(shù)字技術實現(xiàn)的可觸發(fā)變頻振蕩器通常做在集成電路之中,與集成電路構成一體設計,現(xiàn)有技術中還不具備單獨的變頻率振蕩器,另外,與集成電路一體設計的可觸發(fā)變頻振蕩器除了靈活性較低之外,時間精度等性能指標不高,亟待設計一種獨立的可觸發(fā)變頻振蕩器。
【發(fā)明內容】
[0003]本發(fā)明的目的在于克服現(xiàn)有技術中所存在的上述不足,提供一種可觸發(fā)變頻振蕩器,該變頻振蕩器可獨立使用,時間精度等性能指標高。為了實現(xiàn)上述發(fā)明目的,本發(fā)明提供了以下技術方案:
一種可觸發(fā)變頻振蕩器,包括與非門和延遲芯片,所述與非門與所述延遲芯片構成回路連接;
所述與非門用于信號同步變換,所述延遲芯片用于延遲信號;
所述與非門接收外部觸發(fā)信號隨之產生啟動信號并將其傳送給延遲芯片,所述延遲芯片延遲啟動信號并將延遲后的信號傳送給所述與非門的輸入端,所述與非門接收到延遲后的信號并進行信號翻轉進而將翻轉后的信號傳送給延遲芯片。
[0004]可觸發(fā)變頻振蕩器采用延遲芯片對信號進行延遲,將延遲后的信號再送入與非門的一個輸入端作為其輸入信號,對延遲時間進行控制就可得到不同頻率的振蕩器;與非門的另一輸入端接外部觸發(fā)信號作為振蕩器的觸發(fā)端,觸發(fā)信號為一個負脈沖。當與非門輸入端有一個為低電平時,其輸出始終為高,振蕩器停止,當觸發(fā)端輸入一個負脈沖時,振蕩器將停止,待信號恢復為高電平時重新振動。
[0005]所述與非門包括第一輸入端和第二輸入端,所述第一輸入端接外部觸發(fā)信號;所述第二輸入端與所述延遲芯片的輸出端連接。
[0006]所述第一輸入端接外部觸發(fā)信號,決定可觸發(fā)變頻振蕩器是否工作,所述第二輸入端與所述延遲芯片的輸出端連接,信號的來源是延遲芯片的輸出。
[0007]所述可觸發(fā)變頻振蕩器進一步包括鎖相環(huán),所述鎖相環(huán)一端與所述與非門連接,另一端與所述延遲芯片連接,所述鎖相環(huán)用于鎖住所述與非門與所述延遲芯片構成的回路。
[0008]所述延遲芯片產生兩倍時間的延遲信號。
[0009]所述與非門采用MC100EP0?。
[0010]所述延遲芯片采用MC10EP195。
[0011] 與現(xiàn)有技術相比,本發(fā)明的有益效果:。[0012]【專利附圖】
【附圖說明】:
圖1是本發(fā)明的結構示意圖。
[0013]圖2是本發(fā)明的一種可觸發(fā)變頻振蕩器的電路圖。
[0014]圖中標記:1-與非門,2_延遲芯片,3-外部觸發(fā)信號。
【具體實施方式】
[0015]下面結合試驗例及【具體實施方式】對本發(fā)明作進一步的詳細描述。但不應將此理解為本發(fā)明上述主題的范圍僅限于以下的實施例,凡基于本
【發(fā)明內容】
所實現(xiàn)的技術均屬于本發(fā)明的范圍。
[0016]一種可觸發(fā)變頻振蕩器,包括與非門和延遲芯片,所述與非門與所述延遲芯片構成回路連接;
所述與非門用于信號同步變換,所述延遲芯片用于延遲信號;
所述與非門接收外部觸發(fā)信號隨之產生啟動信號并將其傳送給延遲芯片,所述延遲芯片延遲啟動信號并將延遲后的信號傳送給所述與非門的輸入端,所述與非門接收到延遲后的信號并進行信號翻轉進而將翻轉后的信號傳送給延遲芯片。
[0017]可觸發(fā)變頻振蕩器采用延遲芯片對信號進行延遲,將延遲后的信號再送入與非門的一個輸入端作為其輸入信號,對延遲時間進行控制就可得到不同頻率的振蕩器;與非門的另一輸入端接外部觸發(fā)信號作為振蕩器的觸發(fā)端,觸發(fā)信號為一個負脈沖。當與非門輸入端有一個為低電平時,其輸出始終為高,振蕩器停止,當觸發(fā)端輸入一個負脈沖時,振蕩器將停止,待信號恢復為高電平時重新振動。
[0018]所述與非門包括第一輸入端和第二輸入端,所述第一輸入端接外部觸發(fā)信號;所述第二輸入端與所述延遲芯片的輸出端連接。
[0019]所述第一輸入端接外部觸發(fā)信號,決定可觸發(fā)變頻振蕩器是否工作,所述第二輸入端與所述延遲芯片的輸出端連接,信號的來源是延遲芯片的輸出。
實施例1
如圖2所示,所述與非門I采用MC100EP0?,所述延遲芯片2采用MC10EP195,將MC100EP05D的Q非端接入延遲芯片2MC10EP195的IN端,延遲后的信號經過RC鎖相微調后送入MClOOEPOro的DpDci非。MC100EP0?的DpD1非接窄化后的觸發(fā)信號。
[0020]振蕩周期是整個延遲時間的兩倍,根據(jù)周期來控制延遲芯片的數(shù)據(jù),再利用鎖相環(huán)將環(huán)路鎖住。也可以不鎖相,這樣頻率的準確度就沒有那么高。
[0021]雖然已對本發(fā)明的【具體實施方式】進行了圖示和說明,但并非意味用上述實施方式的圖示和說明表征本發(fā)明所有可能的形式,更確切的,說明書中所用到的詞語是說明性的而非限定性的,并且能夠理解,可以對本發(fā)明進行諸多改變而不背離本發(fā)明的精神和范圍。
【權利要求】
1.一種可觸發(fā)變頻振蕩器,其特征在于,包括與非門和延遲芯片,所述與非門與所述延遲芯片構成回路連接; 所述與非門用于信號同步變換,所述延遲芯片用于延遲信號; 所述與非門接收外部觸發(fā)信號隨之產生啟動信號并將其傳送給延遲芯片,所述延遲芯片延遲啟動信號并將延遲后的信號傳送給所述與非門的輸入端,所述與非門接收到延遲后的信號并進行信號翻轉進而將翻轉后的信號傳送給延遲芯片。
2.如權利要求1所述的一種可觸發(fā)變頻振蕩器,其特征在于,所述與非門包括第一輸入端和第二輸入端,所述第一輸入端接外部觸發(fā)信號;所述第二輸入端與所述延遲芯片的輸出端連接。
3.如權利要求1所述的一種可觸發(fā)變頻振蕩器,其特征在于,所述可觸發(fā)變頻振蕩器進一步包括鎖相環(huán),所述鎖相環(huán)一端與所述與非門連接,另一端與所述延遲芯片連接,所述鎖相環(huán)用于鎖住所述與非門與所述延遲芯片構成的回路。
4.如權利要求1-3任一項所述的一種可觸發(fā)變頻振蕩器,其特征在于,所述延遲芯片產生兩倍時間的延遲信號。
5.如權利要求1-3任一項所述的一種可觸發(fā)變頻振蕩器,其特征在于,所述與非門采用 MC100EP05D。
6.如權利要求1-3任一項所述的一種可觸發(fā)變頻振蕩器,其特征在于,所述延遲芯片采用 MC10EP195。
【文檔編號】H03L3/00GK103944560SQ201310017314
【公開日】2014年7月23日 申請日期:2013年1月17日 優(yōu)先權日:2013年1月17日
【發(fā)明者】何興鳳, 李春辰 申請人:成都前鋒電子儀器有限責任公司