一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí)序的制作方法
【專利摘要】本發(fā)明提供一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí)序,模數(shù)轉(zhuǎn)換器包括:N位順序連接的電容組,每位電容組均包括第一電容陣列、第二電容陣列;第一位電容組處于第二連接狀態(tài),其余電容組處于第一連接狀態(tài);第一連接狀態(tài)為:第一電容陣列的下極板連接低電平電壓,第二電容陣列的下極板連接高電平電壓;第二連接狀態(tài)為:第一電容陣列的下極板連接高電平電壓,第二電容陣列的下極板連接低電平電壓;比較器,所有第一電容陣列的上極板與比較器的第一輸入端連接,所有第二電容陣列的上極板與比較器的第二輸入端連接;與比較器連接的邏輯模塊,按照內(nèi)部存儲(chǔ)時(shí)隙指令控制電容組的連接狀態(tài)。本發(fā)明的時(shí)序可使模數(shù)轉(zhuǎn)換器的電容面積更小,轉(zhuǎn)換速度更快。
【專利說(shuō)明】一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí)序
【技術(shù)領(lǐng)域】
[0001] 本發(fā)明涉及模數(shù)轉(zhuǎn)換領(lǐng)域,特別是一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí) 序。
【背景技術(shù)】
[0002] 模數(shù)轉(zhuǎn)換器作為連接模擬系統(tǒng)和數(shù)字處理系統(tǒng)的橋梁,其低功耗設(shè)計(jì)顯得尤為重 要。逐次逼近型模數(shù)轉(zhuǎn)換器由于其高速、結(jié)構(gòu)簡(jiǎn)單、面積小、功耗利用率高而廣泛應(yīng)用于各 種1?速低功耗系統(tǒng)中。
[0003] 逐次逼近型模數(shù)轉(zhuǎn)換器一般為電容式結(jié)構(gòu)?,F(xiàn)有的模數(shù)轉(zhuǎn)換器受到工藝的限制, 一般N位的模數(shù)轉(zhuǎn)換器需要采用大于N+2對(duì)電容組實(shí)現(xiàn)模數(shù)轉(zhuǎn)換工作,其單位電容取值一 般較大,而且需要很大的電容面積,從而導(dǎo)致模數(shù)轉(zhuǎn)換過(guò)程中速度偏慢,降低了逐次逼近型 模數(shù)轉(zhuǎn)換器的整體速度。
【發(fā)明內(nèi)容】
[0004] 本發(fā)明要解決的技術(shù)問(wèn)題是提供一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí) 序,能夠有效減少電容面積,并且轉(zhuǎn)換速度更快。
[0005] 為解決上述技術(shù)問(wèn)題,本發(fā)明的實(shí)施例提供一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高 速開(kāi)關(guān)時(shí)序,包括一模數(shù)轉(zhuǎn)換器,其中,所述模數(shù)轉(zhuǎn)換器包括:
[0006] N位順序連接的電容組,每位電容組均包括第一電容陣列以及第二電容陣列;其 中,第一位電容組處于第二連接狀態(tài),其余電容組處于第一連接狀態(tài);所述第一連接狀態(tài) 為:第一電容陣列的下極板連接低電平電壓,第二電容陣列的下極板連接高電平電壓;所 述第二連接狀態(tài)為:第一電容陣列的下極板連接高電平電壓,第二電容陣列的下極板連接 低電平電壓;
[0007] 比較器;其中,所有第一電容陣列的上極板與所述比較器的第一輸入端連接,所有 第二電容陣列的上極板與所述比較器的第二輸入端連接;
[0008] 與所述比較器連接的邏輯模塊,按照內(nèi)部存儲(chǔ)的時(shí)隙指令控制電容組的連接狀 態(tài)。
[0009] 其中,最后兩個(gè)有效位電容組為單位電容組,其第一電容陣列以及第二電容陣列 均為一個(gè)單位電容;其余電容組為二進(jìn)制電容組,其第一電容陣列以及第二電容陣列均包 含2 N+K個(gè)單位電容;其中,K為所屬電容組的有效位數(shù),N大于2。
[0010] 其中,所述邏輯模塊按照內(nèi)部存儲(chǔ)的時(shí)隙指令執(zhí)行如下步驟:
[0011] 步驟1 :選取第1位電容組作為目標(biāo)電容組;
[0012] 步驟2 :判斷比較器的比較結(jié)果;若所述第一輸入端的輸出小于所述第二輸入端 的輸出時(shí),則進(jìn)行步驟3,否則進(jìn)行步驟4 ;
[0013] 步驟3 :將下一有效位電容組設(shè)為目標(biāo)電容組,若該下一有效位電容組為最后一 位電容組,則將該新的目標(biāo)電容組設(shè)置為第三連接狀態(tài)并重新判斷比較器的比較結(jié)果,之 后結(jié)束;否則將該新的目標(biāo)電容組設(shè)置為第二連接狀態(tài)并回到步驟2 ;
[0014] 步驟4:若該下一有效位電容組為最后一位電容組,則將當(dāng)前目標(biāo)電容組設(shè)置為 第三連接狀態(tài)并重新判斷比較器的比較結(jié)果,之后結(jié)束;否則將目標(biāo)電容組恢復(fù)為第一連 接狀態(tài),并將下一有效位電容組設(shè)為目標(biāo)電容組,同時(shí)將該新的目標(biāo)電容組設(shè)置為第二連 接狀態(tài),之后回到步驟2;
[0015] 其中,所述第三連接狀態(tài)為:第一電容陣列的下極板以及第二電容陣列的下極板 均連接高電平電壓。
[0016] 本發(fā)明的上述方案具有如下有益效果:
[0017] 本發(fā)明中的邏輯模塊能夠根據(jù)時(shí)隙指令控制電容組的連接狀態(tài),從結(jié)構(gòu)上來(lái)講, 本發(fā)明的時(shí)隙可使N位的模數(shù)轉(zhuǎn)換器只需采用N位電容組即可實(shí)現(xiàn)模數(shù)的轉(zhuǎn)換,因此所需 電容面積更小,從而轉(zhuǎn)換速度更快。
【專利附圖】
【附圖說(shuō)明】
[0018] 圖1為本發(fā)明中模數(shù)轉(zhuǎn)換器的結(jié)構(gòu)示意圖;
[0019] 圖2-圖5為4位逐次逼近型模數(shù)轉(zhuǎn)換器采用本發(fā)明時(shí)隙的工作原理圖;
[0020] 圖6表示采用本發(fā)明時(shí)隙的N位逐次逼近型模數(shù)轉(zhuǎn)換器的逐次逼近波形圖。
【具體實(shí)施方式】
[0021] 為使本發(fā)明要解決的技術(shù)問(wèn)題、技術(shù)方案和優(yōu)點(diǎn)更加清楚,下面將結(jié)合附圖及具 體實(shí)施例進(jìn)行詳細(xì)描述。
[0022] 如圖1所示,一種N位逐次逼近型模數(shù)轉(zhuǎn)換器,包括:
[0023] N位順序連接的電容組1,每位電容組1均包括第一電容陣11列以及第二電容陣 列12 ;其中,第一位電容組處于第二連接狀態(tài),其余電容組處于第一連接狀態(tài);所述第一連 接狀態(tài)為:第一電容陣列11的下極板連接低電平電壓,第二電容陣列12的下極板連接高電 平電壓;所述第二連接狀態(tài)為:第一電容陣列11的下極板連接高電平電壓,12第二電容陣 列的下極板連接低電平電壓;
[0024] 比較器2 ;其中,所有第一電容陣列11的上極板與所述比較器2的第一輸入端連 接21,所有第二電容陣列12的上極板與所述比較器2的第二輸入端連接22 ;
[0025] 與所述比較器2連接的邏輯模塊3,按照內(nèi)部存儲(chǔ)的時(shí)隙指令控制電容組的連接 狀態(tài)。
[0026] 本發(fā)明中的邏輯模塊3能夠根據(jù)時(shí)隙指令控制電容組1的連接狀態(tài),從而從結(jié)構(gòu) 上來(lái)講,本發(fā)明的時(shí)隙可使N位的模數(shù)轉(zhuǎn)換器只需采用N位電容組1即可實(shí)現(xiàn)模數(shù)的轉(zhuǎn)換, 因此所需電容面積更小,從而轉(zhuǎn)換速度更快。
[0027] 具體地,在本發(fā)明的上述實(shí)施例中,最后兩個(gè)有效位電容組為單位電容組,其第一 電容陣列11以及第二電容陣列均為一個(gè)單位電容;其余電容組為二進(jìn)制電容組,其第一電 容陣列以及第二電容陣列均包含2 N+K個(gè)單位電容;其中,K為所屬電容組的有效位數(shù),N大 于2。
[0028] 具體地,在本發(fā)明的上述實(shí)施例中,所述邏輯模塊3按照內(nèi)部存儲(chǔ)的時(shí)隙指令執(zhí) 行如下步驟:
[0029] 步驟1 :選取第1位電容組作為目標(biāo)電容組;
[0030] 步驟2 :判斷比較器2的比較結(jié)果;若所述第一輸入端21的輸出小于所述第二輸 入端22的輸出時(shí),則進(jìn)行步驟3,否則進(jìn)行步驟4 ;
[0031] 步驟3 :將下一有效位電容組設(shè)為目標(biāo)電容組,若該下一有效位電容組為最后一 位電容組,則將該新的目標(biāo)電容組設(shè)置為第三連接狀態(tài)并重新判斷比較器的比較結(jié)果,之 后結(jié)束;否則將該新的目標(biāo)電容組設(shè)置為第二連接狀態(tài)并回到步驟2 ;
[0032] 步驟4:若該下一有效位電容組為最后一位電容組,則將當(dāng)前目標(biāo)電容組設(shè)置為 第三連接狀態(tài)并重新判斷比較器的比較結(jié)果,之后結(jié)束;否則將目標(biāo)電容組恢復(fù)為第一連 接狀態(tài),并將下一有效位電容組設(shè)為目標(biāo)電容組,同時(shí)將該新的目標(biāo)電容組設(shè)置為第二連 接狀態(tài),之后回到步驟2;
[0033] 其中,所述第三連接狀態(tài)為:第一電容陣列11的下極板以及第二電容陣列12的下 極板均連接高電平電壓。
[0034] 下面結(jié)合圖2-圖5以4位逐次逼近型模數(shù)轉(zhuǎn)換器為例,對(duì)本發(fā)明的時(shí)隙原理進(jìn)行 詳細(xì)描述:
[0035] 本實(shí)施例的4位逐次逼近型模數(shù)轉(zhuǎn)換器具有4位順序排列電容組,圖2-S1所示的 是本模數(shù)轉(zhuǎn)換器處于初始狀態(tài)下連接狀態(tài),其第一位電容組處于第二連接狀態(tài)(即其第一 電容陣列C1連接高電平電壓V Mf,第二電容陣列C' 1連接低電平電壓),其余電容組處于第 一連接狀態(tài)(C2、C3、C4的下極板連接低電壓電平C' 2、(T 3、(T 4的下極板接高電壓電 平,其中C3、(T 3、C4、(T 4均為一個(gè)單位電容,C2和2均包含2個(gè)單位電容(即2n+k 個(gè)單位電容,K=2),Cl和(Τ 1均包含4個(gè)單位電容;
[0036] 當(dāng)該模數(shù)轉(zhuǎn)換器開(kāi)始工作時(shí),進(jìn)行初次比較階段:比較器2 (圖1)比較第一輸入端 21 (圖1)以及第二輸入端22 (圖1)的大?。措妷毫x與^的大小),若%小于V2,則邏輯 模塊3 (圖1)設(shè)置第2位電容組進(jìn)入到第二連接狀態(tài)(如圖2-S2);若%大于V2,則邏輯模 塊3 (圖1)將第1位電容組恢復(fù)到第一連接狀態(tài),之后邏輯模塊3 (圖1)將第2位電容組 進(jìn)入到第二連接狀態(tài),此時(shí)模數(shù)轉(zhuǎn)換器處于如圖2-S3所示的狀態(tài)。
[0037] 之后如圖3所示,開(kāi)始進(jìn)行模數(shù)轉(zhuǎn)換的第2次比較階段:若模數(shù)轉(zhuǎn)換器處于S2所 示狀態(tài),比較器2 (圖1)再次比較此時(shí)的第一輸入端21 (圖1)以及第二輸入端22 (圖1) 的大?。矗?1#/2與¥2的大小,由于此時(shí)第2位電容組的單位電容數(shù)量是第1位電容組的 一半,所以此時(shí)的電壓V Mf只有原來(lái)的一半大小),若VVMf/2小于V2,則邏輯模塊3 (圖1) 設(shè)置第3位電容組為第二連接狀態(tài)(如圖3-S21);若VVMf/2大于V2,則邏輯模塊3 (圖1) 將第2位電容組恢復(fù)到第一連接狀態(tài),并將第3位電容組設(shè)為第二連接狀態(tài)(如圖3-S22)。 如圖4所示,若模數(shù)轉(zhuǎn)換器處于S3所示狀態(tài),當(dāng)進(jìn)行第2次比較階段時(shí),比較器2 (圖1) 比較此時(shí)的第一輸入端21 (圖1)以及第二輸入端22 (圖1)的大?。碫i-Vd/2與V2的 大小),若LU2小于V2,則邏輯模塊3 (圖1)設(shè)置第3位電容組為第二連接狀態(tài)(如圖 4431);若Vi-Vd/2大于V2,則邏輯模塊3 (圖1)將第2位電容組恢復(fù)到第一連接狀態(tài),并 將第3位電容組設(shè)為第二連接狀態(tài)(如圖4-S32)。
[0038] 此后進(jìn)入第3次比較階段:如圖5所示,若模數(shù)轉(zhuǎn)換器處于S22所示狀態(tài),由于下 一電容組為最后一位電容組,當(dāng)比較器2 (圖1)比較的第一輸入端21 (圖1)小于第二輸 入端22 (圖1),即Vi+Vd/4小于V2,則圖5-221所示,邏輯模塊3 (圖1)將最后一位電容組 (第4位電容組)設(shè)置為第三連接狀態(tài)(即C4、C' 4的下極板均連接高電平電壓)并重新判 斷比較器的比較結(jié)果,之后結(jié)束;當(dāng)比較器2 (圖1)比較的第一輸入端21 (圖1)大于第二 輸入端22 (圖1),則圖5-S222所示,將第三位電容組設(shè)置為第三連接狀態(tài)(即C3、(T 3的 下極板均連接高電平電壓)并重新判斷比較器的比較結(jié)果,之后結(jié)束。其余狀態(tài)下進(jìn)行第3 次比較階段的轉(zhuǎn)換規(guī)則相同,不再贅述。
[0039] 優(yōu)選地,在比較過(guò)程中,電容組1兩端的共模電平時(shí)鐘應(yīng)保持固定不變,可大大降 低比較器2的動(dòng)態(tài)失調(diào)。其共模電壓可為高電平電壓的一半大小。
[0040] 綜上所述,本實(shí)施例4位逐次逼近型模數(shù)轉(zhuǎn)換器采用本發(fā)明的時(shí)隙后,只需要4為 電容組1即可實(shí)現(xiàn)模數(shù)的轉(zhuǎn)換工作。
[0041] 其中,采用本發(fā)明時(shí)隙的N位逐次逼近型模數(shù)轉(zhuǎn)換器的逐次逼近波形如圖6所示, 其中,實(shí)線代表比較器2 (圖1)的第一輸入端21 (圖1)的電壓,虛線代表比較器2 (圖1) 的第二輸入端22 (圖1)的電壓,通過(guò)邏輯模塊3 (圖1)的設(shè)置,不斷相互趨近。
[0042] 以上所述是本發(fā)明的優(yōu)選實(shí)施方式,應(yīng)當(dāng)指出,對(duì)于本【技術(shù)領(lǐng)域】的普通技術(shù)人員 來(lái)說(shuō),在不脫離本發(fā)明所述原理的前提下,還可以作出若干改進(jìn)和潤(rùn)飾,這些改進(jìn)和潤(rùn)飾也 應(yīng)視為本發(fā)明的保護(hù)范圍。
【權(quán)利要求】
1. 一種用于逐次逼近型模數(shù)轉(zhuǎn)換器的高速開(kāi)關(guān)時(shí)序,包括一模數(shù)轉(zhuǎn)換器,其特征在于, 所述模數(shù)轉(zhuǎn)換器包括: N位順序連接的電容組,每位電容組均包括第一電容陣列以及第二電容陣列;其中,第 一位電容組處于第二連接狀態(tài),其余電容組處于第一連接狀態(tài);所述第一連接狀態(tài)為:第 一電容陣列的下極板連接低電平電壓,第二電容陣列的下極板連接高電平電壓;所述第二 連接狀態(tài)為:第一電容陣列的下極板連接高電平電壓,第二電容陣列的下極板連接低電平 電壓; 比較器;其中,所有第一電容陣列的上極板與所述比較器的第一輸入端連接,所有第二 電容陣列的上極板與所述比較器的第二輸入端連接; 與所述比較器連接的邏輯模塊,按照內(nèi)部存儲(chǔ)的時(shí)隙指令控制電容組的連接狀態(tài)。
2. 根據(jù)權(quán)利要求1所述的時(shí)序,其特征在于,最后兩個(gè)有效位電容組為單位電容組,其 第一電容陣列以及第二電容陣列均為一個(gè)單位電容;其余電容組為二進(jìn)制電容組,其第一 電容陣列以及第二電容陣列均包含2 Μ-Κ個(gè)單位電容;其中,K為所屬電容組的有效位數(shù),N 大于2。
3. 根據(jù)權(quán)利要求2所述的時(shí)序,其特征在于,所述邏輯模塊按照內(nèi)部存儲(chǔ)的時(shí)隙指令 執(zhí)行如下步驟: 步驟1 :選取第1位電容組作為目標(biāo)電容組; 步驟2 :判斷比較器的比較結(jié)果;若所述第一輸入端的輸出小于所述第二輸入端的輸 出時(shí),則進(jìn)行步驟3,否則進(jìn)行步驟4 ; 步驟3 :將下一有效位電容組設(shè)為目標(biāo)電容組,若該下一有效位電容組為最后一位電 容組,則將該新的目標(biāo)電容組設(shè)置為第三連接狀態(tài)并重新判斷比較器的比較結(jié)果,之后結(jié) 束;否則將該新的目標(biāo)電容組設(shè)置為第二連接狀態(tài)并回到步驟2 ; 步驟4 :若該下一有效位電容組為最后一位電容組,則將當(dāng)前目標(biāo)電容組設(shè)置為第三 連接狀態(tài)并重新判斷比較器的比較結(jié)果,之后結(jié)束;否則將目標(biāo)電容組恢復(fù)為第一連接狀 態(tài),并將下一有效位電容組設(shè)為目標(biāo)電容組,同時(shí)將該新的目標(biāo)電容組設(shè)置為第二連接狀 態(tài),之后回到步驟2 ; 其中,所述第三連接狀態(tài)為:第一電容陣列的下極板以及第二電容陣列的下極板均連 接高電平電壓。
【文檔編號(hào)】H03M1/38GK104218952SQ201310211031
【公開(kāi)日】2014年12月17日 申請(qǐng)日期:2013年5月30日 優(yōu)先權(quán)日:2013年5月30日
【發(fā)明者】朱樟明, 王祁鈺, 肖余, 楊銀堂, 裘沈倩, 劉簾曦 申請(qǐng)人:西安電子科技大學(xué)