專利名稱:一種錄音控制電路及錄音筆的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及錄音裝置,更具體地說(shuō),涉及一種錄音控制電路及錄音筆。
背景技術(shù):
現(xiàn)有的錄音裝置,例如手機(jī)、電腦、DV、錄音筆等,如果錄音裝置處于最低功耗的關(guān)機(jī)情況下,若要啟動(dòng)錄音功能,必須先按電源鍵開(kāi)機(jī),在進(jìn)入待機(jī)后,然后再手動(dòng)去開(kāi)啟錄音功能。這樣一來(lái),從低功耗狀態(tài)進(jìn)入錄音狀態(tài)就需要比較長(zhǎng)的時(shí)間。特別是錄音筆,常常需要快速地從低功耗狀態(tài)進(jìn)入錄音狀態(tài),這樣才能比較好地記錄下瞬間的事件。而現(xiàn)有的錄音筆無(wú)法實(shí)現(xiàn)從低功耗狀態(tài)迅速進(jìn)入錄音狀態(tài),影響工作效率。
實(shí)用新型內(nèi)容本實(shí)用新型針對(duì)現(xiàn)有的錄音裝置,無(wú)法從低功耗狀態(tài)快速進(jìn)入錄音狀態(tài)的缺陷,提供一種錄音控制電路及錄音筆。本實(shí)用新型解決其技術(shù)問(wèn)題采用的技術(shù)方案是:構(gòu)造一種錄音控制電路包括:電源;與所述電源連接,在閉合時(shí)輸出電源控制信號(hào)的電源開(kāi)關(guān)單元;與所述電源連接,在閉合時(shí)輸出錄音電源控制信號(hào)以及開(kāi)啟錄音信號(hào),在斷開(kāi)時(shí)輸出停止錄音信號(hào)的錄音開(kāi)關(guān)單元;與所述錄音開(kāi)關(guān)單元連接,在接收到所述開(kāi)啟錄音信號(hào)時(shí)開(kāi)始錄音,并在接收到所述停止錄音信號(hào)時(shí)停止錄音并保存錄制的音頻文件的處理器;以及分別與所述電源、所述電源開(kāi)關(guān)單元、所述錄音開(kāi)關(guān)單元和所述處理器連接,在接收到所述電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí),將所述電源的輸出電壓輸出所述處理器的電源控制單元。優(yōu)選地,所述錄音開(kāi)關(guān)單元包括用于在閉合時(shí)輸出錄音電源控制信號(hào)以及開(kāi)啟錄音信號(hào),在斷開(kāi) 時(shí)輸出停止錄音信號(hào)的第一撥動(dòng)開(kāi)關(guān)。優(yōu)選地,所述電源開(kāi)關(guān)單元包括在閉合時(shí)輸出電源控制信號(hào)的第二撥動(dòng)開(kāi)關(guān)。優(yōu)選地,所述電源控制單元包括用于在接收到所述電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí)導(dǎo)通,將所述電源的輸出電壓輸出所述處理器的第一 MOS管。優(yōu)選地,所述電源控制單元包括第一電容、第二電容以及第一電阻;其中,所述第一 MOS管的柵極連接所述電源開(kāi)關(guān)單元和所述錄音開(kāi)關(guān)單元、漏極連接所述處理器、源極連接所述電源,所述第一電容與所述電源并聯(lián),所述第二電容一端連接所述第一 MOS管的漏極、另一端接地,所述第一電阻一端連接所述第一 MOS管)的源極、另一端連接所述第一MOS管的柵極。優(yōu)選地,所述錄音開(kāi)關(guān)單元包括第二 MOS管、第一三極管、第二三極管、第二電阻、第三電阻、第四電阻、第五電阻、第六電阻、第七電阻、以及第八電阻;其中,所述第一三極管的基極通過(guò)所述第二電阻與所述處理器連接、集電極與所述第一 MOS管的柵極連接、發(fā)射極接地,所述第三電阻一端連接于所述第二電阻和所述第一三極管的基極的交匯點(diǎn)、另一端接地,所述第一撥動(dòng)開(kāi)關(guān)的第一端連接所述第一三極管的集電極、第二端接地、第三端連接所述第二MOS管的源極,所述第二MOS管的柵極通過(guò)所述第四電阻連接所述處理器、漏極向所述處理器輸出所述開(kāi)啟錄音信號(hào)和所述停止錄音信號(hào),所述第二三極管的基極連接所述第一 MOS管的柵極、集電極通過(guò)所述第五電阻連接所述處理器、發(fā)射極接地,所述第六電阻一端連接于所述第五電阻和所述第二三極管的集電極的交匯點(diǎn)、另一端連接所述第七電路,所述第七電路與所述第六電阻連接的另一端連接于所述第一撥動(dòng)開(kāi)關(guān)的第三端與所述第二 MOS管的源極的交匯點(diǎn)并通過(guò)所述第八電阻接地。優(yōu)選地,所述電源開(kāi)關(guān)單元包括所述第二電阻、所述第三電阻、第九電阻、以及所述第一三極管;其中,所述第二撥動(dòng)開(kāi)關(guān)的第一端連接所述第一三極管的集電極、第二端接地、第三端通過(guò)所述第九電阻連接所述處理器。優(yōu)選地,所述的錄音控制電路還包括復(fù)位單元,所述復(fù)位單元包括輕觸開(kāi)關(guān)、第三三極管以及第十電阻;其中,所述輕觸開(kāi)關(guān)一端連接所述第二 MOS管的漏極、另一端通過(guò)所述第十電阻與所述處理器連接,所述第三三極管的基極連接于所述第六電阻和所述第七電阻的交匯點(diǎn)、集電極連接于所述輕觸開(kāi)關(guān)和所述第十電阻的交匯點(diǎn)、發(fā)射極接地。構(gòu)造一種錄音筆,包括殼體,所述錄音筆還包括上述任一項(xiàng)中的錄音控制電路。本實(shí)用新型的錄音控制電路及錄音筆具有以下有益效果:能夠在電源開(kāi)關(guān)單元處于常開(kāi)的狀態(tài)下,通過(guò)閉合錄音開(kāi)關(guān)單元,使處理器快速上電并進(jìn)入錄音狀態(tài),在斷開(kāi)錄音開(kāi)關(guān)單元時(shí),處理器延遲一段時(shí)間后掉電,并在這段延遲的時(shí)間內(nèi),處理器停止錄音并保存錄制的音頻文件。
圖1為本實(shí)用新型的錄音控制電路第一實(shí)施例的原理框圖2為本實(shí)用新型的處理器第一實(shí)施例的電路圖;圖3為本實(shí)用新型的電源、電源開(kāi)關(guān)單元、錄音開(kāi)關(guān)單元以及電源控制單元的第一實(shí)施例的電路圖;圖4為本實(shí)用新型的復(fù)位單元的電路圖;圖5為本實(shí)用新型的錄音筆的結(jié)構(gòu)示意圖。
具體實(shí)施方式
以下結(jié)合附圖和實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步的解釋說(shuō)明。圖1為本實(shí)用新型的錄音控制電路第一實(shí)施例的原理框圖,如圖1所示,在本實(shí)施例中,本實(shí)用新型的錄音電路100包括電源110、電源開(kāi)關(guān)單元120、錄音開(kāi)關(guān)單元130、處理器140、以及電源控制單元150。電源開(kāi)關(guān)單元120與電源110和電源控制單元150連接,用于在閉合時(shí)輸出電源控制信號(hào)到電源控制單元150。錄音開(kāi)關(guān)單元130分別與電源110、處理器140和電源控制單元150連接,用于在閉合時(shí)輸出錄音電源控制信號(hào)到電源控制單元150、輸出開(kāi)啟錄音信號(hào)到處理器140,并在斷開(kāi)時(shí)輸出停止錄音信號(hào)到處理器140。電源控制單元150還分別與電源110以及處理器140連接,用于在接收到所述電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí),將電源110的輸出電壓輸出處理器140,為處理器140上電。處理器140在上電后,并接收到所述開(kāi)啟錄音信號(hào)時(shí)開(kāi)始錄音,并在接收到所述停止錄音信號(hào)時(shí)停止錄音并保存錄制的音頻文件的。圖2為本實(shí)用新型的處理器第一實(shí)施例的電路圖,如圖2所示,在本實(shí)施例中,處理器140可以采用型號(hào)為DSP912的數(shù)字處理器來(lái)實(shí)現(xiàn)。圖3為本實(shí)用新型的電源110、電源開(kāi)關(guān)單元120、錄音開(kāi)關(guān)單元130以及電源控制單元150的第一實(shí)施例的電路圖,如圖3所示,在本實(shí)施例中,電源110為電池,例如鋰電池,電池負(fù)極接地,正極連接電源控制單元150。電源開(kāi)關(guān)單元120包括第二電阻R44、第三電阻R47、第九電阻R23、第一三極管Q2、以及第二撥動(dòng)開(kāi)關(guān)K3。其中,第一三極管Q2的基極通過(guò)第二電阻R44與處理器140的電壓輸出端VCC連接、集電極與第一 MOS管Ql的柵極連接、發(fā)射極接地。第三電阻R47 —端連接于第二電阻R44和第一三極管Q2的基極的交匯點(diǎn)、另一端接地。第二撥動(dòng)開(kāi)關(guān)K3的第一端(圖3中所示的第I端)連接第一三極管Q2的集電極、第二端(圖3中所示的第2端)接地、第三端(圖3中所示的第3端)通過(guò)第九電阻R23連接處理器140的電壓輸出端VCC。錄音開(kāi)關(guān)單元130和電源開(kāi)關(guān)單元120公用第一三極管Q2、第二電阻R44、第三電阻R47,錄音開(kāi)關(guān)單元130還包括第一撥動(dòng)開(kāi)關(guān)K1、第二 MOS管Q11、第二三極管Q4、第四電阻R60、第五電阻R76、第六電阻R4、第七電阻39、以及第八電阻R59。其中,第一撥動(dòng)開(kāi)關(guān)Kl的第一端(圖3中所示的第I端)連接第一三極管Q2的集電極、第二端(圖3中所示的第2端)接地、第三端(圖3中所示的第3端)連接第二 MOS管Qll的源極。第二 MOS管Qll的柵極通過(guò)第四電阻R60連接處理器140的電壓輸出端VCC、漏極連接處理器140的錄音控制信號(hào)輸入端0N/0FF,向處理器140輸出所述開(kāi)啟錄音信號(hào)和所述停止錄音信號(hào)。第二三極管Q4的基極連接第一 MOS管Ql的柵極、集電極通過(guò)第五電阻R76連接處理器140的電池電壓輸入端VBAT、發(fā)射極接地。第六電阻R4 —端連接于第五電阻R76和第二三極管Q4的集電極的交匯點(diǎn)、另一端連接第七電路R39。第七電路R39與第六電阻R4連接的另一端連接于第一撥動(dòng)開(kāi)關(guān)Kl的第三端與第二 MOS管Qll的源極的交匯點(diǎn)并通過(guò)第八電阻R59接地。電源控制單兀150包括第`一 MOS管Q1、第一電容C16、第二電容C17以及第一電阻R27。其中,第一 MOS管Ql的柵極連接第一三極管Q2的集電極以及第一撥動(dòng)開(kāi)關(guān)Kl的第一端,漏極連接處理器140的電池電壓輸入端VBAT、源極連接電源110的正極。第一電容C16與電源110并聯(lián),第二電容C17—端連接第一 MOS管Ql的漏極、另一端接地。第一電阻R27 —端連接第一 MOS管Ql的源極、另一端連接第一 MOS管Ql的柵極。本實(shí)用新型的錄音控制電路100可以通過(guò)閉合電源開(kāi)關(guān)單元110正常開(kāi)機(jī)后,再通過(guò)閉合錄音開(kāi)關(guān)單元130進(jìn)行錄音。具體的工作原理為:將第二撥動(dòng)開(kāi)關(guān)K3撥至第一端(此時(shí)K3的第一端和第二端連接),第一 MOS管Ql導(dǎo)通,電源110的電壓輸入處理器140的電池電壓出入端VBAT,處理器140上電,處理器140上電后通過(guò)電壓輸出端VCC給出電源鎖定信號(hào),使得第一三極管Q2導(dǎo)通,此時(shí)若將第二撥動(dòng)開(kāi)關(guān)K3撥至第三端,處理器140將延遲斷電。若將第一撥動(dòng)開(kāi)關(guān)Kl撥至第一端(Kl的第一端和第二端連接),第二 MOS管QlI導(dǎo)通,向處理器140的錄音控制信號(hào)輸入端0N/0FF輸出開(kāi)啟錄音信號(hào),上電后的處理器140接收到開(kāi)啟錄音信號(hào)后進(jìn)入錄音狀態(tài)。若將第一撥動(dòng)開(kāi)關(guān)Kl撥至第三端(Kl的第二端和第三端連接),向處理器140的錄音控制信號(hào)輸入端0N/0FF輸出停止錄音信號(hào),上電后的處理器140接收到停止錄音信號(hào)后停止錄音并保存錄制的音頻文件。本實(shí)用新型的錄音控制電路100的快速錄音功能:第二撥動(dòng)開(kāi)關(guān)K3處于斷開(kāi)狀態(tài),閉合第一撥動(dòng)開(kāi)關(guān)Kl (Kl撥至第一端),此時(shí)第一 MOS管Ql導(dǎo)通,電源110的電壓輸入處理器140的電池電壓出入端VBAT,處理器140上電,處理器140上電后通過(guò)電壓輸出端VCC給出電源鎖定信號(hào),使得第一三極管Q2導(dǎo)通。第二 MOS管Qll導(dǎo)通,向處理器140的錄音控制信號(hào)輸入端0N/0FF輸出開(kāi)啟錄音信號(hào),上電后的處理器140接收到開(kāi)啟錄音信號(hào)后進(jìn)入錄音狀態(tài)。若將第一撥動(dòng)開(kāi)關(guān)Kl撥至第三端,錄音開(kāi)關(guān)單元130向處理器140的錄音控制信號(hào)輸入端0N/0FF輸出停止錄音信號(hào),處理器140接收到停止錄音信號(hào)后停止錄音并保存錄制的音頻文件,第一 MOS管Ql截止,停止向處理器140供電。本實(shí)用新型的錄音控制電路100能夠在電源開(kāi)關(guān)(K3)處于常開(kāi)的狀態(tài)下,通過(guò)閉合錄音開(kāi)關(guān)(K1),處理器140快速上電并進(jìn)入錄音狀態(tài),在斷開(kāi)錄音開(kāi)關(guān)時(shí),處理器140延遲一段時(shí)間后掉電,并在這段延遲的時(shí)間內(nèi),處理器停止錄音并保存錄制的音頻文件。在本實(shí)用新型的錄音控制電路100的第二實(shí)施例與第一實(shí)施例的區(qū)別在于,錄音控制電路100還包括復(fù)位單元160,圖4為本實(shí)用新型的復(fù)位單元160的電路圖,如圖4所示,復(fù)位單元160包括輕觸開(kāi)關(guān)S1、第三三極管Q3以及第十電阻R41。
其中,輕觸開(kāi)關(guān)SI 一端連接第二 MOS管Qll的漏極、另一端通過(guò)第十電阻R41與處理器140的電壓輸出端VCC連接,第三三極管Q3的基極連接于第六電阻R4和第七電阻R39的交匯點(diǎn)、集電極連接于輕觸開(kāi)關(guān)SI和第十電阻R41的交匯點(diǎn)、發(fā)射極接地。當(dāng)處理器140死機(jī)時(shí),通過(guò)常按輕觸開(kāi)關(guān)SI,能夠復(fù)位處理器140。圖5為本實(shí)用新型的錄音筆200的結(jié)構(gòu)示意圖,如圖5所示,本實(shí)用新型的錄音筆200包括殼體210以及第一或第二實(shí)施例中的錄音控制電路100。錄音控制電路100第一撥動(dòng)開(kāi)關(guān)K1、第二撥動(dòng)開(kāi)關(guān)K3設(shè)置在殼體210上,錄音控制電路100中的其余部分設(shè)置在殼體210內(nèi)。或者錄音控制電路100第一撥動(dòng)開(kāi)關(guān)K1、第二撥動(dòng)開(kāi)關(guān)K3、輕觸開(kāi)關(guān)SI設(shè)置在殼體210上,錄音控制電路100中的其余部分設(shè)置在殼體210內(nèi)。第一撥動(dòng)開(kāi)關(guān)K1、第二撥動(dòng)開(kāi)關(guān)K3、和/或輕觸開(kāi)關(guān)SI的按鈕上還可以設(shè)置有防滑條紋。以上所述僅為本實(shí)用新型的優(yōu)選實(shí)施例而已,并不用于限制本實(shí)用新型,對(duì)于本領(lǐng)域的技術(shù)人員來(lái)說(shuō),本實(shí)用新型可以有各種更改和變化。凡在本實(shí)用新型的精神和原則之內(nèi),所作的任何修改、等同替換、改進(jìn)等,均應(yīng)包含在本實(shí)用新型的權(quán)利要求范圍之內(nèi)。
權(quán)利要求1.一種錄音控制電路,包括電源(110),其特征在于,所述錄音控制電路還包括: 與所述電源(110)連接,在閉合時(shí)輸出電源控制信號(hào)的電源開(kāi)關(guān)單元(120); 與所述電源(110)連接,在閉合時(shí)輸出錄音電源控制信號(hào)以及開(kāi)啟錄音信號(hào),在斷開(kāi)時(shí)輸出停止錄音信號(hào)的錄音開(kāi)關(guān)單元(130); 與所述錄音開(kāi)關(guān)單元(130)連接,在接收到所述開(kāi)啟錄音信號(hào)時(shí)開(kāi)始錄音,并在接收到所述停止錄音信號(hào)時(shí)停止錄音并保存錄制的音頻文件的處理器(140);以及 分別與所述電源(110)、所述電源開(kāi)關(guān)單元(120)、所述錄音開(kāi)關(guān)單元(130)和所述處理器(140)連接,在接收到所述電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí),將所述電源(110)的輸出電壓輸出所述處理器( 140)的電源控制單元(150)。
2.根據(jù)權(quán)利要求1所述的錄音控制電路,其特征在于,所述錄音開(kāi)關(guān)單元(130)包括用于在閉合時(shí)輸出錄音電源控制信號(hào)以及開(kāi)啟錄音信號(hào),在斷開(kāi)時(shí)輸出停止錄音信號(hào)的第一撥動(dòng)開(kāi)關(guān)(K1)。
3.根據(jù)權(quán)利要求2所述的錄音控制電路,其特征在于,所述電源開(kāi)關(guān)單元(120)包括在閉合時(shí)輸出電源控制信號(hào)的第二撥動(dòng)開(kāi)關(guān)(K3)。
4.根據(jù)權(quán)利要求3所述的錄音控制電路,其特征在于,所述電源控制單元(150)包括用于在接收到所述電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí)導(dǎo)通,將所述電源(110)的輸出電壓輸出所述處理器(140)的第一 MOS管(Q1)。
5.根據(jù)權(quán)利要求4所述的錄音控制電路,其特征在于,所述電源控制單元(150)還包括第一電容(C16)、第二電容(C17)以及第一電阻(R27);其中,所述第一 MOS管(Ql)的柵極連接所述電源開(kāi)關(guān)單元(120)和所述錄音開(kāi)關(guān)單元(130)、漏極連接所述處理器(140)、源極連接所述電源(110),所述第一電容(C16)與所述電源(110)并聯(lián),所述第二電容(C17)—端連接所述第一 MOS管(Ql)的漏極、另一端接地,所述第一電阻(R27)—端連接所述第一 MOS管(Ql)的源極、另一端連接所述第一 MOS管(Ql)的柵極。
6.根據(jù)權(quán)利要求5所述的錄音控制電路,其特征在于,所述錄音開(kāi)關(guān)單元(130)還包括第二 MOS管(Q11)、第一三極管(Q2)、第二三極管(Q4)、第二電阻(R44)、第三電阻(R47)、第四電阻(R60)、第五電阻(R76)、第六電阻(R4)、第七電阻(39)、以及第八電阻(R59);其中,所述第一三極管(Q2)的基極通過(guò)所述第二電阻(R44)與所述處理器(140)連接、集電極與所述第一 MOS管(Ql)的柵極連接、發(fā)射極接地,所述第三電阻(R47)—端連接于所述第二電阻(R44)和所述第一三極管(Q2)的基極的交匯點(diǎn)、另一端接地,所述第一撥動(dòng)開(kāi)關(guān)(Kl)的第一端連接所述第一三極管(Q2)的集電極、第二端接地、第三端連接所述第二 MOS管(Qll)的源極,所述第二 MOS管(Qll)的柵極通過(guò)所述第四電阻(R60)連接所述處理器(140)、漏極向所述處理器(140)輸出所述開(kāi)啟錄音信號(hào)和所述停止錄音信號(hào),所述第二三極管(Q4)的基極連接所述第一 MOS管(Ql)的柵極、集電極通過(guò)所述第五電阻(R76)連接所述處理器(140)、發(fā)射極接地,所述第六電阻(R4)—端連接于所述第五電阻(R76)和所述第二三極管(Q4)的集電極的交匯點(diǎn)、另一端連接所述第七電路(R39),所述第七電路(R39)與所述第六電阻(R4)連接的另一端連接于所述第一撥動(dòng)開(kāi)關(guān)(Kl)的第三端與所述第二 MOS管(Qll)的源極的交匯點(diǎn)并通過(guò)所述第八電阻(R59)接地。
7.根據(jù)權(quán)利要求6所述的錄音控制電路,其特征在于,所述電源開(kāi)關(guān)單元(120)包括所述第二電阻(R44)、所述第三電阻(R47)、第九電阻(R23)、以及所述第一三極管(Q2);其中,所述第二撥動(dòng)開(kāi)關(guān)(K3)的第一端連接所述第一三極管(Q2)的集電極、第二端接地、第三端通過(guò)所述第九電阻(R23 )連接所述處理器(140 )。
8.根據(jù)權(quán)利要求7所述的錄音控制電路,其特征在于,所述的錄音控制電路還包括復(fù)位單元(160),所述復(fù)位單元(160)包括輕觸開(kāi)關(guān)(SI)、第三三極管(Q3)以及第十電阻(R41);其中,所述輕觸開(kāi)關(guān)(SI)—端連接所述第二 MOS管(Qll)的漏極、另一端通過(guò)所述第十電阻(R41)與所述處理器(140)連接,所述第三三極管(Q3)的基極連接于所述第六電阻(R4)和所述第七電阻(R39)的交匯點(diǎn)、集電極連接于所述輕觸開(kāi)關(guān)(SI)和所述第十電阻(R41)的交匯點(diǎn)、發(fā)射極接地。
9.一種錄音筆,包括殼體,其特征在于,所述錄音筆還包括權(quán)利要求1-8中任一項(xiàng)所述的錄音控制電路。
專利摘要本實(shí)用新型公開(kāi)了一種錄音控制電路及錄音筆,錄音筆包括殼體和錄音控制電路,錄音控制電路包括電源、電源開(kāi)關(guān)單元、錄音開(kāi)關(guān)單元、處理器、以及電源控制單元,其中,電源開(kāi)關(guān)單元在閉合時(shí)輸出電源控制信號(hào)到電源控制單元,錄音開(kāi)關(guān)單元在閉合時(shí)輸出錄音電源控制信號(hào)到電源控制單元、輸出開(kāi)啟錄音信號(hào)到處理器,并在斷開(kāi)時(shí)輸出停止錄音信號(hào)到處理器。電源控制單元在接收到電源控制信號(hào)或者所述錄音電源控制信號(hào)時(shí),將電源的輸出電壓輸出處理器,處理器在上電后,接收到開(kāi)啟錄音信號(hào)時(shí)開(kāi)始錄音,接收到停止錄音信號(hào)時(shí)停止錄音并保存錄制的音頻文件的。能夠在電源開(kāi)關(guān)單元處于常開(kāi)的狀態(tài)下,使處理器快速上電并進(jìn)入錄音狀態(tài)。
文檔編號(hào)H03K17/28GK203135821SQ20132011304
公開(kāi)日2013年8月14日 申請(qǐng)日期2013年3月13日 優(yōu)先權(quán)日2013年3月13日
發(fā)明者吳虎越 申請(qǐng)人:深圳市京華信息技術(shù)有限公司