欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

基于保護(hù)門替代電路的set加固結(jié)構(gòu)的制作方法

文檔序號:7544847閱讀:210來源:國知局
基于保護(hù)門替代電路的set加固結(jié)構(gòu)的制作方法
【專利摘要】本發(fā)明公開了一種基于保護(hù)門替代電路的SET加固結(jié)構(gòu),具體的,保護(hù)門替代電路采用雙信號進(jìn)行傳輸,當(dāng)單個節(jié)點受到攻擊時,不會影響另一個節(jié)點的信號;當(dāng)兩個信號同時為未受攻擊的信號時,可以同時進(jìn)入到加固寄存器,起到相應(yīng)的加載作用;當(dāng)一個信號受到攻擊另一個未受到攻擊時,由于兩個信號不同,不能起到相應(yīng)的加載作用,這樣產(chǎn)生的SET不能加載給后面的加固寄存器;在本發(fā)明提出的保護(hù)門替代電路和現(xiàn)有的加固寄存器的基礎(chǔ)上,提出了針對寄存器時鐘網(wǎng)絡(luò)的加固結(jié)構(gòu)和針對寄存器復(fù)位網(wǎng)絡(luò)的加固結(jié)構(gòu),保護(hù)門電路在受到離子攻擊時不會把產(chǎn)生的SET傳遞給后面的加固寄存器轉(zhuǎn)化為SEU。
【專利說明】基于保護(hù)門替代電路的SET加固結(jié)構(gòu)
【技術(shù)領(lǐng)域】
[0001]本發(fā)明屬于微電子集成電路設(shè)計領(lǐng)域,如航空電子中的抗輻照加固技術(shù),具體涉及航空專用集成電路基本電路單元的設(shè)計。
【背景技術(shù)】
[0002]太空中的高能離子包括重粒子、質(zhì)子、α粒子、中子等,它們能導(dǎo)致半導(dǎo)體器件發(fā)生單粒子效應(yīng),嚴(yán)重影響到航天器的可靠性和壽命。單粒子效應(yīng)是指輻射中的高能帶電離子在穿過電子器件敏感區(qū)時,能量沉積,產(chǎn)生大量的電子-空穴對,并在漂移過程中分別被N區(qū)和P區(qū)所收集,從而產(chǎn)生瞬時脈沖,使器件敏感節(jié)點的邏輯狀態(tài)受到影響的現(xiàn)象。其中,造成器件節(jié)點產(chǎn)生電平錯誤翻轉(zhuǎn)的單粒子效應(yīng)(Single Event Effect, SEE)稱為軟錯誤。
[0003]單粒子效應(yīng)是誘發(fā)航天設(shè)備發(fā)生異常的主要輻射效應(yīng)之一,隨著電子設(shè)備集成度的不斷提高和特征尺寸的不斷縮小,供給電壓越來越低,臨界電荷越來越小,導(dǎo)致單粒子效應(yīng)也越來越容易發(fā)生。如何解決航空電子器件中的單粒子翻轉(zhuǎn)問題,成為現(xiàn)在航空電子器件設(shè)計中一個關(guān)鍵問題。
[0004]按照瞬時脈沖的產(chǎn)生位置以及影響,單粒子效應(yīng)可分為很多種,在集成電路中發(fā)生頻率最高的是單粒子瞬時脈沖效應(yīng)(Single Event Transient, SET)和單粒子翻轉(zhuǎn)效應(yīng)(Single Event Upset, SEU)。瞬時脈沖在組合邏輯路徑上產(chǎn)生并被傳播,稱為SET,SET導(dǎo)致的錯誤邏輯狀態(tài)被鎖存器存儲,發(fā)生電平翻轉(zhuǎn),稱為SEU,直接發(fā)生在存儲器件內(nèi)部的錯誤邏輯狀態(tài)翻轉(zhuǎn)也稱為SEU。當(dāng)SET存在于時鐘網(wǎng)絡(luò)或者復(fù)位網(wǎng)絡(luò)時,存在于時鐘網(wǎng)絡(luò)或者復(fù)位網(wǎng)絡(luò)的SET脈沖作為全局信號直接影響芯片,會導(dǎo)致嚴(yán)重功能錯誤。
[0005]對于SEU效應(yīng)的抑制,一般采用三模冗余(Triple Modular Redundancy, TMR)來實現(xiàn)。三模冗余就是把所加固的模塊復(fù)制三份,然后把三個模塊的輸出再通過一個多數(shù)選擇器來決定最后的輸出。就這樣當(dāng)一個模塊收到攻擊產(chǎn)生錯誤的結(jié)果時,多數(shù)選擇器仍然輸出正確的結(jié)果。雖然三模冗余經(jīng)常用來加固寄存器來對抗SEU效應(yīng),但是卻很難用于加固組合邏輯來對抗SET效應(yīng)。這是因為三模冗余會引起很大的面積開銷,很難為設(shè)計人員接受?,F(xiàn)在對于SET的抑制一般采用延遲單元+保護(hù)門的濾波方案,具體參考A.Balasubramanian, B.L.Bhuva, J.D.Black, and L.ff.Massengi 11, “RHBD Techniques forMitigating Effects ofSingle-Event Hits Using Guard-Gates, ”IEEE Trans.Nucl.Sc1.,vol.52,n0.6,pp.2531 - 2535,Dec.2005,其中所示的保護(hù)門電路結(jié)構(gòu)如圖1所示,而采用的保護(hù)門電路在受到單粒子攻擊的情況下,同樣會產(chǎn)生SET現(xiàn)象。

【發(fā)明內(nèi)容】

[0006]本發(fā)明的目的是為了解決現(xiàn)有的延遲單元和保護(hù)門的濾波方案所存在的上述問題,提出了一種保護(hù)門替代電路。
[0007]本發(fā)明的技術(shù)方案為:一種保護(hù)門替代電路,具體包括:四個NMOS管25、26、27、28和四個PMOS管21、22、23、24,具體連接關(guān)系如下:PM0S管21的漏極、NMOS管25的漏極、PMOS管22的柵極和NMOS管28的柵極連接在一起作為所述保護(hù)門替代電路的第一輸入端;PMOS管23的漏極、NMOS管27的漏極、PMOS管24的柵極和NMOS管26的柵極連接在一起作為所述保護(hù)門替代電路的第二輸入端;PM0S管22的漏極、NMOS管26的漏極、PMOS管23的柵極和NMOS管25的柵極連接在一起作為所述保護(hù)門替代電路的第一輸出端;PM0S管24的漏極、NMOS管28的漏極、PMOS管21的柵極和NMOS管27的柵極連接在一起作為所述保護(hù)門替代電路的第二輸出端。
[0008]為了解決上述問題,基于上述保護(hù)門替代電路,本發(fā)明還提出了一種針對寄存器時鐘網(wǎng)絡(luò)的SET加固結(jié)構(gòu),包括一個延遲單元、兩個保護(hù)門替代電路和兩個加固鎖存器,具體連接關(guān)系如下:時鐘信號作為輸入分別輸入到延遲單元的輸入端和第一保護(hù)門替代電路的第一輸入端;延遲單元的輸出作為輸入輸入到第一保護(hù)門替代電路的第二輸入端;第一保護(hù)門替代電路的第一輸出分別輸入到第二保護(hù)門替代電路的第一輸入端和第一加固鎖存器的第一時鐘輸入端;第一保護(hù)門替代電路的第二輸出分別輸入到第二保護(hù)門替代電路的第二輸入端和第一加固鎖存器的第二時鐘輸入端;第二保護(hù)門替代電路的第一輸出端輸出作為輸入輸入到第二加固鎖存器的第一時鐘輸入端;第二保護(hù)門替代電路的第二輸出端輸出作為輸入輸入到第二加固鎖存器的第二時鐘輸入端;外部的輸入數(shù)據(jù)作為輸入輸入到第二加固鎖存器的兩個輸入端;第二加固鎖存器的兩個輸出分別輸入到第一加固鎖存器的兩個輸入端。
[0009]為了解決上述問題,基于上述保護(hù)門替代電路,本發(fā)明還提出了一種針對寄存器復(fù)位網(wǎng)絡(luò)的SET加固結(jié)構(gòu),包括一個延遲單元、一個保護(hù)門電路和兩個加固鎖存器,具體連接關(guān)系如下:復(fù)位信號作為輸入分別輸入到延遲單元的輸入端和保護(hù)門替代電路的第一輸入端;延遲單元的輸出作為輸入輸入到保護(hù)門替代電路的第二輸入端;保護(hù)門替代電路的第一輸出分別輸入到第一加固鎖存器的第一復(fù)位輸入端和第二加固鎖存器的第一復(fù)位輸入端;保護(hù)門替代電路的第二輸出分別輸入到第一加固鎖存器的第二復(fù)位輸入端和第二加固鎖存器的第二復(fù)位輸入端;外部的輸入數(shù)據(jù)作為輸入輸入到第一加固鎖存器的兩個輸入端;第一加固鎖存器的兩個輸出分別輸入到第二加固鎖存器的兩個輸入端。
[0010]本發(fā)明的有益效果:本發(fā)明的保護(hù)門替代電路,采用雙信號進(jìn)行傳輸,當(dāng)單個節(jié)點受到攻擊時,不會影響另一個節(jié)點的信號;當(dāng)兩個信號同時為未受攻擊的信號時,可以同時進(jìn)入到加固寄存器,起到相應(yīng)的加載作用;當(dāng)一個信號受到攻擊另一個未受到攻擊時,由于兩個信號不同,不能起到相應(yīng)的加載作用,就這樣產(chǎn)生的SET不能加載給后面的加固寄存器;在保護(hù)門替代電路和現(xiàn)有的加固寄存器的基礎(chǔ)上,提出了針對寄存器時鐘網(wǎng)絡(luò)的加固結(jié)構(gòu)和針對寄存器復(fù)位網(wǎng)絡(luò)的加固結(jié)構(gòu),保護(hù)門電路在受到離子攻擊時不會把產(chǎn)生的SET傳遞給后面的加固寄存器轉(zhuǎn)化為SEU。
【專利附圖】

【附圖說明】
[0011]圖1為原有的保護(hù)門電路結(jié)構(gòu)示意圖。
[0012]圖2為本發(fā)明實施例的保護(hù)門替代電路結(jié)構(gòu)示意圖。
[0013]圖3為本發(fā)明實施例的針對寄存器時鐘網(wǎng)絡(luò)的加固結(jié)構(gòu)示意圖。
[0014]圖4為本發(fā)明實施例的針對寄存器復(fù)位網(wǎng)絡(luò)的加固結(jié)構(gòu)示意圖。【具體實施方式】
[0015]下面結(jié)合附圖和具體的實施方式對本發(fā)明作進(jìn)一步的闡述。
[0016]如圖2所示,本發(fā)明實施例的保護(hù)門替代電路具體包括:四個NMOS管25、26、27、28和四個PMOS管21、22、23、24,具體連接關(guān)系如下:PM0S管21的漏極、NMOS管25的漏極、PMOS管22的柵極和NMOS管8的柵極連接在一起作為第一輸入端INO ;PM0S管23的漏極、NMOS管27的漏極、PMOS管4的柵極和NMOS管26的柵極連接在一起作為第二輸入端INl ;PMOS管22的漏極、NMOS管26的漏極、PMOS管23的柵極和NMOS管25的柵極連接在一起作為第一輸出端OUTO ;PM0S管24的漏極、NMOS管28的漏極、PMOS管21的柵極和NMOS管27的柵極連接在一起作為第二輸出端OUTl。
[0017]基于上述保護(hù)門替代電路,本發(fā)明實施例還給出了針對寄存器時鐘網(wǎng)絡(luò)的加固結(jié)構(gòu)和針對寄存器復(fù)位網(wǎng)絡(luò)的加固結(jié)構(gòu)。
[0018]針對寄存器時鐘網(wǎng)絡(luò)的SET加固結(jié)構(gòu)如圖3所示,包括延遲單元31,兩個保護(hù)門替代電路32和33,和兩個加固鎖存器34和35 (為加固寄存器包含的兩個加固鎖存器),具體連接關(guān)系如下:時鐘信號CLK作為輸入分別輸入到延遲單元31的輸入和第一保護(hù)門替代電路32的輸入INO ;延遲單元31的輸出作為輸入輸入到第一保護(hù)門替代電路32的輸入INl ;第一保護(hù)門替代電路32的輸出OUTO分別輸入到第二保護(hù)門替代電路33的輸入INO和第一加固鎖存器34的時鐘輸入CLKO ;第一保護(hù)門替代電路32的輸出OUTl分別輸入到第二保護(hù)門替代電路33的輸入INl和第一加固鎖存器34的時鐘輸入CLKl ;第二保護(hù)門替代電路33的輸出OUTO作為輸入輸入到第二加固鎖存器35的時鐘輸入CLKO ;第二保護(hù)門替代電路33的輸出OUTl作為輸入輸入到第二加固鎖存器35的時鐘輸入CLK1。特別說明作為加固寄存器內(nèi)部的連接:外部的輸入數(shù)據(jù)作為輸入輸入到第二加固鎖存器35的兩個輸入端;第二加固鎖存器35的兩個輸出QO和Ql分別輸入到第一加固鎖存器34的兩個輸入端DO和Dl0
[0019]針對寄存器復(fù)位網(wǎng)絡(luò)的SET加固結(jié)構(gòu)如圖4所示,包括延遲單元41,保護(hù)門電路42,和兩個加固鎖存器43和44 (為加固寄存器包含的兩個加固鎖存器),具體連接關(guān)系如下:復(fù)位信號RSTN作為輸入分別輸入到延遲單元41的輸入和保護(hù)門替代電路42的輸入INO ;延遲單元41的輸出作為輸入輸入到保護(hù)門替代電路42的輸入INl ;保護(hù)門替代電路42的輸出OUTO分別輸入到第一加固鎖存器43的復(fù)位輸入RSTNO和第二加固鎖存器44的復(fù)位輸入RSTNO ;保護(hù)門替代電路42的輸出OUTl分別輸入到第一加固鎖存器43的復(fù)位輸入RSTNl和第二加固鎖存器44的復(fù)位輸入RSTNl。特別說明作為加固寄存器內(nèi)部的連接:外部的輸入數(shù)據(jù)作為輸入輸入到第一加固鎖存器43的兩個輸入端;第一加固鎖存器43的兩個輸出QO和Ql分別輸入到第二加固鎖存器44的兩個輸入端DO和Dl。
[0020]本發(fā)明實施例提出的針對時鐘網(wǎng)絡(luò)和復(fù)位網(wǎng)絡(luò)的SET加固結(jié)構(gòu),這種設(shè)計結(jié)構(gòu)要采用建庫技術(shù),進(jìn)行庫單元的設(shè)計。利用本發(fā)明公開的結(jié)構(gòu)設(shè)計完成的庫單元采用通用的CMOS工藝和設(shè)計流程進(jìn)行集成電路的設(shè)計。具體可以采用如下過程進(jìn)行本發(fā)明寄存器的實現(xiàn)。
[0021](I)在相應(yīng)的電路設(shè)計工具中設(shè)計電路結(jié)構(gòu)如圖3和4所示的單元電路,連接關(guān)系如具體實施例所述。
[0022](2)利用Spectre或者SPICE進(jìn)行功能驗證,并根據(jù)功耗和其它約束調(diào)節(jié)每個晶體管的寬長比以滿足實際需要。
[0023](3)根據(jù)上面驗證的電路結(jié)構(gòu)在Virtuoso中繪制該電路的版圖,提取寄生參數(shù)并進(jìn)一步驗證其功能。
[0024](4)根據(jù)寄生參數(shù)和網(wǎng)表進(jìn)行庫單元的特征化,進(jìn)而完成庫單元信息。
[0025](5)利用公開的結(jié)構(gòu)設(shè)計完成的庫單元,采用通用的CMOS工藝和設(shè)計流程,進(jìn)行集成電路設(shè)計。
[0026]本領(lǐng)域的普通技術(shù)人員將會意識到,這里所述的實施例是為了幫助讀者理解本發(fā)明的原理,應(yīng)被理解為本發(fā)明的保護(hù)范圍并不局限于這樣的特別陳述和實施例。本領(lǐng)域的普通技術(shù)人員可以根據(jù)本發(fā)明公開的這些技術(shù)啟示做出各種不脫離本發(fā)明實質(zhì)的其它各種具體變形和組合,這些變形和組合仍然在本發(fā)明的保護(hù)范圍內(nèi)。
【權(quán)利要求】
1.一種保護(hù)門替代電路,其特征在于,具體包括:四個NMOS管25、26、27、28和四個PMOS管21、22、23、24,具體連接關(guān)系如下:PM0S管21的漏極、NMOS管25的漏極、PMOS管22的柵極和NMOS管28的柵極連接在一起作為所述保護(hù)門替代電路的第一輸入端;PM0S管23的漏極、NMOS管27的漏極、PMOS管24的柵極和NMOS管26的柵極連接在一起作為所述保護(hù)門替代電路的第二輸入端;PM0S管22的漏極、NMOS管26的漏極、PMOS管23的柵極和NMOS管25的柵極連接在一起作為所述保護(hù)門替代電路的第一輸出端;PM0S管24的漏極、NMOS管28的漏極、PMOS管21的柵極和NMOS管27的柵極連接在一起作為所述保護(hù)門替代電路的第二輸出端。
2.基于權(quán)利要求1所述保護(hù)門替代電路的針對寄存器時鐘網(wǎng)絡(luò)的SET加固結(jié)構(gòu),其特征在于,包括一個延遲單元、兩個保護(hù)門替代電路和兩個加固鎖存器,具體連接關(guān)系如下:時鐘信號作為輸入分別輸入到延遲單兀的輸入端和第一保護(hù)門替代電路的第一輸入端;延遲單元的輸出作為輸入輸入到第一保護(hù)門替代電路的第二輸入端;第一保護(hù)門替代電路的第一輸出分別輸入到第二保護(hù)門替代電路的第一輸入端和第一加固鎖存器的第一時鐘輸入端;第一保護(hù)門替代電路的第二輸出分別輸入到第二保護(hù)門替代電路的第二輸入端和第一加固鎖存器的第二時鐘輸入端;第二保護(hù)門替代電路的第一輸出端輸出作為輸入輸入到第二加固鎖存器的第一時鐘輸入端;第二保護(hù)門替代電路的第二輸出端輸出作為輸入輸入到第二加固鎖存器的第二時鐘輸入端;外部的輸入數(shù)據(jù)作為輸入輸入到第二加固鎖存器的兩個輸入端;第二加固鎖存器的兩個輸出分別輸入到第一加固鎖存器的兩個輸入端。
3.基于權(quán)利要求1所述保護(hù)門替代電路的針對寄存器復(fù)位網(wǎng)絡(luò)的SET加固結(jié)構(gòu),其特征在于,包括一個延遲單元、一個保護(hù)門電路和兩個加固鎖存器,具體連接關(guān)系如下:復(fù)位信號作為輸入分別輸入到延遲單元的輸入端和保護(hù)門替代電路的第一輸入端;延遲單元的輸出作為輸入輸入到保護(hù)門替代電路的第二輸入端;保護(hù)門替代電路的第一輸出分別輸入到第一加固鎖存器的第一復(fù)位輸入端和第二加固鎖存器的第一復(fù)位輸入端;保護(hù)門替代電路的第二輸出分別輸入到第一加固鎖存器的第二復(fù)位輸入端和第二加固鎖存器的第二復(fù)位輸入端;外部的輸入數(shù)據(jù)作為輸入輸入到第一加固鎖存器的兩個輸入端;第一加固鎖存器的兩個輸出分別輸入到第二加固鎖存器的兩個輸入端。
【文檔編號】H03K17/28GK103746678SQ201410012399
【公開日】2014年4月23日 申請日期:2014年1月10日 優(yōu)先權(quán)日:2014年1月10日
【發(fā)明者】李磊, 周婉婷, 劉輝華, 周恒 , 李賽野 申請人:電子科技大學(xué)
網(wǎng)友詢問留言 已有0條留言
  • 還沒有人留言評論。精彩留言會獲得點贊!
1
延边| 呈贡县| 湖北省| 武乡县| 绥棱县| 邓州市| 昌吉市| 韶山市| 铜山县| 吉木萨尔县| 德化县| 富宁县| 霍林郭勒市| 泸水县| 湘乡市| 彩票| 渑池县| 揭东县| 荆门市| 锡林郭勒盟| 磐石市| 永川市| 曲麻莱县| 南丹县| 红原县| 正定县| 含山县| 新龙县| 怀宁县| 尚义县| 黄大仙区| 巧家县| 星子县| 湘西| 锦州市| 罗源县| 长治县| 大庆市| 霍林郭勒市| 松江区| 饶阳县|