用于過(guò)采樣數(shù)據(jù)轉(zhuǎn)換器的系統(tǒng)和方法
【專(zhuān)利摘要】一種用于過(guò)采樣數(shù)據(jù)轉(zhuǎn)換器的系統(tǒng)和方法。根據(jù)實(shí)施例,電路包括:振蕩器,該振蕩器具有取決于輸入信號(hào)的振蕩頻率;數(shù)字累加器,該數(shù)字累加器具有耦合到振蕩器的輸出的第一輸入;數(shù)模轉(zhuǎn)換器(DAC),該數(shù)模轉(zhuǎn)換器耦合到數(shù)字累加器的輸出;模擬回路濾波器,該模擬回路濾波器耦合到數(shù)模轉(zhuǎn)換器的輸出;以及比較電路,該比較電路具有耦合到模擬回路濾波器的輸出以及耦合到數(shù)字累加器的第二輸入的輸出。
【專(zhuān)利說(shuō)明】用于過(guò)采樣數(shù)據(jù)轉(zhuǎn)換器的系統(tǒng)和方法
【技術(shù)領(lǐng)域】
[0001]本發(fā)明總體上涉及半導(dǎo)體電路和方法,并且更具體地,涉及用于過(guò)采樣數(shù)據(jù)轉(zhuǎn)換器的系統(tǒng)和方法。
【背景技術(shù)】
[0002]音頻麥克風(fēng)在諸如蜂窩電話、數(shù)字音頻記錄器、個(gè)人計(jì)算機(jī)和電話會(huì)議系統(tǒng)的各種消費(fèi)應(yīng)用中廣泛地使用。具體地,較低成本的駐極體電容麥克風(fēng)(ECM)在大量生產(chǎn)的對(duì)成本敏感的應(yīng)用中使用。ECM麥克風(fēng)通常包括被安裝在具有聲音端口和電輸出端子的小封裝中的駐極體材料膜。駐極體材料被粘附到隔膜(diaphragm)或者本身構(gòu)成隔膜。多數(shù)ECM麥克風(fēng)還包括前置放大器,該前置放大器可以與諸如手機(jī)的目標(biāo)應(yīng)用內(nèi)的音頻前端放大器對(duì)接。另一類(lèi)型的麥克風(fēng)是微電子機(jī)械系統(tǒng)(MEMS)麥克風(fēng),其可以被實(shí)現(xiàn)為直接蝕刻到集成電路上的壓敏隔膜。
[0003]在以小形狀因子的封裝實(shí)現(xiàn)MEMS麥克風(fēng)的應(yīng)用諸如智能電話或平板計(jì)算機(jī)中,MEMS麥克風(fēng)通常耦合到集成電路,該集成電路對(duì)MEMS麥克風(fēng)進(jìn)行偏置,對(duì)MEMS麥克風(fēng)的輸出進(jìn)行放大,并且對(duì)MEMS麥克風(fēng)的電輸出執(zhí)行模數(shù)轉(zhuǎn)換。這些功能中的每一個(gè)都消耗功率,并且可能消耗寶貴的芯片和/或板面積。然而,還有情況是小的形狀因子應(yīng)用通常是對(duì)功耗敏感的低功率,由電池操作的設(shè)備。為了保持長(zhǎng)的電池壽命,MEMS麥克風(fēng)的功耗、其板級(jí)音頻接口及其電氣組件的大小被最小化以便于保存電池壽命并且保持小的形狀因子。
【發(fā)明內(nèi)容】
[0004]根據(jù)實(shí)施例,電路包括:振蕩器,該振蕩器具有取決于輸入信號(hào)的振蕩頻率;數(shù)字累加器,該數(shù)字累加器具有耦合到振蕩器的輸出的第一輸入;數(shù)模轉(zhuǎn)換器(DAC),該數(shù)模轉(zhuǎn)換器耦合到數(shù)字累加器的輸出;模擬回路濾波器,該模擬回路濾波器耦合到數(shù)模轉(zhuǎn)換器的輸出;以及比較電路,該比較電路具有耦合到模擬回路濾波器的輸出的輸入以及耦合到數(shù)字累加器的第二輸入的輸出。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0005]為了更完整地理解本發(fā)明及其優(yōu)點(diǎn),現(xiàn)在結(jié)合附圖來(lái)參考下面的描述,在附圖中:
[0006]圖1圖示了基于一階振蕩器的西格瑪?shù)聽(tīng)査{(diào)制器的常規(guī)配置;
[0007]圖2圖示了基于常規(guī)一階振蕩器的西格瑪?shù)聽(tīng)査{(diào)制器的頻譜輸出;
[0008]圖3a_b圖示了實(shí)施例相位基準(zhǔn)積分器的框圖和關(guān)聯(lián)的頻譜圖;
[0009]圖4a_b圖示了實(shí)施例數(shù)據(jù)轉(zhuǎn)換器,并且圖4b圖示了常規(guī)數(shù)據(jù)轉(zhuǎn)換器;
[0010]圖5a_b圖示了實(shí)施例數(shù)據(jù)轉(zhuǎn)換器和常規(guī)數(shù)據(jù)轉(zhuǎn)換器的輸出的頻譜圖;
[0011]圖6圖示了實(shí)施例數(shù)據(jù)累加器的框圖;
[0012]圖7a_c圖示了實(shí)施例循環(huán)計(jì)數(shù)器,圖7b圖示了實(shí)施例減法單元,并且圖7c圖示了實(shí)施例計(jì)數(shù)器;
[0013]圖8圖示了實(shí)施例數(shù)據(jù)轉(zhuǎn)換器的電路誤差模型;
[0014]圖9圖示了對(duì)DAC不匹配進(jìn)行建模的實(shí)施例數(shù)據(jù)轉(zhuǎn)換器的輸出的頻譜圖;
[0015]圖10圖示了針對(duì)實(shí)施例數(shù)據(jù)轉(zhuǎn)換器和常規(guī)數(shù)據(jù)轉(zhuǎn)換器的將峰值SNR關(guān)于抖動(dòng)變化進(jìn)行比較的圖;
[0016]圖11圖示了常規(guī)麥克風(fēng)系統(tǒng);
[0017]圖12a_b圖示了實(shí)施例麥克風(fēng)接口電路的框圖;
[0018]圖13a_c圖示了實(shí)施例振蕩器核心以及圖示其操作的波形圖;
[0019]圖14圖示了另一實(shí)施例的數(shù)據(jù)轉(zhuǎn)換器電路;
[0020]圖15a_e圖示了實(shí)施例數(shù)據(jù)轉(zhuǎn)換器電路的電路圖;以及
[0021]圖16圖示了實(shí)施例調(diào)制器的框圖。
[0022]不同的附圖中的相應(yīng)附圖標(biāo)記和符號(hào)通常指相應(yīng)的部件,除非另有指示。附圖被繪制為清楚地圖示優(yōu)選實(shí)施例的相關(guān)方面并且不必按比例繪制。為了更清楚地圖示某些實(shí)施例,指示相同結(jié)構(gòu)的、材料或工藝步驟的變化的字母可能跟隨圖號(hào)。
【具體實(shí)施方式】
[0023]以下具體討論本優(yōu)選實(shí)施例的制造和使用。然而,應(yīng)當(dāng)理解,本發(fā)明提供了可以在廣泛各種具體背景中實(shí)現(xiàn)的很多適當(dāng)?shù)陌l(fā)明性原理。所討論的具體實(shí)施例僅說(shuō)明了用于制造和使用本發(fā)明的具體方法,并且不限制本發(fā)明的范圍。
[0024]本發(fā)明將在具體上下文中關(guān)于實(shí)施例來(lái)進(jìn)行描述,即用于諸如MEMS傳感器或麥克風(fēng)的電容性信號(hào)源以及諸如壓力傳感器和加速度計(jì)的電容性傳感器的過(guò)采樣數(shù)據(jù)轉(zhuǎn)換系統(tǒng)和方法。然而,本發(fā)明還可以應(yīng)用于其他類(lèi)型的電路和系統(tǒng),諸如基于振蕩器的傳感器(R、L、C)、音頻系統(tǒng)、通信系統(tǒng)、傳感器系統(tǒng)以及與頻率編碼信號(hào)對(duì)接的其他系統(tǒng)。
[0025]在一個(gè)實(shí)施例中,振蕩器被用作西格瑪?shù)聽(tīng)査{(diào)制器的初始積分器,并且在振蕩器之后使用持續(xù)時(shí)間回路濾波器,以便于實(shí)現(xiàn)回路階和相應(yīng)的任何程度的噪聲整形。在一些實(shí)施例中,使用具有固有噪聲整形誤差和非理想型的數(shù)字異步邏輯。
[0026]本發(fā)明的實(shí)施例的討論開(kāi)始于首先分析在變換成脈沖密度調(diào)制(PDM)并且不執(zhí)行采樣時(shí)的振蕩器輸出的頻譜。接下來(lái),描述利用具有異步計(jì)數(shù)器的嵌入式PDM編碼器的實(shí)施例積分器,以及如何與模擬回路濾波器一同使用這樣的實(shí)施例積分器以實(shí)現(xiàn)高階西格瑪?shù)聽(tīng)査{(diào)制器。最后,描述了實(shí)施例西格瑪?shù)聽(tīng)査{(diào)制器被配置為耦合到電容性麥克風(fēng)和傳感器的系統(tǒng)。
[0027]圖1描繪了基于一階振蕩器的西格瑪?shù)聽(tīng)査{(diào)制器100的常規(guī)配置,在該調(diào)制器100中,輸入信號(hào)x(t)調(diào)制振蕩器102的頻率。信號(hào)x(t)可以是電壓,如在VCO的情況下,或者是電容性或電感性傳感器中的電抗變化。該振蕩器的相位Φ(0與x(t)的積分成正t匕,并且振蕩器方波輸出的邊沿1(0表示Φα)與2π倍的交叉。如果&被定義為靜態(tài)振蕩頻率,并且△ f被定義為最大頻移,則相位信號(hào)是:
[0028]
Φ(?) = [ (2π f。+InKf.χ{τ))?τ = 2πf0t + InAf.? χ{τ)?τ( I )
J OJO
[0029]在圖1中,信號(hào)ya(t)使用采樣器104被鎖定在采樣速率fs處,并且用微分器106來(lái)進(jìn)行微分以產(chǎn)生單個(gè)比特位的、一階的、噪聲整形輸出yd[n]。作為采樣的替代,如果使用塊108利用在ya(t)的每個(gè)上升沿生成狄拉克德?tīng)査瘮?shù),并且得到信號(hào)q(t):
[0030]
【權(quán)利要求】
1.一種電路,包括: 振蕩器,所述振蕩器具有取決于輸入信號(hào)的振蕩頻率; 數(shù)字累加器,所述數(shù)字累加器具有耦合到所述振蕩器的輸出的第一輸入; 數(shù)模轉(zhuǎn)換器(DAC),所述數(shù)模轉(zhuǎn)換器(DAC)耦合到所述數(shù)字累加器的輸出; 模擬回路濾波器,所述模擬回路濾波器耦合到所述數(shù)模轉(zhuǎn)換器的輸出;以及比較電路,所述比較電路具有 耦合到所述模擬回路濾波器的輸出的輸入以及耦合到所述數(shù)字累加器的第二輸入的輸出。
2.根據(jù)權(quán)利要求1所述的電路,其中,所述輸入信號(hào)包括聲音信號(hào)。
3.根據(jù)權(quán)利要求1所述的電路,其中: 所述振蕩器被配置成耦合到MEMS麥克風(fēng);并且 所述振蕩器頻率取決于所述MEMS麥克風(fēng)的電容。
4.根據(jù)權(quán)利要求1所述的電路,其中: 所述數(shù)字累加器被配置成,當(dāng)所述振蕩器的所述輸出經(jīng)歷邏輯轉(zhuǎn)換時(shí),在第一方向上遞增;并且 所述數(shù)字累加器被配置成,當(dāng)所述比較電路的所述輸出處于第一邏輯狀態(tài)時(shí),在與所述第一方向相反的第二方向上遞增。
5.根據(jù)權(quán)利要求4所述的電路,其中: 所述數(shù)字累加器被配置成,當(dāng)所述比較電路的所述輸出處于所述第一邏輯狀態(tài)時(shí),在所述第二方向上遞增第一量;并且 所述數(shù)字累加器被配置成,當(dāng)所述比較電路的所述輸出處于第二邏輯狀態(tài)時(shí),在所述第二方向上遞增第二量。
6.根據(jù)權(quán)利要求4所述的電路,其中: 所述數(shù)字累加器被配置成,當(dāng)所述振蕩器的所述輸出經(jīng)歷邏輯轉(zhuǎn)換時(shí),在所述第一方向上異步地遞增;并且 所述數(shù)字累加器被配置成,當(dāng)所述比較電路的所述輸出處于所述第一狀態(tài)時(shí),在具有固定頻率的時(shí)鐘信號(hào)的邊沿處在所述第二方向上同步地轉(zhuǎn)換。
7.根據(jù)權(quán)利要求1所述的電路,其中,所述數(shù)字累加器包括: 第一環(huán)形計(jì)數(shù)器,所述第一環(huán)形計(jì)數(shù)器被配置成,當(dāng)所述振蕩器的所述輸出經(jīng)歷邏輯轉(zhuǎn)換時(shí),異步地遞增;以及 第二環(huán)形計(jì)數(shù)器,所述第二環(huán)形計(jì)數(shù)器被配置成,當(dāng)所述比較電路的所述輸出處于第一狀態(tài)時(shí)遞增。
8.根據(jù)權(quán)利要求7所述的電路,其中,所述DAC包括: 多個(gè)第一電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有控制輸入,所述控制輸入耦合到所述第一環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的所述輸出,并且所述多個(gè)第一電流源中的每一個(gè)第一電流源具有第一電流極性;以及 多個(gè)第二電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有控制輸入,所述控制輸入耦合到所述第二環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的所述輸出,并且所述多個(gè)第二電流源中的每一個(gè)第二電流源具有與所述第一電流極性相反的第二電流極性。
9.根據(jù)權(quán)利要求1所述的電路,其中,所述模擬回路濾波器包括積分器。
10.根據(jù)權(quán)利要求1所述的電路,其中,所述模擬回路濾波器包括至少2的階數(shù)。
11.根據(jù)權(quán)利要求1所述的電路,進(jìn)一步包括數(shù)字抽取器,所述數(shù)字抽取器具有耦合到所述比較電路的所述輸出的輸入。
12.根據(jù)權(quán)利要求1所述的電路,其中,所述比較電路包括比較器。
13.根據(jù)權(quán)利要求12所述的電路,其中,所述比較器包括多比特比較器。
14.一種集成電路,包括: 振蕩器核心電路,所述振蕩器核心電路包括被配置為耦合到電容性感測(cè)元件的接口,其中,所述振蕩器核心電路被配置為提供具有取決于所述電容性感測(cè)元件的電容的頻率的振蕩信號(hào); 數(shù)字累加器,所述數(shù)字累加器具有耦合到所述振蕩器的輸出的第一輸入; 數(shù)模轉(zhuǎn)換器(DAC),所述數(shù)模轉(zhuǎn)換器(DAC)耦合到所述數(shù)字累加器的輸出; 模擬回路濾波器,所述模擬回路濾波器耦合到所述數(shù)模轉(zhuǎn)換器的輸出;以及 比較器,所述比較器具有耦合到所述模擬回路濾波器的輸出的輸入,以及耦合到所述數(shù)字累加器的第二輸入的輸出。
15.根據(jù)權(quán)利要 求14所述的集成電路,進(jìn)一步包括所述電容性感測(cè)元件。
16.根據(jù)權(quán)利要求14所述的集成電路,其中,所述電容性感測(cè)元件包括MEMS麥克風(fēng)傳感器。
17.根據(jù)權(quán)利要求14所述的集成電路,其中, 所述數(shù)字累加器被配置為,當(dāng)所述振蕩器核心電路的所述輸出經(jīng)歷邏輯轉(zhuǎn)換時(shí),以第一方式異步地改變狀態(tài);并且 所述數(shù)字累加器被配置為,當(dāng)所述比較器的所述輸出處于第一狀態(tài)時(shí),在具有固定頻率的時(shí)鐘信號(hào)的邊沿處以第二方式同步地改變狀態(tài)。
18.根據(jù)權(quán)利要求14所述的集成電路,其中,所述數(shù)字累加器包括: 第一環(huán)形計(jì)數(shù)器,所述第一環(huán)形計(jì)數(shù)器被配置為當(dāng)所述振蕩器核心電路的所述輸出經(jīng)歷邏輯轉(zhuǎn)換時(shí)異步地遞增;以及 第二環(huán)形計(jì)數(shù)器,所述第二環(huán)形計(jì)數(shù)器被配置為當(dāng)所述比較器的所述輸出處于第一狀態(tài)時(shí)遞增。
19.根據(jù)權(quán)利要求18所述的集成電路,其中,所述DAC包括: 多個(gè)第一電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有控制輸入,所述控制輸入耦合到所述第一環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的所述輸出,并且所述多個(gè)第一電流源中的每一個(gè)第一電流源具有第一電流極性;以及 多個(gè)第二電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有控制輸入,所述控制輸入耦合到所述第二環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的所述輸出,并且所述多個(gè)第二電流源中的每一個(gè)第二電流源具有與所述第一電流極性相反的第二電流極性。
20.根據(jù)權(quán)利要求14所述的集成電路,進(jìn)一步包括抽取器,所述抽取器耦合到所述比較器的所述輸出。
21.一種執(zhí)行模數(shù)轉(zhuǎn)換的方法,所述方法包括: 生成具有取決于輸入信號(hào)的頻率的振蕩信號(hào),其中,生成所述振蕩信號(hào)包括使用振蕩器電路;基于所述振蕩信號(hào)的邊沿并且基于比較信號(hào)來(lái)控制累加器; 執(zhí)行所述累加器的輸出的數(shù)模轉(zhuǎn)換以產(chǎn)生第一模擬信號(hào); 使用模擬回路濾波器來(lái)對(duì)所述第一模擬信號(hào)進(jìn)行濾波;以及 將所述模擬回路濾波器的輸出與閾值作比較以產(chǎn)生所述比較信號(hào)。
22.根據(jù)權(quán)利要求21所述的方法,其中: 所述輸入信號(hào)包括聲音信號(hào);并且 所述頻率取決于電容性聲音傳感器的電容。
23.根據(jù)權(quán)利要求21所述的方法,其中,控制所述累加器包括: 當(dāng)所述振蕩信號(hào)經(jīng)歷狀態(tài)轉(zhuǎn)換時(shí),使所述累加器在第一方向上遞增;以及當(dāng)所述比較信號(hào)處于第一狀態(tài)時(shí),使所述累加器在與所述第一方向相反的第二方向上遞增。
24.根據(jù)權(quán)利要求23所述的方法,其中,使所述累加器在第二方向上遞增包括:當(dāng)所述比較信號(hào)處于所述第一狀態(tài)時(shí),使所述累加器在具有固定頻率的時(shí)鐘的時(shí)鐘信號(hào)邊沿處在所述第二方向上遞增。
25.根據(jù)權(quán)利要求21所述的方法,其中,控制所述累加器包括: 當(dāng)所述振蕩器的所述輸 出經(jīng)歷邏輯轉(zhuǎn)換時(shí),使第一環(huán)形計(jì)數(shù)器異步地遞增;并且 當(dāng)所述比較信號(hào)處于第一狀態(tài)時(shí),在固定時(shí)鐘的邊沿處使第二環(huán)形計(jì)數(shù)器遞增。
26.根據(jù)權(quán)利要求21所述的方法,其中,對(duì)所述第一模擬信號(hào)進(jìn)行濾波包括執(zhí)行對(duì)所述DAC的輸出進(jìn)行模擬積分。
27.根據(jù)權(quán)利要求21所述的方法,進(jìn)一步包括:對(duì)所述比較信號(hào)進(jìn)行抽取以產(chǎn)生數(shù)據(jù)轉(zhuǎn)換器輸出信號(hào)。
28.—種MEMS傳感器接口,包括: 振蕩器核心電路,所述振蕩器核心電路包括被配置為耦合到MEMS感測(cè)元件的接口,其中,所述振蕩器核心電路被配置為提供具有取決于所述MEMS感測(cè)元件的電容的頻率的振蕩信號(hào); 數(shù)字累加器,所述數(shù)字累加器具有耦合到所述振蕩器的輸出的第一輸入,以及第二輸入,所述數(shù)字累加器包括: 第一環(huán)形計(jì)數(shù)器,所述第一環(huán)形計(jì)數(shù)器被配置為當(dāng)所述振蕩器核心電路經(jīng)歷邏輯轉(zhuǎn)換時(shí)異步地遞增,以及 第二環(huán)形計(jì)數(shù)器,所述第二環(huán)形計(jì)數(shù)器被配置為當(dāng)?shù)诙斎胩幱诘谝粻顟B(tài)時(shí),在固定頻率時(shí)鐘的轉(zhuǎn)換時(shí)遞增; 數(shù)模轉(zhuǎn)換器(DAC),所述數(shù)模轉(zhuǎn)換器(DAC)耦合到所述數(shù)字累加器的輸出,所述DAC包括: 多個(gè)第一電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有耦合到所述第一環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的輸出的控制輸入,并且所述多個(gè)第一電流源中的每一個(gè)第一電流源具有第一電流極性;以及 多個(gè)第二電流源,其中,所述多個(gè)第一電流源中的每一個(gè)第一電流源具有耦合到所述第二環(huán)形計(jì)數(shù)器的相應(yīng)輸出比特位和所述DAC的所述輸出的控制輸入,并且所述多個(gè)第二電流源中的每一個(gè)第二電流源具有與所述第一電流極性相反的第二電流極性;模擬回路濾波器,所述模擬回路濾波器耦合到所述數(shù)模轉(zhuǎn)換器的輸出;以及比較器,所述比較器具有耦合到所述模擬回路濾波器的輸出的輸入,以及耦合到所述數(shù)字累加器的第二輸入的輸出。
29.根據(jù)權(quán)利要求28所述的MEMS傳感器接口,進(jìn)一步包括抽取濾波器,所述抽取濾波器耦合到所述比較器的所述輸出。
30.一種電路,包括: 第一級(jí),包括: 第一振蕩器,所述第一振蕩器具有取決于輸入信號(hào)的振蕩頻率,以及 第一數(shù)字累加器,所述第一數(shù)字累加器具有耦合到所述第一振蕩器的輸出的第一輸A ; 第二級(jí),包括: 第二振蕩器,所述第二振蕩器具有取決于所述第一數(shù)字累加器的輸出的振蕩頻率,以及 第二數(shù)字累加器,所述第二數(shù)字累加器具有耦合到所述第二振蕩器的輸出的第一輸入;以及 比較電路,所述比較電路具有耦合到所述第二級(jí)的輸出的輸入,以及耦合到所述第一數(shù)字累加器的第二輸入的輸出。
31.根據(jù)權(quán)利要求30所述的電路,進(jìn)一步包括第三級(jí),所述第三級(jí)耦合在所述第二級(jí)和所述比較電路之間,其中,所述第三級(jí)包括: 第三振蕩器,所述第三振蕩器具有取決于所述第二數(shù)字累加器的輸出的振蕩頻率,以及 第三數(shù)字累加器,所述第三數(shù)字累加器具有耦合到所述第三振蕩器的輸出的第一輸入。
32.根據(jù)權(quán)利要求31所述的電路,其中,所述比較電路的所述輸出進(jìn)一步耦合到所述第二數(shù)字累加器的第一輸入以及所述第三數(shù)字累加器的第一輸入。
33.根據(jù)權(quán)利要求30所述的電路,其中,所述第二振蕩器包括: 數(shù)模轉(zhuǎn)換器;以及 壓控振蕩器,所述壓控振蕩器耦合到所述數(shù)模轉(zhuǎn)換器的輸出。
34.根據(jù)權(quán)利要求30所述的電路,其中,所述第二振蕩器包括數(shù)控振蕩器(DCO)。
【文檔編號(hào)】H03M1/66GK104052487SQ201410090869
【公開(kāi)日】2014年9月17日 申請(qǐng)日期:2014年3月12日 優(yōu)先權(quán)日:2013年3月13日
【發(fā)明者】A·韋斯鮑爾, D·斯特雷尤斯尼格, L·赫南德茲, F·卡得斯 申請(qǐng)人:英飛凌科技奧地利有限公司