具有在鎖頻和鎖相模式之間無(wú)碰撞轉(zhuǎn)變的頻率合成器的制造方法
【專(zhuān)利摘要】數(shù)字頻率合成器通過(guò)使用具有相位和頻率路徑的數(shù)字濾波器提供絕對(duì)鎖相和更短的建立時(shí)間。控制邏輯在頻率獲得期間禁用頻率路徑并設(shè)定寬帶寬。在頻率獲得之后,使用輸入時(shí)鐘信號(hào)來(lái)復(fù)位具有數(shù)字相位信息的計(jì)數(shù)器,以使輸出相位更接近與輸入信號(hào)鎖定,以及控制邏輯啟用數(shù)字回路濾波器中的相位路徑以實(shí)現(xiàn)比初始帶寬還窄的帶寬的鎖相。
【專(zhuān)利說(shuō)明】具有在鎖頻和鎖相模式之間無(wú)碰撞轉(zhuǎn)變的頻率合成器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及數(shù)字頻率合成器,更特別地涉及與該合成器相關(guān)聯(lián)的啟動(dòng)條件。
【背景技術(shù)】
[0002]現(xiàn)有的數(shù)字頻率合成器具有I類(lèi)回路動(dòng)態(tài)特性,但不能實(shí)現(xiàn)絕對(duì)鎖相。嘗試在整個(gè)建立過(guò)程連續(xù)進(jìn)行鎖相的頻率合成器鎖定所花的時(shí)間太長(zhǎng)。
【發(fā)明內(nèi)容】
[0003]為了改善數(shù)字頻率合成器,實(shí)施方式提供一種數(shù)字頻率合成器,其通過(guò)使用具有相位和頻率路徑的數(shù)字濾波器提供絕對(duì)鎖相和較短的建立時(shí)間。控制邏輯在頻率獲得期間禁用相位路徑并設(shè)定寬的初始帶寬。在頻率獲得之后,由振蕩器提供時(shí)鐘且由輸入時(shí)鐘采樣的計(jì)數(shù)器通過(guò)由輸入時(shí)鐘信號(hào)計(jì)時(shí)的脈沖被復(fù)位以使輸出相位更接近與輸入信號(hào)的相位鎖定??刂七壿嬤€在數(shù)字回路濾波器中啟用相位路徑以實(shí)現(xiàn)鎖相,并使數(shù)字回路濾波器使用比初始帶寬更窄的帶寬。
[0004]在實(shí)施方式中,用于將輸入信號(hào)鎖定到振蕩器輸出信號(hào)的設(shè)備包括數(shù)字回路濾波器,其包括頻率路徑和相位路徑,且相位路徑在啟動(dòng)程序的一部分期間被禁用。振蕩器提供振蕩器輸出信號(hào)。與振蕩器以及數(shù)字回路濾波器耦合的計(jì)數(shù)器基于振蕩器輸出信號(hào)提供分頻時(shí)鐘信號(hào)。
[0005]在另一個(gè)實(shí)施方式中,將輸入時(shí)鐘信號(hào)鎖定到振蕩器輸出信號(hào)的方法包括從振蕩器生成振蕩器輸出信號(hào)。數(shù)字回路濾波器生成用于控制振蕩器的數(shù)字控制字。在耦合到振蕩器的波紋計(jì)數(shù)器中生成計(jì)數(shù)值,該計(jì)數(shù)值基于振蕩器輸出信號(hào)。輸入時(shí)鐘信號(hào)與振蕩器輸出信號(hào)之間的相位差的數(shù)字表示被生成。數(shù)字回路濾波器根據(jù)波紋計(jì)數(shù)器的計(jì)數(shù)值和相位差調(diào)整數(shù)字控制字。
[0006]在另一個(gè)實(shí)施方式中,將輸入時(shí)鐘信號(hào)鎖定到振蕩器輸出信號(hào)的方法包括從振蕩器生成振蕩器輸出信號(hào)。數(shù)字回路濾波器提供用于控制振蕩器的數(shù)字控制字。響應(yīng)于啟動(dòng)條件,控制邏輯在實(shí)現(xiàn)頻率鎖定時(shí)啟用數(shù)字回路濾波器的頻率路徑并禁用相位路徑。在鎖頻后,系統(tǒng)從鎖頻模式轉(zhuǎn)變到鎖相工作模式。該轉(zhuǎn)變包括啟用相位路徑,復(fù)位向數(shù)字回路濾波器提供信息的計(jì)數(shù)器,以及將數(shù)字回路濾波器中的寄存器保持至少時(shí)鐘周期。
【專(zhuān)利附圖】
【附圖說(shuō)明】
[0007]通過(guò)參考附圖可以更好理解本發(fā)明以及使本領(lǐng)域技術(shù)人員容易理解其多種目的、特征以及優(yōu)點(diǎn)。
[0008]圖1示出可以使用實(shí)施方式的時(shí)鐘合成器。
[0009]圖2示出時(shí)鐘合成器的鎖相回路的實(shí)施方式。
[0010]圖3示出了鎖相回路的數(shù)字回路濾波器。
[0011]圖4示出了鎖相回路的控制路徑的流程圖。
[0012]不同的圖中使用相同的附圖標(biāo)記表示相似或相同的項(xiàng)。
【具體實(shí)施方式】
[0013]參考圖1,示出了包括數(shù)字鎖相回路101的頻率合成器100。頻率合成器包括使用由變量分頻器105和相位內(nèi)插器107形成的內(nèi)插分頻器的MEMS振蕩器103。包括溫度傳感器和合適溫度補(bǔ)償?shù)臏囟然芈?09基于感測(cè)到的溫度調(diào)整變量分頻器的分頻比。鎖相回路101凈化(例如,降低抖動(dòng))相位內(nèi)插器提供的信號(hào)。在其他實(shí)施方式中,MEMS振蕩器或任意其他類(lèi)型的振蕩器,包括片外振蕩器,可以直接向PLLlOl饋送。在圖1的實(shí)施方式中,PLLlOl接收相對(duì)有噪聲的時(shí)鐘信號(hào)111作為輸入時(shí)鐘信號(hào)并提供更干凈的輸出時(shí)鐘信號(hào)115。注意到其他實(shí)施方式可以省略內(nèi)插分頻器,作為替代可以包括另一個(gè)PLL或其他類(lèi)型的回路??商鎿Q地,給PLLlOl的輸入時(shí)鐘信號(hào)可以直接或間接來(lái)自另一類(lèi)型的振蕩器,例如晶體振蕩器,或適于特別實(shí)施的任意其他合適的振蕩器源。
[0014]圖2更詳細(xì)示出了 PLL101。PLLlOl包括數(shù)字回路濾波器201,其向數(shù)字-模擬轉(zhuǎn)換器(digital-to-analog converter, DAC) 205 提供數(shù)字控制字(digital control word,DCff)203o DAC205提供低通濾波器(LPF) 207提供控制信號(hào)給電壓控制的振蕩器209??梢詫?shí)施為有限狀態(tài)機(jī)(FSM)的控制邏輯211可在啟動(dòng)期間控制合成器的回路動(dòng)態(tài)特性。時(shí)間-數(shù)字轉(zhuǎn)換器(TDC) 215對(duì)電壓控制的振蕩器VCO的相位進(jìn)行量化,并與采樣器218 —起提供關(guān)于VCO時(shí)鐘信號(hào)的邊緣與輸入時(shí)鐘信號(hào)111的邊緣之間的時(shí)間差的數(shù)字信息。注意雖然示出了 VC0,但可以使用任意合適的振蕩器。以回路更新速率采樣TDC輸出。在示出的實(shí)施方式中的回路更新速率是臟時(shí)鐘111的頻率或該頻率的一半。其他實(shí)施方式可以相對(duì)于臟時(shí)鐘速率使用不同的更新速率。波紋計(jì)數(shù)器217用作輸出時(shí)鐘分頻器來(lái)分配VC0209的輸出并提供干凈的輸出時(shí)鐘221。在波紋計(jì)數(shù)器的值取決于觸發(fā)該計(jì)數(shù)器的每一個(gè)邊緣的這個(gè)意義上來(lái)說(shuō),波紋計(jì)數(shù)器217還收集VC0209輸出信號(hào)210的頻率信息。因此,該計(jì)數(shù)器整合VCO輸出信號(hào)210的歷史信息。例如,假定波紋計(jì)數(shù)器能夠至多計(jì)數(shù)到1024且給波紋計(jì)數(shù)器IKHz時(shí)鐘輸入信號(hào)。如果輸入時(shí)鐘信號(hào)慢千分之十,則計(jì)數(shù)器將是990,如果輸入時(shí)鐘信號(hào)快千分之十,則計(jì)數(shù)器值將是1010。
[0015]應(yīng)注意鎖相回路101正嘗試鎖定到輸入時(shí)鐘111,這用于采樣采樣存儲(chǔ)器218中的時(shí)間-數(shù)字轉(zhuǎn)換器215和波紋計(jì)數(shù)器217的輸出。在實(shí)施方式中,VC0209的輸出頻率是2MHz,且作為“干凈時(shí)鐘”221的時(shí)鐘分頻器217提供的輸出是32KHz。因此,干凈時(shí)鐘221的頻率是VCO輸出信號(hào)210的頻率的I / 64。應(yīng)注意隨著VCO的頻率在啟動(dòng)期間爬升到期望頻率(例如從復(fù)位功率(POR)開(kāi)始),波紋計(jì)數(shù)器在該期望頻率被獲得時(shí)將處于誤差的相位。如果波紋計(jì)數(shù)器被輸入時(shí)鐘111復(fù)位,則該計(jì)數(shù)器能夠達(dá)到最終相位值的I / 64。
[0016]圖3示出了數(shù)字回路濾波器201的其他細(xì)節(jié)。數(shù)字回路濾波器包括頻率路徑301和相位路徑303,這兩個(gè)路徑在加法器305組合以形成組合路徑306。數(shù)字回路濾波器接收采樣后的波紋計(jì)數(shù)器和在圖3中組合的TDC,作為相位/頻率信息307。在實(shí)施方式中,波紋計(jì)數(shù)器是8比特且TDC采樣提供I比特以形成總共9比特的相位/頻率信息。其他實(shí)施方式可以使用不同數(shù)量的比特來(lái)用于TDC采樣和波紋計(jì)數(shù)器。在啟動(dòng)的前部分,頻率路徑是活動(dòng)的而相位路徑是被禁用的。在啟動(dòng)的后部分,相位路徑被啟動(dòng)。在啟動(dòng)期間,相位/頻率信息307在微分器309中被微分以提供量化的頻率測(cè)量,這用于I類(lèi)回路中以實(shí)現(xiàn)鎖頻。微分器309的輸出被提供給加法器311,其對(duì)量化的頻率測(cè)量與頻率目標(biāo)(例如64)進(jìn)行求和。加法器的輸出被提供給飽和寄存器315。飽和寄存器的輸出被提供給增益時(shí)鐘317,其能夠被用于幫助控制回路穩(wěn)定性。
[0017]相位路徑303包括加法器319,其對(duì)低位比特的相位/頻率信息307與相位目標(biāo)320進(jìn)行求和。在實(shí)施方式中,相位目標(biāo)設(shè)為O。在其他實(shí)施方式中,相位目標(biāo)可以設(shè)定為時(shí)鐘周期的一半以避免由于相位量化而將O附近校正視為顯著誤差。例如,假定提供低位6比特的相位/頻率信息以及在2處量化的相位誤差發(fā)生。其可以被視為對(duì)2的計(jì)數(shù)或計(jì)數(shù)為64+2 = 66。因此,將相位誤差定標(biāo)在低位6比特的中間,例如在32而不是O可以避免這種不連續(xù)性。
[0018]相位路徑還包括飽和寄存器321,以及復(fù)用器323,其根據(jù)從控制邏輯211 (見(jiàn)圖2)提供的控制信號(hào)enPLL提供相位信息或O。帶寬邏輯325控制該帶寬,其可以是固定的或根據(jù)特殊實(shí)施方式的需要是可編程的。
[0019]組合路徑306包括用于在啟動(dòng)期間調(diào)整帶寬的換擋邏輯327和積分器329。積分器329的輸出被提供給DAC205作為數(shù)字控制字203 (見(jiàn)圖2)。
[0020]應(yīng)注意在鎖頻(頻率獲得)期間,頻率路徑包括積分器329和偏移微分器309。由于該系統(tǒng)具有單個(gè)積分器,在VCO中的寄生電極生效之前使用換擋數(shù)字回路濾波器可以實(shí)現(xiàn)更寬穩(wěn)定的帶寬。隨著該系統(tǒng)達(dá)到穩(wěn)定狀態(tài),在輸入與輸出之間有恒定的相變。這時(shí),系統(tǒng)從鎖頻工作模式轉(zhuǎn)變到相變工作模式。在實(shí)現(xiàn)鎖頻之后(這可以通過(guò)經(jīng)過(guò)合適時(shí)間段來(lái)確定),控制邏輯211 (圖2)使用控制信號(hào)enPLL啟用相位路徑,這作為到鎖相工作模式的轉(zhuǎn)變的一部分??刂七壿?11還使用復(fù)位信號(hào)線220 (見(jiàn)圖2)來(lái)復(fù)位輸出時(shí)鐘分頻器(波紋計(jì)數(shù)器),致使輸入與輸出之間的模擬鎖相條件,其在最終相位值的I / 64內(nèi)得到(假定32KHz的輸出時(shí)鐘信號(hào)和2MHz的VCO輸出信號(hào))。啟用未微分路徑(相位路徑303)與微分的路徑(頻率路徑301) —起操作實(shí)現(xiàn)給出II類(lèi)動(dòng)態(tài)特性的比例積分(proportionalintegral, P_I)回路濾波器。這還致使輸入時(shí)鐘(臟時(shí)鐘)與具有O平均相位偏移的VCO時(shí)鐘之間的鎖相。
[0021]圖4示出了控制邏輯211的示意性實(shí)施方式的附加細(xì)節(jié)。圖4的流程圖中示出的功能可以被實(shí)施在有限狀態(tài)機(jī)或任意其他合適實(shí)施中。當(dāng)發(fā)生復(fù)位或其他合適事件時(shí),401中的控制邏輯將帶寬設(shè)定為最大帶寬并禁用相位路徑。這可以借助通過(guò)控制信號(hào)225 (圖2)提供合適控制信號(hào)給換擋邏輯327 (圖3)和復(fù)用器323 (圖3)來(lái)實(shí)施。在以最大帶寬經(jīng)過(guò)了一段時(shí)間之后,例如tl秒,回路的帶寬被減小到最大帶寬的一半(在403中)。該帶寬水平被維持t2秒,這可以例如是tl長(zhǎng)度的兩倍。在時(shí)段t2到期后,在t3秒的時(shí)段帶寬被設(shè)定為最大帶寬的四分之一(在405中)。在實(shí)施方式中,t3是tl長(zhǎng)度的四倍。一旦t3到期,PLL被認(rèn)為具有獲得的鎖頻。這時(shí)在407中,控制邏輯啟用相位路徑303,復(fù)位波紋計(jì)數(shù)器以對(duì)準(zhǔn)輸入時(shí)鐘111的邊緣,以及將數(shù)字回路濾波器的最終帶寬設(shè)定為其最終值,例如(最大帶寬/ 8)。應(yīng)注意TDC不存儲(chǔ)采樣間的狀態(tài)信息,因此不用復(fù)位TDC。在波紋計(jì)數(shù)器被復(fù)位時(shí),通過(guò)不讓時(shí)鐘進(jìn)入數(shù)字回路濾波器中的寄存器來(lái)阻止該寄存器用時(shí)鐘計(jì)時(shí),以保持?jǐn)?shù)字回路濾波器的寄存器,因此跳過(guò)一個(gè)循環(huán)??刂七壿?11提供時(shí)鐘門(mén)信號(hào),作為啟動(dòng)/帶寬控制212的一部分。保持?jǐn)?shù)字回路濾波器寄存器一個(gè)循環(huán)允許在頻率路徑中的微分器避免采樣之間出現(xiàn)大的不連續(xù)性。而是,微分器在復(fù)位采樣和后續(xù)采樣之間進(jìn)行微分,并避免在復(fù)位波紋計(jì)數(shù)器值與復(fù)位之前的波紋計(jì)數(shù)器值之間進(jìn)行微分。因此,由于在頻率路徑中的不連續(xù)性,可以沒(méi)有“碰撞”地在頻率與鎖相之間發(fā)生轉(zhuǎn)變。應(yīng)注意相位路徑這樣被關(guān)閉將不會(huì)出現(xiàn)不連續(xù)性。由于數(shù)字回路濾波器的回路更新速率(例如在實(shí)施方式中32KHz)比回路濾波器的最終帶寬(例如IOOHz)大得多,丟失一個(gè)采樣不會(huì)對(duì)換濾波器的工作有可察覺(jué)到的影響。在經(jīng)過(guò)時(shí)段t4之后,其可以是tl的8倍,控制邏輯發(fā)出“PLL鎖定”信號(hào),指示PLL輸出應(yīng)該是穩(wěn)定的。
[0022]因此,系統(tǒng)被描述為實(shí)現(xiàn)具有較短建立時(shí)間的鎖相以及從鎖頻模式轉(zhuǎn)變到鎖相工作模式。這里提出對(duì)本發(fā)明的描述是示例的,且不意在限制下面權(quán)利要求書(shū)提出的本發(fā)明的范圍。在不偏離下面權(quán)利要求書(shū)提出的本發(fā)明的范圍的情況下,可以基于這里提出的描述對(duì)這里公開(kāi)的實(shí)施方式進(jìn)行其他變形或修改。
【權(quán)利要求】
1.一種用于將輸入信號(hào)鎖定到振蕩器輸出信號(hào)的設(shè)備,包括: 數(shù)字回路濾波器,該數(shù)字回路濾波器包括頻率路徑和相位路徑,其中所述相位路徑在啟動(dòng)程序的一部分期間被禁用; 提供振蕩器輸出信號(hào)的振蕩器;以及 耦合到所述振蕩器以計(jì)算所述振蕩器輸出信號(hào)的轉(zhuǎn)變以及耦合到所述數(shù)字回路濾波器的計(jì)數(shù)器,該計(jì)數(shù)器用于基于所述振蕩器輸出信號(hào)提供分頻時(shí)鐘信號(hào)。
2.根據(jù)權(quán)利要求1所述的設(shè)備,還包括: 耦合到所述振蕩器輸出信號(hào)以及所述數(shù)字回路濾波器的時(shí)間-數(shù)字轉(zhuǎn)換器電路,用于提供所述振蕩器輸出信號(hào)的相位的量化值;以及 采樣器電路,被耦合用于根據(jù)所述輸入時(shí)鐘信號(hào)對(duì)所述量化值進(jìn)行采樣以向所述數(shù)字回路濾波器提供指示所述輸入時(shí)鐘信號(hào)與所述振蕩器輸出信號(hào)之間的相位差的相位信息。
3.根據(jù)權(quán)利要求2所述的設(shè)備,還包括: 在所述數(shù)字回路濾波器的所述頻率路徑中的微分器,以及其中在啟動(dòng)期間,從所述計(jì)數(shù)器采樣的計(jì)數(shù)值與所述相位信息進(jìn)行組合并被提供給所述微分器以提供量化頻率測(cè)量,該量化頻率測(cè)量用于實(shí)現(xiàn)所述輸入信號(hào)與所述振蕩器輸出信號(hào)之間的鎖頻。
4.根據(jù)權(quán)利要求1所述的設(shè)備,其中作為從鎖頻工作模式轉(zhuǎn)變到鎖相工作模式的一部分,將所述計(jì)數(shù)器復(fù)位 以對(duì)準(zhǔn)所述計(jì)數(shù)器與所述輸入時(shí)鐘信號(hào)。
5.根據(jù)權(quán)利要求1所述的設(shè)備,還包括: 控制邏輯,用于控制所述啟動(dòng)程序以及從鎖頻模式到鎖相工作模式的轉(zhuǎn)變。
6.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述控制邏輯在頻率獲得期間被配置成使所述數(shù)字回路濾波器在第一時(shí)段使用第一回路帶寬,以及在第二時(shí)段使用比所述第一回路帶寬低的第二回路帶寬。
7.根據(jù)權(quán)利要求5所述的設(shè)備,其中所述控制邏輯被配置成啟用所述數(shù)字回路濾波器的所述相位路徑并在至少一個(gè)時(shí)鐘循環(huán)保持所述數(shù)字回路濾波器的寄存器,連同所述計(jì)數(shù)器被復(fù)位一起作為所述轉(zhuǎn)變的一部分。
8.根據(jù)權(quán)利要求1所述的設(shè)備,其中從所述計(jì)數(shù)器提供輸出信號(hào)。
9.根據(jù)權(quán)利要求1所述的設(shè)備,其中來(lái)自所述相位路徑的信息和來(lái)自所述頻率路徑的信息在啟用所述相位路徑時(shí)被組合以生成用于控制所述振蕩器的數(shù)字控制字。
10.根據(jù)權(quán)利要求1所述的設(shè)備,其中所述頻率路徑包括: 微分器,被耦合用于接收由所述波紋計(jì)數(shù)器輸出生成的輸入信號(hào)和所述時(shí)間-數(shù)字電路輸出信號(hào); 耦合到所述微分輸入信號(hào)和頻率目標(biāo)值的第一加法電路; 耦合到所述加法器的增益電路; 被耦合用于接收來(lái)自所述相位路徑的值的第二加法電路,該值在所述相位路徑被禁用時(shí)不會(huì)影響所述數(shù)字控制字; 用于調(diào)整帶寬的換擋電路;以及 耦合到所述換擋電路以提供所述數(shù)字控制字的積分器。
11.根據(jù)權(quán)利要求10所述的設(shè)備,其中所述相位路徑包括: 第三加法電路,被耦合用于接收低位位元的所述輸入信號(hào)和相位目標(biāo)值;所述第二加法電路被耦合用于在所述相位路徑被啟用時(shí)從所述第三加法電路接收輸出; 所述換擋電路;以及 所述積分器。
12.一種將輸入時(shí)鐘信號(hào)鎖定到振蕩器輸出信號(hào)的方法,包括: 從振蕩器生成所述振蕩器輸出信號(hào); 從數(shù)字回路濾波器提供用于控制所述振蕩器的數(shù)字控制字; 在耦合到所述振蕩器的波紋計(jì)數(shù)器中生成計(jì)數(shù)值,該計(jì)數(shù)值基于所述振蕩器輸出信號(hào); 生成所述輸入時(shí)鐘信號(hào)與所述振蕩器輸出信號(hào)之間的相位差的數(shù)字表示; 根據(jù)所述波紋計(jì)數(shù)器的所述計(jì)數(shù)值和所述相位差來(lái)調(diào)整來(lái)自所述數(shù)字回路濾波器的所述數(shù)字控制字;以及 在頻率獲得期間禁用所述數(shù)字回路濾波器的相位路徑而操作所述數(shù)字回路濾波器的頻率路徑。
13.根據(jù)權(quán)利 要求12所述的方法,還包括在頻率獲得的預(yù)定時(shí)間之后復(fù)位所述波紋計(jì)數(shù)器以將所述波紋計(jì)數(shù)器與所述輸入時(shí)鐘信號(hào)對(duì)準(zhǔn)。
14.根據(jù)權(quán)利要求12所述的方法,還包括: 在所述頻率獲得期間在第一時(shí)間段使用第一帶寬操作所述數(shù)字回路濾波器,以及在所述頻率獲得的另一部分期間在第二時(shí)間段使用低于所述第一帶寬的第二帶寬操作所述數(shù)字回路濾波器。
15.根據(jù)權(quán)利要求12所述的方法,還包括: 在預(yù)定時(shí)間段之后,從鎖頻工作模式轉(zhuǎn)變到鎖相工作模式,該轉(zhuǎn)變包括啟用所述數(shù)字回路濾波器的所述相位路徑并復(fù)位所述波紋計(jì)數(shù)器。
16.根據(jù)權(quán)利要求15所述的方法,還包括在一個(gè)或多個(gè)循環(huán)阻止對(duì)數(shù)字回路濾波器的寄存器進(jìn)行時(shí)鐘計(jì)時(shí),并連同復(fù)位所述波紋計(jì)數(shù)器和開(kāi)啟所述相位路徑以避免所述頻率路徑中的不連續(xù)性。
17.根據(jù)權(quán)利要求14所述的方法,還包括在啟用所述相位路徑之后結(jié)合來(lái)自所述相位路徑的信息和來(lái)自所述頻率路徑的信息以生成所述數(shù)字控制字。
18.根據(jù)權(quán)利要求14所述的方法,還包括在所述頻率獲得期間對(duì)提供給所述頻率路徑的信息進(jìn)行微分以生成頻率信息。
19.一種將輸入時(shí)鐘信號(hào)鎖定到振蕩器輸出信號(hào)的方法,包括: 從振蕩器生成所述振蕩器輸出信號(hào); 從數(shù)字回路濾波器提供用于控制所述振蕩器的數(shù)字控制字; 響應(yīng)于啟動(dòng)條件啟用所述數(shù)字回路濾波器的頻率路徑并禁用相位路徑,同時(shí)實(shí)現(xiàn)鎖頻;以及 在鎖頻模式與鎖相工作模式之間進(jìn)行轉(zhuǎn)變,該轉(zhuǎn)變包括啟用所述相位路徑,復(fù)位耦合到所述振蕩器和所述數(shù)字回路濾波器的計(jì)數(shù)器,以及保持所述數(shù)字回路濾波器中的寄存器至少時(shí)鐘循環(huán)。
20.根據(jù)權(quán)利要求19所述的方法,還包括:在耦合到所述振蕩器的所述計(jì)數(shù)器中生成計(jì)數(shù)值,該計(jì)數(shù)值基于所述振蕩器輸出信號(hào); 生成對(duì)應(yīng)于所述輸入時(shí)鐘信號(hào)與所述振蕩器輸出信號(hào)之間的相位差的數(shù)字相位信息;以及 將所述計(jì)數(shù)值 與所述相位信息提供給所述數(shù)字回路濾波器。
【文檔編號(hào)】H03L7/08GK104052467SQ201410095602
【公開(kāi)日】2014年9月17日 申請(qǐng)日期:2014年3月14日 優(yōu)先權(quán)日:2013年3月15日
【發(fā)明者】科林·威爾汀-吳, 黃云騰 申請(qǐng)人:硅谷實(shí)驗(yàn)室公司