Cdr中部分并行輸入的累加左移qc-ldpc編碼器的制造方法
【專利摘要】本發(fā)明提供了一種CDR中部分并行輸入的累加左移QC-LDPC編碼器,該編碼器包括27個(gè)預(yù)先存儲(chǔ)所有碼率生成矩陣中所有循環(huán)矩陣生成多項(xiàng)式的生成多項(xiàng)式查找表、27個(gè)對(duì)信息段和生成多項(xiàng)式比特進(jìn)行標(biāo)量乘的256位二進(jìn)制乘法器、27個(gè)對(duì)乘積和移位寄存器內(nèi)容進(jìn)行模2加的256位二進(jìn)制加法器、27個(gè)存儲(chǔ)被循環(huán)左移1位的和的256位移位寄存器。最終,校驗(yàn)數(shù)據(jù)包含于27個(gè)移位寄存器中。本發(fā)明提供的部分并行輸入編碼器兼容CDR系統(tǒng)中所有碼率QC-LDPC碼,具有寄存器少、結(jié)構(gòu)簡單、功耗小、成本低、工作頻率高、吞吐量大等優(yōu)點(diǎn)。
【專利說明】CDR中部分并行輸入的累加左移QC-LDPC編碼器
【技術(shù)領(lǐng)域】
[0001]本發(fā)明涉及信道編碼領(lǐng)域,特別涉及一種⑶R(China Digital Radio)系統(tǒng)中部分并行輸入的累加左移QC-LDPC編碼器。
【背景技術(shù)】
[0002]低密度奇偶校驗(yàn)(Low-Density Parity-Check, LDPC)碼是高效的信道編碼技術(shù)之一,而準(zhǔn)循環(huán) LDPC(Quas1-Cyclic LDPC, QC-LDPC)碼是一種特殊的 LDPC 碼。QC-LDPC 碼的生成矩陣G和校驗(yàn)矩陣H都是由循環(huán)矩陣構(gòu)成的陣列,具有分段循環(huán)的特點(diǎn),故被稱為QC-LDPC碼。循環(huán)矩陣的首行是末行循環(huán)右移I位的結(jié)果,其余各行都是其上一行循環(huán)右移I位的結(jié)果,因此,循環(huán)矩陣完全由其首行來表征。通常,循環(huán)矩陣的首行被稱為它的生成多項(xiàng)式。
[0003]⑶R標(biāo)準(zhǔn)采用系統(tǒng)形式的QC-LDPC碼,其生成矩陣G的左半部分是一個(gè)單位矩陣,右半部分是由aXc個(gè)bXb階循環(huán)矩陣Gi,j(0 ≤Ka, a ≤j<t, t = a+c)構(gòu)成的陣列,如下
所示:
[0004]
【權(quán)利要求】
1.一種⑶R中部分并行輸入的累加左移QC-LDPC編碼器,QC-LDPC碼的生成矩陣G分為a塊行和t塊列,后c塊列對(duì)應(yīng)的部分生成矩陣是由aXc個(gè)bXb階循環(huán)矩陣構(gòu)成的陣列,gu是循環(huán)矩陣Gy的生成多項(xiàng)式,其中,t = a+c,a、b、c、1、j和t均為非負(fù)整數(shù),O≤i〈a,a≤j〈t,CDR標(biāo)準(zhǔn)采用了 4種不同碼率η的QC-LDPC碼,η分別是1/4、1/3、1/2、3/4,對(duì)于這4種不同碼率QC-LDPC碼,均有t = 36和b = 256,4種不同碼率對(duì)應(yīng)的參數(shù)a分別是9、12、18、27,4種不同碼率對(duì)應(yīng)的參數(shù)c分別是27、24、18、9,生成矩陣G對(duì)應(yīng)碼字V= (S,P), G的前a塊列對(duì)應(yīng)的是信息向量s,后c塊列對(duì)應(yīng)的是校驗(yàn)向量P,以b比特為一段,信息向量s被等分為a段,即s = (s0, S1,…,Sa^1),校驗(yàn)向量P被等分為c段,即P =(Po, P1,…,P?!?,其特征在于,所述編碼器包括以下部件: 生成多項(xiàng)式查找表U,L1, - ,L26,分別預(yù)存所有碼率QC-LDPC碼生成矩陣G中第a, a+1,…,27塊列的循環(huán)矩陣生成多項(xiàng)式; b位二進(jìn)制乘法器M0, M1,…,M26,分別對(duì)信息段和生成多項(xiàng)式查找表Ltl, L1,…,L26的輸出比特進(jìn)行標(biāo)量乘; b位二進(jìn)制加法器Atl, A1,…,A26,分別對(duì)b位二進(jìn)制乘法器Mtl, M1,…,M26的乘積和移位寄存器Rtl, R1,…,R26的內(nèi)容進(jìn)行模2加; 移位寄存器Rtl, R1,…,R26,分別存儲(chǔ)b位二進(jìn)制加法器A0, A1,…,A26的和被循環(huán)左移I位后的結(jié)果以及最終的校驗(yàn)段PmP1,…,Pa;。
2.根據(jù)權(quán)利要求1所述的一種⑶R中部分并行輸入的累加左移QC-LDPC編碼器,其特征在于,所述生成多項(xiàng)式查找表Ltl~L8分別存儲(chǔ)η = 1/4碼率G的第9~17塊列中的所有生成多項(xiàng)式,并分別存儲(chǔ)Π = 1/3碼率G的第12~20塊列中的所有生成多項(xiàng)式,并分別存儲(chǔ)η = 1/2碼率G的第18~26塊列中的所有生成多項(xiàng)式,以及分別存儲(chǔ)Π = 3/4碼率G的第27~35塊列中的所有生成多項(xiàng)式,對(duì)于任一塊列,依次存儲(chǔ)第0,I,…,a-1塊行對(duì)應(yīng)的生成多項(xiàng)式。
3.根據(jù)權(quán)利要求1所述的一種⑶R中部分并行輸入的累加左移QC-LDPC編碼器,其特征在于,所述生成多項(xiàng)式查找表L9~L17分別存儲(chǔ)η = 1/4碼率G的第18~26塊列中的所有生成多項(xiàng)式,并分別存儲(chǔ)H = 1/3碼率G的第21~29塊列中的所有生成多項(xiàng)式,以及分別存儲(chǔ)H = 1/2碼率G的第27~35塊列中的所有生成多項(xiàng)式,對(duì)于任一塊列,依次存儲(chǔ)第0,I,…,a-Ι塊行對(duì)應(yīng)的生成多項(xiàng)式。
4.根據(jù)權(quán)利要求1所述的一種⑶R中部分并行輸入的累加左移QC-LDPC編碼器,其特征在于,所述生成多項(xiàng)式查找表L18~L23分別存儲(chǔ)η = 1/4碼率G的第27~32塊列中的所有生成多項(xiàng)式,并分別存儲(chǔ)H = 1/3碼率G的第30~35塊列中的所有生成多項(xiàng)式,對(duì)于任一塊列,依次存儲(chǔ)第0,I,…,a-1塊行對(duì)應(yīng)的生成多項(xiàng)式。
5.根據(jù)權(quán)利要求1所述的一種⑶R中部分并行輸入的累加左移QC-LDPC編碼器,其特征在于,所述生成多項(xiàng)式查找表L24~L26分別存儲(chǔ)η = 1/4碼率G的第33~35塊列中的所有生成多項(xiàng)式,對(duì)于任一塊列,依次存儲(chǔ)第0,I,…,a-Ι塊行對(duì)應(yīng)的生成多項(xiàng)式。
6.一種⑶R中部分并行輸入的累加左移QC-LDPC編碼方法,QC-LDPC碼的生成矩陣G分為a塊行和t塊列,后c塊列對(duì)應(yīng)的部分生成矩陣是由aXc個(gè)bXb階循環(huán)矩陣Gi;j構(gòu)成的陣列,gi;J是循環(huán)矩陣Gy的生成多項(xiàng)式,其中,t = a+c, a、b、C、1、j和t均為非負(fù)整數(shù),O≤i〈a,a≤j〈t,CDR標(biāo)準(zhǔn)采用了 4種不同碼率η的QC-LDPC碼,η分別是1/4、1/3、1/2、3/4,對(duì)于這4種不同碼率QC-LDPC碼,均有t = 36和b = 256,4種不同碼率對(duì)應(yīng)的參數(shù)a分別是9、12、18、27,4種不同碼率對(duì)應(yīng)的參數(shù)c分別是27、24、18、9,生成矩陣G對(duì)應(yīng)碼字V = (S,P), G的前a塊列對(duì)應(yīng)的是信息向量s,后c塊列對(duì)應(yīng)的是校驗(yàn)向量P,以b比特為一段,信息向量s被等分為a段,即s = (s0, S1,…,Sa^1),校驗(yàn)向量P被等分為c段,即P=(Po, P1,…,Pm),其特征在于,所述編碼方法包括以下步驟: 第I步,清零移位寄存器Ro,R1,…,R26 ; 第2步,輸入信息段Si,其中,O≤i〈a; 第3步,生成多項(xiàng)式查找表Lci, L1,…,L26分別輸出碼率η生成矩陣G第i塊行中第a, a+1,...,27塊列的生成多項(xiàng)式比特,這些生成多項(xiàng)式比特分別通過b位二進(jìn)制乘法器M0, M1, - ,M26與信息段Si進(jìn)行標(biāo)量乘,b位二進(jìn)制乘法器Mci, M1, - ,M26的乘積分別通過b位二進(jìn)制加法器Atl, A1,…,A26與移位寄存器R0, R1, - ,R26的內(nèi)容相加,b位二進(jìn)制加法器A0, A1,…,A26的和被循環(huán)左移I位后的結(jié)果分別存入移位寄存器Rtl, R1,…,R26 ; 第4步,重復(fù)第3步b次; 第5步,以I為步長遞增改變i的取值,重復(fù)第2~4步a次,直到整個(gè)信息向量s輸入完畢,此時(shí),移位寄存器Rtl, R1,…,Rc^1存儲(chǔ)的分別是校驗(yàn)段Po,P1,…,Pn,它們構(gòu)成了校驗(yàn)向 量 P = (Po, Pi,…,Pc-1)。
【文檔編號(hào)】H03M13/11GK103929197SQ201410163922
【公開日】2014年7月16日 申請(qǐng)日期:2014年4月23日 優(yōu)先權(quán)日:2014年4月23日
【發(fā)明者】張鵬, 劉志文, 張燕 申請(qǐng)人:榮成市鼎通電子信息科技有限公司