本發(fā)明涉及顯示技術領域,特別涉及一種數模轉換電路、顯示面板及顯示裝置。
背景技術:
目前,一般適用于顯示器的數字模擬轉換器(Digital To Analog Converter,DAC)主要有電流舵式和電阻串分壓式。其中,電流舵式DAC雖然具有高速、高精度等特點,但當其用于驅動信號向傳輸線傳輸時,為了抑制傳輸信號的反射,必須使電流舵式DAC的輸出阻抗等于傳輸線的特征阻抗,導致功耗較大。電阻串分壓式DAC雖然具有結構簡單、噪聲小、線性度好等優(yōu)點,但是電阻串分壓式DAC的精度主要有電阻串的匹配性決定。
隨著高清顯示技術的發(fā)展,對顯示器中的DAC的性能要求也越來越高,一般通常要求在10比特(bit)以上。目前,如圖1所示,電阻串分壓式10bitDAC一般包括:電阻串10以及十位二進制選擇開關網絡20。其中,電阻串10包括1024個串聯的阻值相同的電阻Rx(x=0、1、2…1023),電阻串10包括1025個串聯節(jié)點,電位由低到高依次定義為d_0~d_1024,串聯節(jié)點d_0與低參考電壓端VREFL相連,串聯節(jié)點d_1024與高參考電壓端VREFH相連,十位二進制選擇開關網絡20包括2046個開關。電阻串10中的串聯節(jié)點d_0~d_1023分別與十位二進制選擇開關網絡20的各信號輸入端對應連接,數字信號B0~B9通過控制十位二進制選擇開關網絡20從電阻串10中選擇對應的參考電壓,實現數字信號到模擬信號的轉換。由于上述10bit DAC中需要的開關數目為2046個,需要的參考電壓點為1024個,導致其結構復雜、以及帶來大量的布線問題。并且,該10bit DAC一般在芯片中占用面積高達60%-70%,導致占用芯片面積較大。
為了解決上述問題,一些采用兩級分段式結構的10bit DAC被提出來。這種結構將10bit DAC分為兩級,一般第一級采用全局電阻串結構,通過電壓選擇器從全局電阻串中選擇兩個相鄰的參考電壓VL和VH,然后第二級通過將第一級得到的兩個相鄰的電壓進行精確分壓,得到最終的模擬電壓。雖然開關數目相對減少了一些,但是參考電壓點數并沒有減少,因此仍然會導致其結構復雜、帶來大量的布線問題,以及占用面積也較大,不利于提高產品競爭力。
技術實現要素:
本發(fā)明實施例提供的一種數模轉換電路、顯示面板及顯示裝置,用以解決現有技術中數模轉換電路結構復雜、占用面積增加,以及帶來大量的布線的問題。
因此,本發(fā)明實施例提供了一種數模轉換電路,包括:分壓單元、第一分段單元、第二分段單元以及第三分段單元;其中,
所述分壓單元具有2i+1個分壓信號端,按電壓由低到高依次定義為第1至第2i+1分壓信號端;其中,i為大于或等于8的偶數;
所述第一分段單元的各第1端分別與所述第1至第2i+1分壓信號端對應相連,第2端與第一數字信號端相連,各輸出端分別與第一節(jié)點、第二節(jié)點、第三節(jié)點、第四節(jié)點以及第五節(jié)點相連;所述第一分段單元用于在所述第2端接收的一組i-2位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給所述第一節(jié)點,將第4k-2分壓信號端的信號提供給所述第二節(jié)點,將第4k-1分壓信號端的信號提供給所述第三節(jié)點,將第4k分壓信號端的信號提供給所述第四節(jié)點,將第4k+1分壓信號端的信號提供給所述第五節(jié)點;其中,k為大于或等于1且小于或等于2i-2的整數;
所述第二分段單元的第1端與所述第一節(jié)點相連,第2端與所述第二節(jié)點相連,第3端與所述第三節(jié)點相連,第4端與所述第四節(jié)點相連,第5端與所述第五節(jié)點相連,第6端與第二數字信號端相連,各輸出端分別與第六節(jié)點與第七節(jié)點相連;所述第二分段單元用于在所述第二分段單元的第2端接收的一組2位二進制序列中的第m個數字信號的控制下,將所述第二分段單元的第m端的信號提供給所述第六節(jié)點,將所述第二分段單元的第m+1端的信號提供給所述第七節(jié)點;其中,m為大于或等于1且小于或等于4的整數;
所述第三分段單元的第1端與所述第六節(jié)點相連,第2端與所述第七節(jié)點相連,輸出端與所述數模轉換電路的模擬信號輸出端相連;所述第三分段模塊用于將與所述第三分段單元的第1端的電壓對應的四個具有不同電壓的模擬信號提供給所述模擬信號輸出端。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第一分段單元包括:第一開關控制模塊、第二開關控制模塊、第三開關控制模塊、第四開關控制模塊與第五開關控制模塊;其中,
所述第一開關控制模塊的各第1端分別與所述第4k-3分壓信號端對應相連,第2端與所述第一數字信號端相連,輸出端與所述第一節(jié)點相連;所述第一開關控制模塊用于在所述第一開關控制模塊的第2端接收的第k個數字信號的控制下,將所述第4k-3分壓信號端的信號提供給所述第一節(jié)點;
所述第二開關控制模塊的各第1端分別與所述第4k-2分壓信號端對應相連,第2端與所述第一數字信號端相連,輸出端與所述第二節(jié)點相連;所述第二開關控制模塊用于在所述第二開關控制模塊的第2端接收的第k個數字信號的控制下,將所述第4k-2分壓信號端的信號提供給所述第二節(jié)點;
所述第三開關控制模塊的各第1端分別與所述第4k-1分壓信號端對應相連,第2端與所述第一數字信號端相連,輸出端與所述第三節(jié)點相連;所述第三開關控制模塊用于在所述第三開關控制模塊的第2端接收的第k個數字信號的控制下,將所述第4k-1分壓信號端的信號提供給所述第三節(jié)點;
所述第四開關控制模塊的各第1端分別與所述第4k分壓信號端對應相連,第2端與所述第一數字信號端相連,輸出端與所述第四節(jié)點相連;所述第四開關控制模塊用于在所述第四開關控制模塊的第2端接收的第k個數字信號的控制下,將所述第4k分壓信號端的信號提供給所述第四節(jié)點;
所述第五開關控制模塊的各第1端分別與所述第4k+1分壓信號端對應相連,第2端與所述第一數字信號端相連,輸出端與所述第五節(jié)點相連;所述第五開關控制模塊用于在所述第五開關控制模塊的第2端接收的第k個數字信號的控制下,將所述第4k+1分壓信號端的信號提供給所述第五節(jié)點。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第一開關控制模塊包括:i-2位二進制開關樹型的第一開關網絡;其中,
所述第一開關網絡的各第1輸入端與所述第4k-3分壓信號端對應相連,第2輸入端與所述第一數字信號端相連,輸出端與所述第一節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第二開關控制模塊包括:i-2位二進制開關樹型的第二開關網絡;其中,
所述第二開關網絡的各第1輸入端與所述第4k-2分壓信號端對應相連,第2輸入端與所述第一數字信號端相連,輸出端與所述第二節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第三開關控制模塊包括:i-2位二進制開關樹型的第三開關網絡;其中,
所述第三開關網絡的各第1輸入端與所述第4k-1分壓信號端對應相連,第2輸入端與所述第一數字信號端相連,輸出端與所述第三節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第四開關控制模塊包括:i-2位二進制開關樹型的第四開關網絡;其中,
所述第四開關網絡的各第1輸入端與所述第4k分壓信號端對應相連,第2輸入端與所述第一數字信號端相連,輸出端與所述第四節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第五開關控制模塊包括:i-2位二進制開關樹型的第五開關網絡;其中,
所述第五開關網絡的各第1輸入端與所述第4k+1分壓信號端對應相連,第2輸入端與所述第一數字信號端相連,輸出端與所述第五節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第二分段單元包括:第六開關控制模塊和第七開關控制模塊;其中,
所述第六開關控制模塊的第1端與所述第一節(jié)點相連,第2端與所述第二節(jié)點相連,第3端與所述第三節(jié)點相連,第4端與所述第四節(jié)點相連,第5端與所述第二數字信號端相連,輸出端與所述第六節(jié)點相連;所述第六開關控制模塊用于在所述第六開關控制模塊的第5端接收的第m個數字信號的控制下,將所述第六開關控制模塊的第m端的信號提供給所述第六節(jié)點;
所述第七開關控制模塊的第1端與所述第二節(jié)點相連,第2端與所述第三節(jié)點相連,第3端與所述第四節(jié)點相連,第4端與所述第五節(jié)點相連,第5端與所述第二數字信號端相連,輸出端與所述第七節(jié)點相連;所述第七開關控制模塊用于在所述第七開關控制模塊的第5端接收的第m個數字信號的控制下,將所述第七開關控制模塊的第m端的信號提供給所述第七節(jié)點。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第六開關控制模塊包括:2位二進制開關樹型的第六開關網絡;其中,
所述第六開關網絡的各第1輸入端與所述第一節(jié)點、所述第二節(jié)點、所述第三節(jié)點以及所述第四節(jié)點對應相連,第2輸入端與所述第二數字信號端相連,輸出端與所述第六節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第七開關控制模塊包括:2位二進制開關樹型的第七開關網絡;其中,
所述第七開關網絡的各第1輸入端與所述第二節(jié)點、所述第三節(jié)點、所述第四節(jié)點以及所述第五節(jié)點對應相連,第2輸入端與所述第二數字信號端相連,輸出端與所述第七節(jié)點相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第三分段單元包括:第八開關控制模塊、第九開關控制模塊和放大器;其中,
所述第八開關控制模塊的第1端和第3端分別與所述第六節(jié)點相連,第2端和第4端分別與所述第七節(jié)點相連,第5端與第三數字信號端相連,輸出端與所述放大器的第一同相輸入端相連;所述第八開關控制模塊用于在所述第八開關控制模塊的第5端接收的一組2位二進制序列中的第n個數字信號的控制下,將所述第八開關控制模塊的第n端的信號提供給所述第一同相輸入端;n為大于或等于1且小于或等于4的整數;
所述第九開關控制模塊的第1端和第2端分別與所述第六節(jié)點相連,第3端和第4端分別與所述第七節(jié)點相連,第5端與所述第三數字信號端相連,輸出端與所述放大器的第二同相輸入端相連;所述第九開關控制模塊用于在所述第九開關控制模塊的第5端接收的一組2位二進制序列中的第n個數字信號的控制下,將所述第九開關控制模塊的第n端的信號提供給所述第二同相輸入端;
所述放大器的第三同相輸入端與所述第六節(jié)點相連,反相輸入端分別與所述放大器的輸出端以及所述模擬信號輸出端相連;所述放大器用于根據預設求和規(guī)則將所述第一同相輸入端的信號的電壓、所述第二同相輸入端的信號的電壓以及所述第三同相輸入端的信號的電壓進行相加,以輸出與所述第三同相輸入端的信號對應的四個具有不同電壓的模擬信號。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第八開關網絡模塊包括:2位二進制開關樹型的第八開關網絡;其中,
所述第八開關網絡的第1輸入端和第3輸入端分別與所述第六節(jié)點對應相連,第2輸入端和第4輸入端分別與所述第七節(jié)點對應相連,第5輸入端與所述第三數字信號端相連,輸出端與所述第一同相輸入端相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述第九開關網絡模塊包括:2位二進制開關樹型的第九開關網絡;其中,
所述第九開關網絡的第1輸入端和第2輸入端分別與所述第六節(jié)點對應相連,第3輸入端和第4輸入端分別與所述第七節(jié)點對應相連,第5輸入端與所述第三數字信號端相連,輸出端與所述第二同相輸入端相連。
優(yōu)選地,在本發(fā)明實施例提供的上述數模轉換電路中,所述分壓單元包括:具有串聯連接的2i個電阻的電阻串、參考電壓端與接地端;其中,
所述電阻串包括2i+1個串聯節(jié)點,按電壓由低到高依次定義為第1至第2i+1串聯節(jié)點;所述第1串聯節(jié)點與所述接地端相連,所述第2i+1串聯節(jié)點與所述參考電壓端相連;所述第1至第2i+1串聯節(jié)點與所述第1至第2i+1分壓信號端對應相連。
相應地,本發(fā)明實施例還提供了一種顯示面板,包括本發(fā)明實施例提供的上述任一種數模轉換電路。
相應地,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的上述顯示面板。
本發(fā)明實施例提供的數模轉換電路、顯示面板及顯示裝置,包括:分壓單元、第一分段單元、第二分段單元以及第三分段單元;其中,分壓單元用于提供2i+1個分壓信號端;第一分段單元用于在其第2端接收的一組i-2位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點,將第4k-2分壓信號端的信號提供給第二節(jié)點,將第4k-1分壓信號端的信號提供給第三節(jié)點,將第4k分壓信號端的信號提供給第四節(jié)點,將第4k+1分壓信號端的信號提供給第五節(jié)點,其中k為大于或等于1且小于或等于2i-2的整數;第二分段單元用于在其第2端接收的一組2位二進制序列中的第m個數字信號的控制下,將其第m端的信號提供給第六節(jié)點,將其第m+1端的信號提供給第七節(jié)點,其中m為大于或等于1且小于或等于4的整數;第三分段模塊用于將與第三分段單元的第1端的電壓對應的四個具有不同電壓的模擬信號提供給模擬信號輸出端。因此,本發(fā)明實施例提供的數模轉換電路,采用分段模式,通過上述四個單元的相互配合,僅需要采用2i+1個分壓信號端,就可以輸出2i+2個不同電壓的模擬信號,與現有技術中需要采用2i+2個分壓信號端相比,可以減少分壓信號端的設置,簡化結構、減小布線難度以及降低生產成本。
附圖說明
圖1為現有技術中電阻串分壓式10bit DAC的具體結構示意圖;
圖2為本發(fā)明實施例提供的數模轉換電路的結構示意圖之一;
圖3為本發(fā)明實施例提供的數模轉換電路的結構示意圖之二;
圖4為本發(fā)明實施例提供的數模轉換電路的分壓單元的具體結構示意圖;
圖5a為本發(fā)明實施例提供的數模轉換電路的第一開關控制模塊的具體結構示意圖;
圖5b為本發(fā)明實施例提供的數模轉換電路的第二開關控制模塊的具體結構示意圖;
圖5c為本發(fā)明實施例提供的數模轉換電路的第三開關控制模塊的具體結構示意圖;
圖5d為本發(fā)明實施例提供的數模轉換電路的第四開關控制模塊的具體結構示意圖;
圖5e為本發(fā)明實施例提供的數模轉換電路的第五開關控制模塊的具體結構示意圖;
圖6a為本發(fā)明實施例提供的數模轉換電路的第六開關控制模塊的具體結構示意圖;
圖6b為本發(fā)明實施例提供的數模轉換電路的第七開關控制模塊的具體結構示意圖;
圖7為本發(fā)明實施例提供的數模轉換電路的第三分段單元的具體結構示意圖。
具體實施方式
為了使本發(fā)明的目的,技術方案和優(yōu)點更加清楚,下面結合附圖,對本發(fā)明實施例提供的數模轉換電路、顯示面板及顯示裝置的具體實施方式進行詳細地說明。
本發(fā)明實施例提供的一種數模轉換電路,如圖2所示(圖2以i=8為例),包括:分壓單元1、第一分段單元2、第二分段單元3以及第三分段單元4;其中,
分壓單元1具有2i+1個分壓信號端,按電壓由低到高依次定義為第1至第2i+1分壓信號端V1~V2i+1,其中,i為大于或等于8的偶數;
第一分段單元2的各第1端分別與第1至第2i+1分壓信號端V1~V2i+1對應相連,第2端與第一數字信號端D1相連,各輸出端分別與第一節(jié)點Q1、第二節(jié)點Q2、第三節(jié)點Q3、第四節(jié)點Q4以及第五節(jié)點Q5相連;第一分段單元2用于在第2端接收的一組i-2位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點Q1,將第4k-2分壓信號端的信號提供給第二節(jié)點Q2,將第4k-1分壓信號端的信號提供給第三節(jié)點Q3,將第4k分壓信號端的信號提供給第四節(jié)點Q4,將第4k+1分壓信號端的信號提供給第五節(jié)點Q5;其中,k為大于或等于1且小于或等于2i-2的整數;
第二分段單元3的第1端與第一節(jié)點Q1相連,第2端與第二節(jié)點Q2相連,第3端與第三節(jié)點Q3相連,第4端與第四節(jié)點Q4相連,第5端與第五節(jié)點Q5相連,第6端與第二數字信號端D2相連,各輸出端分別與第六節(jié)點Q6與第七節(jié)點Q7相連;第二分段單元3用于在第二分段單元3的第2端接收的一組2位二進制序列中的第m個數字信號的控制下,將第二分段單元3的第m端的信號提供給第六節(jié)點Q6,將第二分段單元3的第m+1端的信號提供給第七節(jié)點Q7;其中,m為大于或等于1且小于或等于4的整數;
第三分段單元4的第1端與第六節(jié)點Q6相連,第2端與第七節(jié)點Q7相連,輸出端與數模轉換電路的模擬信號輸出端VOUT相連;第三分段模塊4用于將與第三分段單元4的第1端的電壓對應的四個具有不同電壓的模擬信號提供給模擬信號輸出端VOUT。
本發(fā)明實施例提供的上述數模轉換電路,包括:分壓單元、第一分段單元、第二分段單元以及第三分段單元;其中,分壓單元用于提供2i+1個分壓信號端;第一分段單元用于在其第2端接收的一組i-2位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點,將第4k-2分壓信號端的信號提供給第二節(jié)點,將第4k-1分壓信號端的信號提供給第三節(jié)點,將第4k分壓信號端的信號提供給第四節(jié)點,將第4k+1分壓信號端的信號提供給第五節(jié)點,其中k為大于或等于1且小于或等于2i-2的整數;第二分段單元用于在其第2端接收的一組2位二進制序列中的第m個數字信號的控制下,將其第m端的信號提供給第六節(jié)點,將其第m+1端的信號提供給第七節(jié)點,其中m為大于或等于1且小于或等于4的整數;第三分段模塊用于將與第三分段單元的第1端的電壓對應的四個具有不同電壓的模擬信號提供給模擬信號輸出端。因此,本發(fā)明實施例提供的數模轉換電路,采用分段模式,通過上述四個單元的相互配合,僅需要采用2i+1個分壓信號端,就可以輸出2i+2個不同電壓的模擬信號,與現有技術中需要采用2i+2個分壓信號端相比,可以減少分壓信號端的設置,簡化結構、減小布線難度以及降低生產成本。
一般2位二進制序列包括:00、01、10、11共4個不同的數字信號;其中,第1個數字信號為00,第2個數字信號為01,第3個數字信號為10,第4個數字信號為11。當i=8時,6位二進制序列包括:000000、000001、000010…111110、111111共64個不同的數字信號;其中,第1個數字信號為000000,第2個數字信號為000001,第3個數字信號為000010,依次類推。當i=10時,8位二進制序列包括:00000000、00000001、00000010…11111110、11111111共256個不同的數字信號;其中,第1個數字信號為00000000,第2個數字信號為00000001,第3個數字信號為00000010,依次類推。同理,當i為大于10的偶數時,依次類推。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖3所示(圖3以i=8為例),第一分段單元包括:第一開關控制模塊2_1、第二開關控制模塊2_2、第三開關控制模塊2_3、第四開關控制模塊2_4與第五開關控制模塊2_5;其中,
第一開關控制模塊2_1的各第1端分別與第4k-3分壓信號端對應相連,第2端與第一數字信號端D1相連,輸出端與第一節(jié)點Q1相連;第一開關控制模塊2_1用于在第一開關控制模塊2_1的第2端接收的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點Q1;
第二開關控制模塊2_2的各第1端分別與第4k-2分壓信號端對應相連,第2端與第一數字信號端D1相連,輸出端與第二節(jié)點Q2相連;第二開關控制模塊2_2用于在第二開關控制模塊2_2的第2端接收的第k個數字信號的控制下,將第4k-2分壓信號端的信號提供給第二節(jié)點Q2;
第三開關控制模塊2_3的各第1端分別與第4k-1分壓信號端對應相連,第2端與第一數字信號端D1相連,輸出端與第三節(jié)點Q3相連;第三開關控制模塊2_3用于在第三開關控制模塊2_3的第2端接收的第k個數字信號的控制下,將第4k-1分壓信號端的信號提供給第三節(jié)點Q3;
第四開關控制模塊2_4的各第1端分別與第4k分壓信號端對應相連,第2端與第一數字信號端D1相連,輸出端與第四節(jié)點Q4相連;第四開關控制模塊2_4用于在第四開關控制模塊2_4的第2端接收的第k個數字信號的控制下,將第4k分壓信號端的信號提供給第四節(jié)點Q4;
第五開關控制模塊2_5的各第1端分別與第4k+1分壓信號端對應相連,第2端與第一數字信號D1端相連,輸出端與第五節(jié)點Q5相連;第五開關控制模塊2_5用于在第五開關控制模塊2_5的第2端接收的第k個數字信號的控制下,將第4k+1分壓信號端的信號提供給第五節(jié)點Q5。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,以i=8,k=1為例,第一開關控制模塊在數字信號000000的控制下將第1分壓信號端的信號提供給第一節(jié)點;第二開關控制模塊在數字信號000000的控制下將第2分壓信號端的信號提供給第二節(jié)點;第三開關控制模塊在數字信號000000的控制下將第3分壓信號端的信號提供給第三節(jié)點;第四開關控制模塊在數字信號000000的控制下將第4分壓信號端的信號提供給第四節(jié)點;第五開關控制模塊在數字信號000000的控制下將第5分壓信號端的信號提供給第五節(jié)點。因此,第一開關控制模塊、第二開關控制模塊、第三開關控制模塊、第四開關控制模塊與第五開關控制模塊在數字信號000000的控制下輸出了相鄰的5個分壓信號端的信號。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖3所示,第二分段單元包括:第六開關控制模塊3_1和第七開關控制模塊3_2;其中,
第六開關控制模塊3_1的第1端與第一節(jié)點Q1相連,第2端與第二節(jié)點Q2相連,第3端與第三節(jié)點Q3相連,第4端與第四節(jié)點Q4相連,第5端與第二數字信號端D2相連,輸出端與第六節(jié)點Q6相連;第六開關控制模塊3_1用于在第六開關控制模塊3_1的第5端接收的第m個數字信號的控制下,將第六開關控制模塊3_1的第m端的信號提供給第六節(jié)點Q6;
第七開關控制模塊3_2的第1端與第二節(jié)點Q2相連,第2端與第三節(jié)點Q3相連,第3端與第四節(jié)點Q4相連,第4端與第五節(jié)點Q5相連,第5端與第二數字信號端D2相連,輸出端與第七節(jié)點Q7相連;第七開關控制模塊3_2用于在第七開關控制模塊3_2的第5端接收的第m個數字信號的控制下,將第七開關控制模塊3_2的第m端的信號提供給第七節(jié)點Q7。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,以m=1為例,第六開關控制模塊在數字信號00的控制下將其第1端的信號提供給第六節(jié)點,即將第1分壓信號端的信號提供給第六節(jié)點;第七開關控制模塊在數字信號00的控制下將其第1端的信號提供給第七節(jié)點,即將第2分壓信號端的信號供給第七節(jié)點。因此,第六開關控制模塊和第七開關控制模塊在數字信號00的控制下輸出了相鄰的2個分壓信號端的信號。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖3所示,第三分段單元包括:第八開關控制模塊4_1、第九開關控制模塊4_2和放大器4_3;其中,
第八開關控制模塊4_1的第1端和第3端分別與第六節(jié)點Q6相連,第2端和第4端分別與第七節(jié)點Q7相連,第5端與第三數字信號端D3相連,輸出端與放大器4_3的第一同相輸入端相連;第八開關控制模塊4_1用于在第八開關控制模塊4_1的第5端接收的一組2位二進制序列中的第n個數字信號的控制下,將第八開關控制模塊4_1的第n端的信號提供給第一同相輸入端;n為大于或等于1且小于或等于4的整數;
第九開關控制模塊4_2的第1端和第2端分別與第六節(jié)點Q6相連,第3端和第4端分別與第七節(jié)點Q7相連,第5端與第三數字信號端D3相連,輸出端與放大器4_3的第二同相輸入端相連;第九開關控制模塊4_2用于在第九開關控制模塊4_2的第5端接收的一組2位二進制序列中的第n個數字信號的控制下,將第九開關控制模塊4_2的第n端的信號提供給第二同相輸入端;
放大器4_3的第三同相輸入端與第六節(jié)點Q6相連,反相輸入端分別與放大器4_3的輸出端以及模擬信號輸出端VOUT相連;放大器4_3用于根據預設求和規(guī)則將第一同相輸入端的信號的電壓、第二同相輸入端的信號的電壓以及第三同相輸入端的信號的電壓進行相加,以輸出與第三同相輸入端的信號對應的四個具有不同電壓的模擬信號。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,放大器為具有三輸入的軌到軌(rail to rail)放大器;其中,第一同相輸入端的薄膜晶體管的溝道的寬長比(W/L):第二同相輸入端的薄膜晶體管的溝道的寬長比(W/L):第三同相輸入端的薄膜晶體管的溝道的寬長比(W/L)為1:2:1。以輸入放大器的第一同相輸入端的電壓為Ve1、第二同相輸入端的電壓為Ve2、第三同相輸入端的電壓為Ve3為例,放大器用于根據的預設求和規(guī)則,將第一同相輸入端的電壓、第二同相輸入端的電壓以及第三同相輸入端的電壓進行相加,以輸出與第三同相輸入端的信號對應的四個具有不同電壓的模擬信號。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,以n=1,第1分壓信號端的信號的電壓為Vf1、第2分壓信號端的信號為Vf2為例,第八開關控制模塊在數字信號00的控制下將其第1端的信號提供給第一同相輸入端,即將第1分壓信號端的信號提供給第一同相輸入端,則放大器的第一同相輸入端的電壓Ve1為Vf1;第九開關控制模塊在數字信號00的控制下將其第1端的信號提供給第二同相輸入端,即將第1分壓信號端的信號提供給第二同相輸入端,則放大器的第二同相輸入端的電壓Ve2為Vf1,并且放大器的第三同相輸入端的電壓為Vf1,因此,放大器根據將電壓為Vf1的模擬信號輸出。同理,輸入第八開關控制模塊和第九開關控制模塊的數字信號為01時,放大器將電壓為的模擬信號輸出;輸入第八開關控制模塊和第九開關控制模塊的數字信號為10時,放大器將電壓為的模擬信號輸出;輸入第八開關控制模塊和第九開關控制模塊的數字信號為11時,放大器將電壓為的模擬信號輸出。因此,可以使第1分壓信號端的電壓在數字信號的控制下對應分壓輸出四個不同電壓:Vf1、的模擬信號。
同理,在具體實施時,可以使第2分壓信號端的電壓在數字信號的控制下對應分壓輸出四個不同電壓的模擬信號;使第3分壓信號端的電壓在數字信號的控制下對應分壓輸出四個不同電壓的模擬信號,依次類推,直至使第256分壓信號端的電壓在數字信號的控制下對應分壓輸出四個不同電壓的模擬信號。從而可以得到1024個不同電壓的模擬信號,從而使本發(fā)明實施例提供的數模轉換電路實現10bit DAC精度。
下面以i=8為例,結合具體實施例,對本發(fā)明實施例提供的上述數模轉換電路進行詳細說明。需要說明的是,本實施例是為了更好的解釋本發(fā)明,但不限制本發(fā)明。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖2和圖3所示,分壓單元1具有257個分壓信號端,按電壓由低到高依次定義為第1至第257分壓信號端V1~V257。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖4所示,分壓單元包括:具有串聯連接的256個電阻R1~R256的電阻串1_1、高
電位參考電壓端Vrefh與低電位參考信號端Vrehl;其中,電阻串1_1包括257個串聯節(jié)點,按電壓由低到高依次定義為第1至第257串聯節(jié)點v1~v257,第1串聯節(jié)點v1與低電位參考信號端Vrefl相連,第257串聯節(jié)點v257與高電位參考電壓端Vrefh相連;第1至第257串聯節(jié)點v1~v257與第1至第257分壓信號端對應相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,低電位參考信號端為接地端。當然低電位參考信號端也可以為具有其他電壓的信號端,這需要根據數模轉換電路的實際需要進行,在此不作限定。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,各電阻的阻值相等。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5a所示(圖5a以i=8為例),第一開關控制模塊包括:i-2位二進制開關樹型的第一開關網絡;其中,
第一開關網絡的各第1輸入端與第4k-3分壓信號端對應相連,第2輸入端與第一數字信號端D1相連,輸出端與第一節(jié)點Q1相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5a所示,第4k-3分壓信號端分別為:第1分壓信號端V1、第5分壓信號端V5、第9分壓信號端V9…第249分壓信號端V249、第253分壓信號端V253,第一開關網絡在一組六位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點Q1。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5a所示,以k=1為例,第一開關網絡在第1個數字信號000000的控制下,將第1分壓信號端V1的信號提供給第一節(jié)點Q1。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第一開關控制模塊的具體結構,在具體實施時,第一開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5b所示(圖5b以i=8為例),第二開關控制模塊包括:i-2位二進制開關樹型的第二開關網絡;其中,
第二開關網絡的各第1輸入端與第4k-2分壓信號端對應相連,第2輸入端與第一數字信號端D1相連,輸出端與第二節(jié)點Q2相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5b所示,第4k-2分壓信號端分別為:第2分壓信號端V2、第6分壓信號端V6、第10分壓信號端V10…第250分壓信號端V250、第254分壓信號端V254,第二開關網絡在一組六位二進制序列中的第k個數字信號的控制下,將第4k-2分壓信號端的信號提供給第二節(jié)點Q2。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5b所示,以k=1為例,第二開關網絡在第1個數字信號000000的控制下,將第2分壓信號端V2的信號提供給第二節(jié)點Q2。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第二開關控制模塊的具體結構,在具體實施時,第二開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5c所示(圖5c以i=8為例),第三開關控制模塊包括:i-2位二進制開關樹型的第三開關網絡;其中,
第三開關網絡的各第1輸入端與第4k-1分壓信號端對應相連,第2輸入端與第一數字信號端D1相連,輸出端與第三節(jié)點Q3相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5c所示,第4k-1分壓信號端分別為:第3分壓信號端V3、第7分壓信號端V7、第11分壓信號端V11…第251分壓信號端V251、第255分壓信號端V255,第三開關網絡在一組六位二進制序列中的第k個數字信號的控制下,將第4k-1分壓信號端的信號提供給第三節(jié)點Q3。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5c所示,以k=1為例,第三開關網絡在第1個數字信號000000的控制下,將第3分壓信號端V3的信號提供給第三節(jié)點Q3。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第三開關控制模塊的具體結構,在具體實施時,第三開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5d所示(圖5d以i=8為例),第四開關控制模塊包括:i-2位二進制開關樹型的第四開關網絡;其中,
第四開關網絡的各第1輸入端與第4k分壓信號端對應相連,第2輸入端與第一數字信號端D1相連,輸出端與第四節(jié)點Q4相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5d所示,第4k分壓信號端分別為:第4分壓信號端V4、第8分壓信號端V8、第12分壓信號端V12…第252分壓信號端V252、第256分壓信號端V256,第四開關網絡在一組六位二進制序列中的第k個數字信號的控制下,將第4k分壓信號端的信號提供給第四節(jié)點Q4。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5d所示,以k=1為例,第四開關網絡在第1個數字信號000000的控制下,將第4分壓信號端V4的信號提供給第四節(jié)點Q4。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第四開關控制模塊的具體結構,在具體實施時,第四開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5e所示(圖5e以i=8為例),第五開關控制模塊包括:i-2位二進制開關樹型的第五開關網絡;其中,
第五開關網絡的各第1輸入端與第4k+1分壓信號端對應相連,第2輸入端與第一數字信號端D1相連,輸出端與第五節(jié)點Q5相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5e所示,第4k+1分壓信號端分別為:第5分壓信號端V5、第9分壓信號端V9、第13分壓信號端V13…第253分壓信號端V253、第257分壓信號端V257,第五開關網絡在一組六位二進制序列中的第k個數字信號的控制下,將第4k+1分壓信號端的信號提供給第五節(jié)點Q5。其中,B1代表0、B1’代表1;B2代表0、B2’代表1;B3代表0、B3’代表1;B4代表0、B4’代表1;B5代表0、B5’代表1;B6代表0、B6’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5e所示,以k=1為例,第五開關網絡在第1個數字信號000000的控制下,將第5分壓信號端V5的信號提供給第五節(jié)點Q5。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第五開關控制模塊的具體結構,在具體實施時,第五開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6a所示,第六開關控制模塊包括:2位二進制開關樹型的第六開關網絡;其中,
第六開關網絡的各第1輸入端與第一節(jié)點Q1、第二節(jié)點Q2、第三節(jié)點Q3以及第四節(jié)點Q4對應相連,第2輸入端與第二數字信號端D2相連,輸出端與第六節(jié)點Q6相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6a所示,第六開關網絡在一組2位二進制序列中的第m個數字信號的控制下,將第m端的信號提供給第六節(jié)點Q6。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6a所示,以m=1為例,第六開關網絡在第1個數字信號00的控制下,將第一節(jié)點Q1的信號提供給第六節(jié)點Q6,即將第1分壓信號端的信號提供給第六節(jié)點Q6。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第六開關控制模塊的具體結構,在具體實施時,第六開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6b所示,第七開關控制模塊包括:2位二進制開關樹型的第七開關網絡;其中,
第七開關網絡的各第1輸入端與第二節(jié)點Q2、第三節(jié)點Q3、第四節(jié)點Q4以及第五節(jié)點Q5對應相連,第2輸入端與第二數字信號端D2相連,輸出端與第七節(jié)點Q7相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6b所示,第七開關網絡在一組2位二進制序列中的第m個數字信號的控制下,將第m端的信號提供給第七節(jié)點Q7。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6b所示,以m=1為例,第七開關網絡在第1個數字信號00的控制下,將第二節(jié)點Q2的信號提供給第七節(jié)點Q7,即將第2分壓信號端的信號提供給第七節(jié)點Q7。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第七開關控制模塊的具體結構,在具體實施時,第七開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,第八開關網絡模塊4_1包括:2位二進制開關樹型的第八開關網絡;其中,
第八開關網絡的第1輸入端和第3輸入端分別與第六節(jié)點Q6對應相連,第2輸入端和第4輸入端分別與第七節(jié)點Q7對應相連,第5輸入端與第三數字信號端D3相連,輸出端與第一同相輸入端相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,第八開關網絡在一組2位二進制序列中的第n個數字信號的控制下,將第n端的信號提供給放大器4_3的第一同相輸入端。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,以n=1為例,第八開關網絡在第1個數字信號00的控制下,將其第1輸入端即第六節(jié)點Q6的信號提供給放大器4_3的第一同相輸入端,即將第1分壓信號端的信號提供給放大器4_3的第一同相輸入端。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第八開關控制模塊的具體結構,在具體實施時,第八開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,第九開關網絡模塊4_2包括:2位二進制開關樹型的第九開關網絡;其中,
第九開關網絡的第1輸入端和第2輸入端分別與第六節(jié)點Q6對應相連,第3輸入端和第4輸入端分別與第七節(jié)點Q7對應相連,第5輸入端與第三數字信號端D3相連,輸出端與第二同相輸入端相連。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,第九開關網絡在一組2位二進制序列中的第n個數字信號的控制下,將第n端的信號提供給放大器4_3的第二同相輸入端。其中,B1代表0、B1’代表1;B2代表0、B2’代表1。并且,開關在0時導通,在1時截止。
在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖7所示,以n=1為例,第九開關網絡在第1個數字信號00的控制下,將其第1輸入端即第六節(jié)點Q6的信號提供給放大器4_3的第二同相輸入端,即將第1分壓信號端的信號提供給第二同相輸入端。
以上僅是舉例說明本發(fā)明實施例提供的數模轉換電路中第九開關控制模塊的具體結構,在具體實施時,第九開關控制模塊的具體結構不限于本發(fā)明實施例提供的上述結構,還可以是本領域技術人員可知的其他結構,在此不作限定。
一般二進制開關樹型的開關網絡指的是由連接成樹狀的開關組成的網絡,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,i-2位二進制開關樹型的開關網絡為由連接成樹狀的2i-2+2i-3+2i-4+...+21的開關組成。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖5a至圖5e所示,各六位二進制開關樹型的開關網絡分別由連接成樹狀的26+25+24+23+22+21的開關組成。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,如圖6a至圖7所示,各2位二進制開關樹型開關網絡分別由連接成樹狀的22+21的開關組成。
具體地,在具體實施時,在本發(fā)明實施例提供的上述數模轉換電路中,所有開關為CMOS傳輸門結構。這樣可以在傳輸信號電壓時保證傳輸的信號電壓不失真。
下面以i=8且各開關控制模塊均包括開關網絡為例對本發(fā)明實施例提供的上述數模轉換電路的工作過程作以描述。
實施例一、
以第一數字信號端提供一組6位二進制序列中的第1個數字信號000000,第二數字信號端提供一組2位二進制序列中的第1個數字信號00,第三數字信號端提供一組2位二進制序列中的第1個數字信號00為例進行說明。
在數字信號000000的控制下,第一開關網絡將第1分壓信號端的信號提供給第一節(jié)點,則第一節(jié)點的信號的電壓為Vf1;第二開關網絡將第2分壓信號端的信號提供給第二節(jié)點,則第二節(jié)點的信號的電壓為Vf2;第三開關網絡將第3分壓信號端的信號提供給第三節(jié)點,則第三節(jié)點的信號的電壓為Vf3;第四開關網絡將第4分壓信號端的信號提供給第四節(jié)點,則第四節(jié)點的信號的電壓為Vf4;第五開關網絡將第5分壓信號端的信號提供給第五節(jié)點,則第五節(jié)點的信號的電壓為Vf5。
在數字信號00的控制下,第六開關網絡將第一節(jié)點的信號提供給第六節(jié)點,則第六節(jié)點的信號的電壓為Vf1;第七開關網絡將第二節(jié)點的信號提供給第七節(jié)點,則第七節(jié)點的信號的電壓為Vf2。
在數字信號00的控制下,第八開關網絡將第六節(jié)點的信號提供給放大器的第一同相輸入端,則放大器的第一同相輸入端的電壓Ve1為Vf1;第九開關網絡將第六節(jié)點的信號提供給放大器的第二同相輸入端,則放大器的第二同相輸入端的電壓Ve2為Vf1;并且放大器的第三同相輸入端的電壓Ve3為Vf1,因此,放大器根據將其第一同相輸入端的電壓Ve1、第二同相輸入端的電壓Ve2以及第三同相輸入端的電壓Ve3進行相加,從而將Vf1的模擬信號輸出。
實施例二、
以第一數字信號端提供一組6位二進制序列中的第1個數字信號000000,第二數字信號端提供一組2位二進制序列中的第1個數字信號00,第三數字信號端提供一組2位二進制序列中的第2個數字信號01為例進行說明。
在數字信號000000的控制下,第一開關網絡將第1分壓信號端的信號提供給第一節(jié)點,則第一節(jié)點的信號的電壓為Vf1;第二開關網絡將第2分壓信號端的信號提供給第二節(jié)點,則第二節(jié)點的信號的電壓為Vf2;第三開關網絡將第3分壓信號端的信號提供給第三節(jié)點,則第三節(jié)點的信號的電壓為Vf3;第四開關網絡第4分壓信號端的信號提供給第四節(jié)點,則第四節(jié)點的信號的電壓為Vf4;第五開關網絡將第5分壓信號端的信號提供給第五節(jié)點,則第五節(jié)點的信號的電壓為Vf5。
在數字信號00的控制下,第六開關網絡將第一節(jié)點的信號提供給第六節(jié)點,則第六節(jié)點的信號的電壓為Vf1;第七開關網絡將第二節(jié)點的信號提供給第七節(jié)點,則第七節(jié)點的信號的電壓為Vf2。
在數字信號01的控制下,第八開關網絡將第七節(jié)點的信號提供給放大器的第一同相輸入端,則放大器的第一同相輸入端的電壓Ve1為Vf2;第九開關網絡在數字信號01的控制下將第六節(jié)點的信號提供給放大器的第二同相輸入端,則放大器的第二同相輸入端的電壓Ve2為Vf1;并且放大器的第三同相輸入端的電壓Ve3為Vf1,因此,放大器根據將其第一同相輸入端的電壓Ve1、第二同相輸入端的電壓Ve2以及第三同相輸入端的電壓Ve3進行相加,從而將的模擬信號輸出。
實施例三、
以第一數字信號端提供一組6位二進制序列中的第1個數字信號000000,第二數字信號端提供一組2位二進制序列中的第1個數字信號00,第三數字信號端提供一組2位二進制序列中的第3個數字信號10為例進行說明。
在數字信號000000的控制下,第一開關網絡將第1分壓信號端的信號提供給第一節(jié)點,則第一節(jié)點的信號的電壓為Vf1;第二開關網絡將第2分壓信號端的信號提供給第二節(jié)點,則第二節(jié)點的信號的電壓為Vf2;第三開關網絡將第3分壓信號端的信號提供給第三節(jié)點,則第三節(jié)點的信號的電壓為Vf3;第四開關網絡將第4分壓信號端的信號提供給第四節(jié)點,則第四節(jié)點的信號的電壓為Vf4;第五開關網絡將第5分壓信號端的信號提供給第五節(jié)點,則第五節(jié)點的信號的電壓為Vf5。
在數字信號00的控制下,第六開關網絡將第一節(jié)點的信號提供給第六節(jié)點,則第六節(jié)點的信號的電壓為Vf1;第七開關網絡將第二節(jié)點的信號提供給第七節(jié)點,則第七節(jié)點的信號的電壓為Vf2。
在數字信號10的控制下,第八開關網絡將第六節(jié)點的信號提供給放大器的第一同相輸入端,則放大器的第一同相輸入端的電壓Ve1為Vf1;第九開關網絡在數字信號10的控制下將第七節(jié)點的信號提供給放大器的第二同相輸入端,則放大器的第二同相輸入端的電壓Ve2為Vf2;并且放大器的第三同相輸入端的電壓Ve3為Vf1,因此,放大器根據將其第一同相輸入端的電壓Ve1、第二同相輸入端的電壓Ve2以及第三同相輸入端的電壓Ve3進行相加,從而將的模擬信號輸出。
實施例四、
以第一數字信號端提供一組6位二進制序列中的第1個數字信號000000,第二數字信號端提供一組2位二進制序列中的第1個數字信號00,第三數字信號端提供一組2位二進制序列中的第4個數字信號11為例進行說明。
在數字信號000000的控制下,第一開關網絡將第1分壓信號端的信號提供給第一節(jié)點,則第一節(jié)點的信號的電壓為Vf1;第二開關網絡將第2分壓信號端的信號提供給第二節(jié)點,則第二節(jié)點的信號的電壓為Vf2;第三開關網絡將第3分壓信號端的信號提供給第三節(jié)點,則第三節(jié)點的信號的電壓為Vf3;第四開關網絡將第4分壓信號端的信號提供給第四節(jié)點,則第四節(jié)點的信號的電壓為Vf4;第五開關網絡將第5分壓信號端的信號提供給第五節(jié)點,則第五節(jié)點的信號的電壓為Vf5。
在數字信號00的控制下,第六開關網絡將第一節(jié)點的信號提供給第六節(jié)點,則第六節(jié)點的信號的電壓為Vf1;第七開關網絡將第二節(jié)點的信號提供給第七節(jié)點,則第七節(jié)點的信號的電壓為Vf2。
在數字信號11的控制下,第八開關網絡將第七節(jié)點的信號提供給放大器的第一同相輸入端,則放大器的第一同相輸入端的電壓Ve1為Vf2;第九開關網絡在數字信號10的控制下將第七節(jié)點的信號提供給放大器的第二同相輸入端,則放大器的第二同相輸入端的電壓Ve2為Vf2;并且放大器的第三同相輸入端的電壓Ve3為Vf1,因此,放大器根據將其第一同相輸入端的電壓Ve1、第二同相輸入端的電壓Ve2以及第三同相輸入端的電壓Ve3進行相加,從而將的模擬信號輸出。
通過實施例一、實施例二、實施例三與實施例四可以看出,當第三數字信號端輸入的數字信號由00、01、10、11依次變化時,放大器輸出的對應的模擬信號的電壓分別為:Vf1、并且,再根據第一數字信號端輸入的六位二進制序列的數字信號的控制以及第二數字信號端輸入的2位二進制序列的數字信號的控制,可以達到10bit DAC精度。
本發(fā)明實施例提供的上述數模轉換電路,僅需要采用257個分壓信號端以及采用654個開關,一個放大器,可以輸出1024個不同電壓的模擬信號,從而實現了10bit DAC精度,并減少了開關和分壓信號端的數量,因此可以簡化結構、減小布線難度以及降低生產成本。并且,與現有技術中的10bit DAC相比,本申請實施例提供的上述數模轉換電路的面積減少了從而可以使設置數模轉換電路的芯片的面積減少大約從而可以節(jié)省成本,提高產品競爭力。
基于同一發(fā)明構思,本發(fā)明實施例還提供了一種顯示面板,包括本發(fā)明實施例提供的上述任一項數模轉換電路。
基于同一發(fā)明構思,本發(fā)明實施例還提供了一種顯示裝置,包括本發(fā)明實施例提供的上述顯示面板。
目前,有機電致發(fā)光顯示裝置具有超輕薄,寬視覺,低功耗,響應快,色彩逼真等優(yōu)點,越來越多應用于電視、平板等設備。在具體實施時,在本發(fā)明實施例提供的上述顯示裝置中,顯示裝置為有機電致發(fā)光顯示裝置。
具體地,在具體實施時,在本發(fā)明實施例提供的上述顯示裝置中,顯示裝置可以為:手機、平板電腦、電視機、顯示器、筆記本電腦、數碼相框、導航儀等任何具有顯示功能的產品或部件。該顯示裝置解決問題的原理與前述數模轉換電路相似,因此該顯示裝置的實施可以參見前述數模轉換電路的實施,重復之處在此不再贅述。
本發(fā)明實施例提供的數模轉換電路、顯示面板及顯示裝置,包括:分壓單元、第一分段單元、第二分段單元以及第三分段單元;其中,分壓單元用于提供2i+1個分壓信號端;第一分段單元用于在其第2端接收的一組i-2位二進制序列中的第k個數字信號的控制下,將第4k-3分壓信號端的信號提供給第一節(jié)點,將第4k-2分壓信號端的信號提供給第二節(jié)點,將第4k-1分壓信號端的信號提供給第三節(jié)點,將第4k分壓信號端的信號提供給第四節(jié)點,將第4k+1分壓信號端的信號提供給第五節(jié)點,其中k為大于或等于1且小于或等于2i-2的整數;第二分段單元用于在其第2端接收的一組2位二進制序列中的第m個數字信號的控制下,將其第m端的信號提供給第六節(jié)點,將其第m+1端的信號提供給第七節(jié)點,其中m為大于或等于1且小于或等于4的整數;第三分段模塊用于將與第三分段單元的第1端的電壓對應的四個具有不同電壓的模擬信號提供給模擬信號輸出端。因此,本發(fā)明實施例提供的數模轉換電路,采用分段模式,通過上述四個單元的相互配合,僅需要采用2i+1個分壓信號端,就可以輸出2i+2個不同電壓的模擬信號,與現有技術中需要采用2i+2個分壓信號端相比,可以減少分壓信號端的設置,簡化結構、減小布線難度以及降低生產成本。
顯然,本領域的技術人員可以對本發(fā)明進行各種改動和變型而不脫離本發(fā)明的精神和范圍。這樣,倘若本發(fā)明的這些修改和變型屬于本發(fā)明權利要求及其等同技術的范圍之內,則本發(fā)明也意圖包含這些改動和變型在內。