本發(fā)明涉及電子技術(shù)領(lǐng)域,尤其涉及一種相位內(nèi)插器及相位內(nèi)插器的控制器。
背景技術(shù):
在多相時(shí)鐘的產(chǎn)生中,常常會(huì)基于相位內(nèi)插的方法提供的相位內(nèi)插器在相鄰的兩個(gè)已經(jīng)提供的時(shí)鐘源相位之間,產(chǎn)生多個(gè)相位居于兩個(gè)時(shí)鐘源相位之間的時(shí)鐘。相位內(nèi)插器可廣泛應(yīng)用于鎖相環(huán)中。而傳統(tǒng)的基于電流內(nèi)插的方法形成相位內(nèi)插器,存在功耗大、相位步長(zhǎng)線性難以實(shí)現(xiàn)、電路復(fù)雜等缺點(diǎn)。如圖1、2所示,在一種現(xiàn)有技術(shù)提供的電流型相位內(nèi)插器中,已有的兩個(gè)時(shí)鐘源提供I、Q兩路正交時(shí)鐘clk_I和clk_Q,分別為輸出的P、N兩點(diǎn)提供相位正交的下拉電流,下拉電流(α1I、α2I)在P、N兩點(diǎn)相加得到輸出時(shí)鐘clk_out。如圖2中(a)所示,關(guān)于(α1I、α2I)的電流系數(shù)只要滿足α12+α22=1,則相位理論上即可在0~90度之間線性地內(nèi)插。而在實(shí)際的相位內(nèi)插器電路實(shí)現(xiàn)時(shí),常因?yàn)樵撓禂?shù)實(shí)現(xiàn)的難度,而采用如圖2中(b)中所示的方式將其簡(jiǎn)化為α1+α2=1。
由于傳統(tǒng)的相位內(nèi)插器采用有源器件的電流內(nèi)插技術(shù),存在比較大的靜態(tài)功耗。因此并不適應(yīng)低功耗的電路趨勢(shì)。同時(shí),為了實(shí)現(xiàn)相位線性調(diào)整的α1+α2=1的功能,控制電路也常常比較復(fù)雜,且同時(shí)也存在靜態(tài)功耗。
技術(shù)實(shí)現(xiàn)要素:
本發(fā)明的實(shí)施例提供一種相位內(nèi)插器及相位內(nèi)插器的控制器,能夠簡(jiǎn)化相位內(nèi)插器的電路結(jié)構(gòu)并降低靜態(tài)功耗。
第一方面,提供一種相位內(nèi)插器,包括:該相位內(nèi)插器包含兩個(gè)場(chǎng)效應(yīng)晶體管,其中第一場(chǎng)效應(yīng)晶體管的柵極連接至第一電壓端,第一控制電壓經(jīng)由第一電壓端輸入第一場(chǎng)效應(yīng)晶體管的柵極;第二場(chǎng)效應(yīng)晶體管的柵極連接至第二電壓端,第二控制電壓經(jīng)由第二電壓端輸入第二場(chǎng)效應(yīng)晶體管的柵極;第一場(chǎng)效應(yīng)晶體管的源極連接第二場(chǎng)效應(yīng)晶體管的源極并連接信號(hào)輸出端,第一時(shí)鐘信號(hào)經(jīng)由第一場(chǎng)效應(yīng)管的漏極輸入第一場(chǎng)效應(yīng)晶體管,第二時(shí)鐘信號(hào)經(jīng)由第二場(chǎng)效應(yīng)管的漏極輸入第二場(chǎng)效應(yīng)晶體管,第一時(shí)鐘信號(hào)與第二時(shí)鐘信號(hào)相互正交,第一控制電壓與第二控制電壓關(guān)于預(yù)設(shè)電壓值對(duì)稱(chēng)。上述方案中提供的相位內(nèi)插器,包含兩個(gè)場(chǎng)效應(yīng)晶體管,其中兩個(gè)場(chǎng)效應(yīng)晶體管均由柵極電壓信號(hào)控制實(shí)現(xiàn)對(duì)兩個(gè)場(chǎng)效應(yīng)晶體管輸入的時(shí)鐘信號(hào)控制并在兩個(gè)場(chǎng)效應(yīng)晶體管連接的漏極輸出時(shí)鐘信號(hào),從而提供了一種電壓型實(shí)現(xiàn)的相位內(nèi)插器,簡(jiǎn)化了相位內(nèi)插器的電路結(jié)構(gòu)并降低靜態(tài)功耗。
一種優(yōu)選的方案中,相位內(nèi)插器還包括:第一電阻和第二電阻,第一電阻串聯(lián)于第一場(chǎng)效應(yīng)晶體管與第一電壓端之間,第二電阻串聯(lián)于第二場(chǎng)效應(yīng)晶體管與第二電壓端之間。其中電阻的作用為進(jìn)行直流(英文全稱(chēng):direct current,簡(jiǎn)稱(chēng):DC)耦合,交流(英文全稱(chēng):Alternating Current,簡(jiǎn)稱(chēng):AC)屏蔽。
此外,為增強(qiáng)AC信號(hào)下兩個(gè)場(chǎng)效應(yīng)晶體管的柵極電壓跟隨輸入的能力,該相位內(nèi)插器還包括:第一電容和第二電容;第一電容串聯(lián)于第一場(chǎng)效應(yīng)晶體管的源極和柵極之間;第二電容串聯(lián)于第二場(chǎng)效應(yīng)晶體管的源極和柵極之間。
進(jìn)一步的,由于場(chǎng)效應(yīng)晶體管成線性電阻特性,為實(shí)現(xiàn)通過(guò)該相位內(nèi)插器產(chǎn)生的輸出時(shí)鐘的相位線性步長(zhǎng)變化,第一控制電壓和第二控制電壓采用相同步長(zhǎng)反向線性變化。
第二方面,提供一種如上述任一相位內(nèi)插器的控制器,包括電位粗調(diào)陣列和電位細(xì)調(diào)陣列;電位粗調(diào)陣列包括基準(zhǔn)電壓端、第一輸出端和第二輸出端;電位粗調(diào)陣列連接第一電位線和第二電位線,基準(zhǔn)電壓端、第一輸出端和第二輸出端串聯(lián)于第一電位線和第二電位線之間的第一回路上;電位細(xì)調(diào)陣列包括連接第一輸出端的第一輸入端,至少一個(gè)第一電壓輸出端、連接第二輸出端的第二輸入端和至少一個(gè)第二電壓輸出端,其中第一輸入端和至少一個(gè)第一電壓輸出端串聯(lián)于第一電位線和第二電位線之間的第二回路上;其中第二輸入端和至少一個(gè)第二電壓輸出端串聯(lián)于所述第一電位線和第二電位線之間的第三回路上;至少一個(gè)第一電壓輸出端通過(guò)第一選通開(kāi)關(guān)連接至第一電壓端;至少一個(gè)第二電壓輸出端通過(guò)第二選通開(kāi)關(guān)連接至第二電壓端;電位粗調(diào)陣列用于在基準(zhǔn)電壓端輸出基準(zhǔn)電壓,并在第一輸出端輸出第一參考電壓,在第二輸出端輸出第二參考電壓,第一參考電壓和第二參考電壓關(guān)于所述基準(zhǔn)電壓對(duì)稱(chēng);電位細(xì)調(diào)陣列用于接收第一參考電壓并根據(jù)第一參考電壓在至少一個(gè)第一電壓輸出端輸出至少一個(gè)第一控制電壓,將至少一個(gè)第一控制電壓通過(guò)第一選通開(kāi)關(guān)輸出選通的第一控制電壓;接收第二參考電壓并根據(jù)第二參考電壓在至少一個(gè)所述第二電壓輸出端輸出至少一個(gè)第二控制電壓,將至少一個(gè)第二控制電壓通過(guò)第二選通開(kāi)關(guān)輸出選通的第二控制電壓;第一控制電壓和第二控制電壓關(guān)于基準(zhǔn)電壓對(duì)稱(chēng)。
上述方案中提供的相位內(nèi)插器的控制器,電位粗調(diào)陣列能夠向電位細(xì)調(diào)陣列提供關(guān)于基準(zhǔn)電壓對(duì)稱(chēng)的第一參考電壓和第二參考電壓;電位細(xì)調(diào)陣列能夠根據(jù)第一參考電壓通過(guò)第一選通開(kāi)關(guān)在至少一個(gè)第一電壓輸出端中選擇輸出一個(gè)第一控制電壓,根據(jù)第二參考電壓通過(guò)第二選通開(kāi)關(guān)在至少一個(gè)第二電壓輸出端中選擇輸出一個(gè)第二控制電壓,從而實(shí)現(xiàn)了向相位內(nèi)插器提供第一控制電壓和第二控制電壓。
示例性的一種可選方案為,為實(shí)現(xiàn)第一參考電壓和第二參考電壓關(guān)于基準(zhǔn)電壓對(duì)稱(chēng);第一控制電壓和第二控制電壓關(guān)于基準(zhǔn)電壓對(duì)稱(chēng);第一輸出端在所述第一回路上位于基準(zhǔn)電壓的電壓升側(cè),第二輸出端在第二回路上位于所述基準(zhǔn)電壓的電壓降側(cè);至少一個(gè)第一電壓輸出端在第二回路上位于第一輸入端的電壓升側(cè),至少一個(gè)第二電壓輸出端在所述第三回路上位于第二輸入端的電壓降側(cè)。
優(yōu)選的,為實(shí)現(xiàn)關(guān)于基準(zhǔn)電壓對(duì)稱(chēng)的第一參考電壓和第二參考電壓,在上述的相位內(nèi)插器的控制器中,基準(zhǔn)電壓端與第一輸出端之間串聯(lián)第一電阻,基準(zhǔn)電壓端與第二輸出端之間串聯(lián)第二電阻,第一電阻與所述第二電阻阻值相同。
示例性的,為實(shí)現(xiàn)對(duì)第一控制電壓和第二控制電壓的步長(zhǎng)調(diào)整,在第二回路上每相鄰的兩個(gè)端之間串聯(lián)有一個(gè)電阻;在第三回路上每相鄰的兩個(gè)端之間串聯(lián)有一個(gè)電阻。
進(jìn)一步的為實(shí)現(xiàn)對(duì)第一控制電壓和第二控制電壓等步長(zhǎng)線性調(diào)整,第一回路上每個(gè)電阻的阻值與第二回路上每個(gè)電阻的阻值均相同。
附圖說(shuō)明
為了更清楚地說(shuō)明本發(fā)明實(shí)施例或現(xiàn)有技術(shù)中的技術(shù)方案,下面將對(duì)實(shí)施例或現(xiàn)有技術(shù)描述中所需要使用的附圖作簡(jiǎn)單地介紹,顯而易見(jiàn)地,下面描述中的附圖僅僅是本發(fā)明的一些實(shí)施例,對(duì)于本領(lǐng)域普通技術(shù)人員來(lái)講,在不付出創(chuàng)造性勞動(dòng)的前提下,還可以根據(jù)這些附圖獲得其他的附圖。
圖1為現(xiàn)有技術(shù)提供的一種電流型相位內(nèi)插器的結(jié)構(gòu)示意圖;
圖2為圖1提供的電流型相位內(nèi)插器的電流系數(shù)示意圖;
圖3為本發(fā)明的實(shí)施例提供的一種相位內(nèi)插器的結(jié)構(gòu)示意圖;
圖4為本發(fā)明的另一實(shí)施例提供的一種相位內(nèi)插器的結(jié)構(gòu)示意圖;
圖5為本發(fā)明的實(shí)施例提供的一種相位內(nèi)插器的控制器的結(jié)構(gòu)示意圖。
具體實(shí)施方式
下面將結(jié)合本發(fā)明實(shí)施例中的附圖,對(duì)本發(fā)明實(shí)施例中的技術(shù)方案進(jìn)行清楚、完整地描述,顯然,所描述的實(shí)施例僅僅是本發(fā)明一部分實(shí)施例,而不是全部的實(shí)施例。基于本發(fā)明中的實(shí)施例,本領(lǐng)域普通技術(shù)人員在沒(méi)有做出創(chuàng)造性勞動(dòng)前提下所獲得的所有其他實(shí)施例,都屬于本發(fā)明保護(hù)的范圍。
在無(wú)線電領(lǐng)域,本發(fā)明的實(shí)施例提供的相位內(nèi)插器主要應(yīng)用于鎖相環(huán)中為鎖相環(huán)提供參考多相位時(shí)鐘信號(hào),當(dāng)然本申請(qǐng)的實(shí)施例提供的相位內(nèi)插器并不僅限于應(yīng)用于鎖相環(huán)。在現(xiàn)有技術(shù)中由于相位內(nèi)插器主要是基于電流內(nèi)插方法,其存在功耗大、電路復(fù)雜的特征,為解決上述問(wèn)題本發(fā)明的實(shí)施例提供一種基于電壓的相位內(nèi)插器,參照?qǐng)D3所示,包括:
第一場(chǎng)效應(yīng)晶體管M1、第二場(chǎng)效應(yīng)晶體管M2,其中第一場(chǎng)效應(yīng)晶體管M1的柵極連接至第一電壓端V1,第一控制電壓Vbias1經(jīng)由第一電壓端V1輸入第一場(chǎng)效應(yīng)晶體管M1的柵極;第二場(chǎng)效應(yīng)晶體管M2的柵極連接至第二電壓端V2,第二控制電壓Vbias2經(jīng)由第二電壓端V2輸入第二場(chǎng)效應(yīng)晶體管M2的柵極;
第一場(chǎng)效應(yīng)晶體管M1的源極連接第二場(chǎng)效應(yīng)晶體管M2的源極并連接信號(hào)輸出端clk_out,第一時(shí)鐘信號(hào)clk_I經(jīng)由第一場(chǎng)效應(yīng)晶體管M1的漏極輸入第一場(chǎng)效應(yīng)晶體管M1,第二時(shí)鐘信號(hào)clk_Q經(jīng)由第二場(chǎng)效應(yīng)晶體管M2的漏極輸入第二場(chǎng)效應(yīng)晶體管M2,第一時(shí)鐘信號(hào)clk_I與第二時(shí)鐘信號(hào)clk_Q相互正交,第一控制電壓Vbias1與第二控制電壓Vbias2關(guān)于預(yù)設(shè)電壓值對(duì)稱(chēng)。
上述方案中提供的相位內(nèi)插器,包含兩個(gè)場(chǎng)效應(yīng)晶體管,其中兩個(gè)場(chǎng)效應(yīng)晶體管均由柵極電壓信號(hào)控制實(shí)現(xiàn)對(duì)兩個(gè)場(chǎng)效應(yīng)晶體管輸入的時(shí)鐘信號(hào)控制并在兩個(gè)場(chǎng)效應(yīng)晶體管連接的漏極輸出時(shí)鐘信號(hào),從而提供了一種電壓型實(shí)現(xiàn)的相位內(nèi)插器,簡(jiǎn)化了相位內(nèi)插器的電路結(jié)構(gòu)并降低靜態(tài)功耗。進(jìn)一步的,為實(shí)現(xiàn)通過(guò)該相位內(nèi)插器產(chǎn)生的輸出時(shí)鐘的相位線性步長(zhǎng)變化,第一控制電壓和第二控制電壓采用相同步長(zhǎng)反向線性變化。
參照?qǐng)D4所示,相位內(nèi)插器還包括:第一電阻R1和第二電阻R2,第一電阻R1串聯(lián)于第一場(chǎng)效應(yīng)晶體管M1與第一電壓端V1之間,第二電阻R2串聯(lián)于第二場(chǎng)效應(yīng)晶體管M2與第二電壓端V2之間。其中電阻R1、R2的作用為進(jìn)行DC耦合AC屏蔽。其中電阻R1和R2可以為電阻足夠大的等值電阻。此外,參照?qǐng)D4所示,為增強(qiáng)AC信號(hào)下兩個(gè)場(chǎng)效應(yīng)晶體管的柵極電壓跟隨輸入的能力,該相位內(nèi)插器還包括:第一電容C1和第二電容C2;第一電容C1串聯(lián)于第一場(chǎng)效應(yīng)晶體管M1的源極s和柵極g之間;第二電容C2串聯(lián)于第二場(chǎng)效應(yīng)晶體管M2的源極s和柵極g之間。由于場(chǎng)效應(yīng)晶體管成線性電阻特性,為實(shí)現(xiàn)通過(guò)該相位內(nèi)插器產(chǎn)生的輸出時(shí)鐘的相位線性步長(zhǎng)變化,第一控制電壓和第二控制電壓采用相同步長(zhǎng)反向線性變化。由于分別在兩個(gè)場(chǎng)效應(yīng)晶體管的柵極和源極之間,增加couple(耦合)電容,則由于M1的柵源電壓Vgs1和M2的柵源電壓Vgs2在時(shí)鐘clk_I和clk_Q輸入過(guò)程中保持相對(duì)恒定,因此場(chǎng)效應(yīng)晶體管呈現(xiàn)線性電阻的特性。同時(shí),只要Vbias1和Vbias2是線性步長(zhǎng)地變化,那么,通過(guò)內(nèi)插在clk_out產(chǎn)生的輸出時(shí)鐘的相位也是線性步長(zhǎng)變化的。示例性的上述場(chǎng)效應(yīng)晶體管可以為MOS型晶體管,當(dāng)然可以采用NMOS或PMOS,其控制原理的區(qū)別僅為柵極偏置電壓的區(qū)別這里不再贅述。
以圖4所示的相位內(nèi)插器為例,其工作原理分析如下:
兩個(gè)串聯(lián)的NMOS型晶體管分別接于相位正交的時(shí)鐘輸入clk_I和clk_Q兩端,控制電壓Vbias1和Vbias2分別控制M1、M2的柵極DC偏置電壓,M1處于導(dǎo)通狀態(tài)時(shí)源漏極間電阻aR,M2處于導(dǎo)通狀態(tài)時(shí)源漏極間電阻bR。
假定clk_I=sinθ,clk_Q=cosθ,根據(jù)基爾霍夫電壓定律(英文全稱(chēng):Kirchhoff Voltage Laws,英文簡(jiǎn)稱(chēng):KVL)和基爾霍夫電流定律(英文全稱(chēng):Kirhhoff's Current Law,英文簡(jiǎn)稱(chēng):KCL)可以求出:
從而推出:
因此可以分別列出處于線性區(qū)的兩個(gè)NMOS型晶體管,電阻的具體表達(dá)式為:
因此,
根據(jù)上述推導(dǎo),令:
那么,可以得到與傳統(tǒng)的相位內(nèi)插器相似的關(guān)系表達(dá):
α1+α2=1
因此得出,只要M1和M2的柵極控制電壓,可以滿足Vbias1=Vconst-dV,Vbias2=Vconst+dV。即可得到線性的相位內(nèi)插器,上述公式中,其中各個(gè)符號(hào)的含義如下:
μn:為晶體管的遷移率;Cox:為晶體管柵氧層單位電容;W:為晶體管溝道寬度;L:為晶體管溝道長(zhǎng)度;Vcm:為柵極控制共模電壓,也就是(Vbias1+Vbias2)/2;Vth:為晶體管閾值電壓;dV:柵極控制差模電壓,也就是(Vbias1-Vbias2)/2;Vconst.=Vcm-Vclk_out-Vth,
參照?qǐng)D5所示,本發(fā)明的實(shí)施例提供一種上述實(shí)施例提供的相位內(nèi)插器的控制器,包括電位粗調(diào)陣列51和電位細(xì)調(diào)陣列52;
電位粗調(diào)陣列51包括基準(zhǔn)電壓端VB、第一輸出端Vo1和第二輸出端Vo2;電位粗調(diào)陣列51連接第一電位線Line1和第二電位線Line2,基準(zhǔn)電壓端VB、第一輸出端Vo1和第二輸出端Vo2串聯(lián)于第一電位線Line1和第二電位線Line2之間的第一回路上;
電位細(xì)調(diào)陣列52包括連接第一輸出端Vo1的第一輸入端Vin1,至少一個(gè)第一電壓輸出端Vout1、連接第二輸出端Vo2的第二輸入端Vin2和至少一個(gè)第二電壓輸出端Vout2,其中第一輸入端Vin1和至少一個(gè)第一電壓輸出端Vout1串聯(lián)于第一電位線Line1和第二電位線Line2之間的第二回路上;其中第二輸入端Vin2和至少一個(gè)第二電壓輸出端Vout2串聯(lián)于第一電位線Line1和第二電位線Line2之間的第三回路上;至少一個(gè)第一電壓輸出端Vout1通過(guò)第一選通開(kāi)關(guān)S1連接至第一電壓端V1;至少一個(gè)第二電壓輸出端Vout2通過(guò)第二選通開(kāi)關(guān)S2連接至第二電壓端V2;
電位粗調(diào)陣列51用于在基準(zhǔn)電壓端VB輸出基準(zhǔn)電壓Vconst,并在第一輸出端Vo1輸出第一參考電壓Vconst+δV,在第二輸出端Vo2輸出第二參考電壓Vconst-δV,第一參考電壓Vconst+δV和第二參考電壓Vconst-δV關(guān)于基準(zhǔn)電壓Vconst對(duì)稱(chēng);
電位細(xì)調(diào)陣列52用于接收第一參考電壓Vconst+δV并根據(jù)第一參考電壓Vconst+δV在至少一個(gè)第一電壓輸出端Vout1輸出至少一個(gè)第一控制電壓,將至少一個(gè)第一控制電壓通過(guò)第一選通開(kāi)關(guān)S1輸出選通的第一控制電壓Vbias1;接收第二參考電壓Vconst-δV并根據(jù)第二參考電壓Vconst-δV在至少一個(gè)第二電壓輸出端Vout2輸出至少一個(gè)第二控制電壓,將至少一個(gè)第二控制電壓通過(guò)第二選通開(kāi)關(guān)S2輸出選通的第二控制電壓Vbias2;
第一控制電壓Vbias1和第二控制電壓Vbias2關(guān)于基準(zhǔn)電壓Vconst對(duì)稱(chēng)。
上述方案中提供的相位內(nèi)插器的控制器,電位粗調(diào)陣列能夠向電位細(xì)調(diào)陣列提供關(guān)于基準(zhǔn)電壓對(duì)稱(chēng)的第一參考電壓和第二參考電壓;電位細(xì)調(diào)陣列能夠根據(jù)第一參考電壓通過(guò)第一選通開(kāi)關(guān)在至少一個(gè)第一電壓輸出端中選擇輸出一個(gè)第一控制電壓,根據(jù)第二參考電壓通過(guò)第二選通開(kāi)關(guān)在至少一個(gè)第二電壓輸出端中選擇輸出一個(gè)第二控制電壓,從而實(shí)現(xiàn)了向相位內(nèi)插器提供第一控制電壓和第二控制電壓。
示例性的,如圖5所示,為實(shí)現(xiàn)第一參考電壓Vconst+δV和第二參考電壓Vconst-δV關(guān)于基準(zhǔn)電壓Vconst對(duì)稱(chēng);第一控制電壓Vbias1和第二控制電壓Vbias2關(guān)于基準(zhǔn)電壓Vconst對(duì)稱(chēng);第一輸出端Vo1在第一回路上位于基準(zhǔn)電壓的電壓升側(cè),第二輸出端Vo2在第二回路上位于基準(zhǔn)電壓的電壓降側(cè);至少一個(gè)第一電壓輸出端Vout1在第二回路上位于第一輸入端的電壓升側(cè),至少一個(gè)第二電壓輸出端Vout2在第三回路上位于第二輸入端的電壓降側(cè)。參照?qǐng)D5所示,基準(zhǔn)電壓端VB與第一輸出端Vo1之間串聯(lián)第一電阻r1,基準(zhǔn)電壓端VB與第二輸出端Vo2之間串聯(lián)第二電阻r2,第一電阻r1與第二電阻r2阻值相同。為實(shí)現(xiàn)對(duì)第一控制電壓Vbias1和第二控制電壓Vbias2的步長(zhǎng)調(diào)整,在第二回路上每相鄰的兩個(gè)端之間串聯(lián)有一個(gè)電阻r;在第三回路上每相鄰的兩個(gè)端之間串聯(lián)有一個(gè)電阻。為實(shí)現(xiàn)對(duì)第一控制電壓Vbias1和第二控制電壓Vbias2等步長(zhǎng)線性調(diào)整,第一回路上每個(gè)電阻的阻值與第二回路上每個(gè)電阻的阻值均相同。其中選通開(kāi)關(guān)S1、S2均包括多個(gè)輸入端口和一個(gè)公共端口,其中S1的每個(gè)輸入端口連接在第二回路的相鄰兩電阻r之間;S2的每個(gè)輸入端口連接在第三回路的相鄰兩電阻r之間。
為實(shí)現(xiàn)第一控制電壓Vbias1和第二控制電壓Vbias2關(guān)于基準(zhǔn)電壓Vconst對(duì)稱(chēng),并且對(duì)第一控制電壓Vbias1和第二控制電壓Vbias2等步長(zhǎng)線性調(diào)整,S1和S2進(jìn)行對(duì)稱(chēng)性控制,即參照?qǐng)D5所示,S1自下而上依次將一個(gè)輸入端口與公共端口導(dǎo)通,S2自上而下依次將一個(gè)輸入端口與公共端口導(dǎo)通;或者S1自上而下依次將一個(gè)輸入端口與公共端口導(dǎo)通,S2自下而依次將一個(gè)輸入端口與公共端口導(dǎo)通;例如:圖5中S1自上而下包括1-4,四個(gè)輸入端口,S2自上而下包括1-4,四個(gè)輸入端口;則S1將輸入端口1與公共端口導(dǎo)通時(shí),S2將輸入端口4與公共端口導(dǎo)通,S1將輸入端口2與公共端口導(dǎo)通時(shí),S2將輸入端口3與公共端口導(dǎo)通;S1將輸入端口3與公共端口導(dǎo)通時(shí),S2將輸入端口2與公共端口導(dǎo)通;S1將輸入端口4與公共端口導(dǎo)通時(shí),S2將輸入端口1與公共端口導(dǎo)通。
以上所述,僅為本發(fā)明的具體實(shí)施方式,但本發(fā)明的保護(hù)范圍并不局限于此,任何熟悉本技術(shù)領(lǐng)域的技術(shù)人員在本發(fā)明揭露的技術(shù)范圍內(nèi),可輕易想到變化或替換,都應(yīng)涵蓋在本發(fā)明的保護(hù)范圍之內(nèi)。因此,本發(fā)明的保護(hù)范圍應(yīng)以所述權(quán)利要求的保護(hù)范圍為準(zhǔn)。