本申請涉及通信,具體涉及一種信號處理電路、方法、芯片及電子設(shè)備。
背景技術(shù):
1、對跨時鐘域的兩個不同模塊執(zhí)行復(fù)位操作時,需要將一個脈沖信號進行跨時鐘域傳輸,該脈沖信號由兩個模塊的復(fù)位信號共同控制進行跨時鐘域處理,而當(dāng)兩個模塊的復(fù)位信號不是同時有效時,很容易因為不同時鐘域的不同復(fù)位信號引起跨時鐘域的脈沖信號出錯,進而導(dǎo)致模塊的功能出錯。例如,對跨時鐘域的第一模塊和第二模塊復(fù)位時,一種可能的情況是:第一模塊的復(fù)位信號已經(jīng)從有效狀態(tài)轉(zhuǎn)變?yōu)闊o效狀態(tài),而第二模塊的復(fù)位信號仍然為有效狀態(tài)時,這樣當(dāng)脈沖信號在第一模塊和第二模塊之間進行跨時鐘域處理時,就很容易因為第一模塊復(fù)位信號失效導(dǎo)致傳輸?shù)降诙K的脈沖信號錯誤更新,進而導(dǎo)致模塊功能錯誤。
技術(shù)實現(xiàn)思路
1、鑒于以上問題,本申請實施例提供一種信號處理電路、方法、芯片及電子設(shè)備,以解決上述技術(shù)問題。
2、第一方面,本申請實施例提供一種信號處理電路,包括:
3、時鐘域轉(zhuǎn)換模塊,用于根據(jù)第一時鐘域的復(fù)位信號和所述第一時鐘域的時鐘信號對屬于所述第一時鐘域的第一信號進行處理,輸出供第二時鐘域采樣的第二信號;
4、采樣模塊,用于根據(jù)所述第一時鐘域的復(fù)位信號和所述第二時鐘域的時鐘信號對所述第二信號進行n級采樣,輸出第三信號和第四信號,其中,所述第三信號為第n-1級采樣得到的采樣信號,所述第四信號為第n級采樣得到的采樣信號,所述第三信號和所述第四信號屬于所述第二時鐘域;
5、邏輯處理模塊,用于對所述第三信號和所述第四信號進行邏輯運算,輸出屬于所述第二時鐘域的第五信號。
6、第二方面,本申請實施例還提供一種信號處理方法,包括:
7、根據(jù)第一時鐘域的復(fù)位信號和所述第一時鐘域的時鐘信號對屬于所述第一時鐘域的第一信號進行處理,輸出供第二時鐘域采樣的第二信號;
8、根據(jù)所述第一時鐘域的復(fù)位信號和所述第二時鐘域的時鐘信號對所述第二信號進行n級采樣,輸出第三信號和第四信號,其中,所述第三信號為第n-1級采樣得到的采樣信號,所述第四信號為第n級采樣得到的采樣信號,所述第三信號和所述第四信號屬于所述第二時鐘域;
9、對所述第三信號和所述第四信號進行邏輯運算,輸出屬于所述第二時鐘域的第五信號。
10、第三方面,本申請實施例還提供一種芯片,包括上述第二方面的一種信號處理電路。
11、第四方面,本申請實施例還提供一種電子設(shè)備,包括上述第三方面的芯片。
12、本申請實施例提供的信號處理電路、方法、芯片及電子設(shè)備,該信號處理電路根據(jù)第一時鐘域的復(fù)位信號和第一時鐘域的時鐘信號對屬于第一時鐘域的第一信號進行處理,輸出供第二時鐘域采樣的第二信號;根據(jù)第一時鐘域的復(fù)位信號和第二時鐘域的時鐘信號對第二信號進行n級采樣,輸出屬于第二時鐘域的第三信號和第四信號;對所述第三信號和所述第四信號進行邏輯運算,輸出屬于所述第二時鐘域的第五信號。本申請實施例根據(jù)第一時鐘域的復(fù)位信號來分別獲取第二信號、第三信號和第四信號,從而使不同時鐘域的兩個模塊復(fù)位時始終使用同一復(fù)位信號作用于跨時鐘域信號的處理,解決了不同時鐘域的模塊復(fù)位時,跨時鐘域信號因為不同時鐘域的復(fù)位信號不同時有效從而導(dǎo)致跨時鐘域信號容易發(fā)生錯誤更新的技術(shù)問題。
13、本申請的這些方面或其他方面在以下實施例的描述中會更加簡明易懂。
1.一種信號處理電路,其特征在于,包括:
2.如權(quán)利要求1所述的信號處理電路,其特征在于,所述時鐘域轉(zhuǎn)換模塊包括選擇單元和第一觸發(fā)器單元,
3.如權(quán)利要求1所述的信號處理電路,其特征在于,所述采樣模塊包括:
4.如權(quán)利要求1所述的信號處理電路,其特征在于,所述邏輯處理模塊包括:
5.如權(quán)利要求2-3任一所述的信號處理電路,其特征在于,各所述觸發(fā)器單元為d觸發(fā)器。
6.一種信號處理方法,其特征在于,包括:
7.如權(quán)利要求6所述的信號處理方法,其特征在于,所述根據(jù)所述第一時鐘域的復(fù)位信號和所述第二時鐘域的時鐘信號對所述第二信號進行n級采樣,輸出第三信號和第四信號的步驟中,所述n≥3。
8.如權(quán)利要求6所述的信號處理方法,其特征在于,所述對所述第三信號和所述第四信號進行邏輯運算,輸出屬于所述第二時鐘域的第五信號的步驟中,所述邏輯運算為邏輯異或。
9.一種芯片,其特征在于,包括上述權(quán)利要求1~5任一所述的信號處理電路。
10.一種電子設(shè)備,其特征在于,包括設(shè)備主體以及設(shè)于所述設(shè)備主體的如上述權(quán)利要求9所述的芯片。