背景技術(shù):
1、閃速存儲(chǔ)系統(tǒng)以電荷的形式存儲(chǔ)信息。隨時(shí)間的推移,閃速存儲(chǔ)介質(zhì)會(huì)隨著編程或擦除循環(huán)的數(shù)量增加而退化,從而使閃速存儲(chǔ)介質(zhì)“泄漏”,并且將錯(cuò)誤引入到所存儲(chǔ)的數(shù)據(jù)中。高溫也可能將錯(cuò)誤引入到所存儲(chǔ)的數(shù)據(jù)中。許多閃速存儲(chǔ)系統(tǒng)使用低密度奇偶校驗(yàn)(ldpc)碼以從存儲(chǔ)在閃速存儲(chǔ)介質(zhì)上的數(shù)據(jù)中去除錯(cuò)誤。
2、存在多種技術(shù)和/或方法以用于實(shí)現(xiàn)ldpc解碼系統(tǒng)。當(dāng)對(duì)ldpc編碼的數(shù)據(jù)進(jìn)行解碼時(shí),迭代消息傳遞(mp)解碼是實(shí)現(xiàn)接近最優(yōu)性能的最高效方式之一。最小和(min-sum)解碼技術(shù)(一種類型的mp解碼器)由于其低復(fù)雜性而具有吸引力。針對(duì)特定ldpc解碼器方法(例如,迭代mp解碼、最小和解碼等)而被優(yōu)化和/或改進(jìn)特定ldpc解碼器方法的性能的新的閃速存儲(chǔ)和/或ldpc系統(tǒng)將是合期望的。例如,如果這種新的閃速存儲(chǔ)和/或ldpc系統(tǒng)降低了功率消耗和/或解碼時(shí)延,則將是合期望的。
技術(shù)實(shí)現(xiàn)思路
1.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的系統(tǒng),包括:
2.根據(jù)權(quán)利要求1所述的系統(tǒng),進(jìn)一步包括閃速存儲(chǔ)裝置。
3.根據(jù)權(quán)利要求1所述的系統(tǒng),進(jìn)一步包括:
4.根據(jù)權(quán)利要求1所述的系統(tǒng),其中閃速存儲(chǔ)裝置狀態(tài)包括以下各項(xiàng)中的一個(gè)或多個(gè):低信噪比(snr)狀態(tài)或高snr狀態(tài)。
5.根據(jù)權(quán)利要求1所述的系統(tǒng),其中與讀取數(shù)據(jù)相關(guān)聯(lián)的位的第一數(shù)量嚴(yán)格小于與有限精度ldpc解碼器相關(guān)的位的第二數(shù)量。
6.根據(jù)權(quán)利要求1所述的系統(tǒng),其中選擇所述多個(gè)llr映射表中的一個(gè)包括根據(jù)與有限精度ldpc解碼器相關(guān)聯(lián)的解碼嘗試計(jì)數(shù)來(lái)前進(jìn)通過(guò)與所述多個(gè)llr映射表相關(guān)聯(lián)的預(yù)定義選擇序列。
7.根據(jù)權(quán)利要求1所述的系統(tǒng),其中l(wèi)lr映射塊和有限精度ldpc解碼器共同位于以下各項(xiàng)中的一個(gè)或多個(gè)上:相同的專用集成電路(asic)或相同的現(xiàn)場(chǎng)可編程門陣列(fpga)。
8.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的系統(tǒng),包括:
9.根據(jù)權(quán)利要求8所述的系統(tǒng),其中:
10.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的系統(tǒng),包括:
11.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的方法,包括:
12.根據(jù)權(quán)利要求11所述的方法,進(jìn)一步包括:
13.根據(jù)權(quán)利要求11所述的方法,其中閃速存儲(chǔ)裝置狀態(tài)包括以下各項(xiàng)中的一個(gè)或多個(gè):低信噪比(snr)狀態(tài)或高snr狀態(tài)。
14.根據(jù)權(quán)利要求11所述的方法,其中與讀取數(shù)據(jù)相關(guān)的位的第一數(shù)量嚴(yán)格小于與有限精度ldpc解碼器相關(guān)的位的第二數(shù)量。
15.根據(jù)權(quán)利要求11所述的方法,其中選擇所述多個(gè)llr映射表中的一個(gè)包括根據(jù)與有限精度ldpc解碼器相關(guān)聯(lián)的解碼嘗試計(jì)數(shù)來(lái)前進(jìn)通過(guò)與所述多個(gè)llr映射表相關(guān)聯(lián)的預(yù)定義選擇序列。
16.根據(jù)權(quán)利要求11所述的方法,其中l(wèi)lr映射塊和有限精度ldpc解碼器共同位于以下各項(xiàng)中的一個(gè)或多個(gè)上:相同的專用集成電路(asic)或相同的現(xiàn)場(chǎng)可編程門陣列(fpga)。
17.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的方法,包括:
18.根據(jù)權(quán)利要求17所述的方法,其中:
19.一種用于使用多個(gè)對(duì)數(shù)似然比(llr)映射表來(lái)執(zhí)行低密度奇偶校驗(yàn)(ldpc)解碼的方法,包括: