專利名稱:一種抗時(shí)鐘抖動(dòng)能力強(qiáng)的零次群接口解碼方法及其電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明屬于通訊技術(shù)領(lǐng)域,特別涉及數(shù)據(jù)接口的解碼方法及其電路設(shè)計(jì)。
隨著計(jì)算機(jī)普及率的提高和網(wǎng)絡(luò)技術(shù)的發(fā)展,數(shù)據(jù)傳輸業(yè)務(wù)迅速增長(zhǎng),其中與用戶聯(lián)系最密切的數(shù)據(jù)接口包括8、16、32kbit/s的二進(jìn)制速率和與符合CCITT X系列和V系列建議的數(shù)字終端設(shè)備(DTE)相關(guān)的其它速率,如600、1200、2400、4800、9600bit/s,19.2k、48k、56k、64kbit/s等等。這些數(shù)據(jù)接口與數(shù)字傳輸信道連接的中間速率為64kbit/s,最常用的是一種64kit/s接口是PCM零次群接口,同向型64kbit/s G703接口。以光纖和數(shù)字微波中繼為傳輸骨干的PCM專用網(wǎng)和中國(guó)公用數(shù)字?jǐn)?shù)據(jù)網(wǎng)(CHHINA DDN)提供了大量這種數(shù)字接口以實(shí)現(xiàn)數(shù)據(jù)的廣域連接。由于該接口在兩對(duì)連接線上可直接傳送全雙工的64kbit/s數(shù)據(jù)、64KHz位定時(shí)和8KHz字節(jié)定時(shí)信號(hào),并且允許典型的最大互連距離為350米到450米,所以該接口在一些近距離傳輸數(shù)據(jù)的場(chǎng)合也得到廣泛應(yīng)用。
PCM零次群G.703同向接口的信號(hào)編碼規(guī)則如下第一步一個(gè)64kbit/s比特周期分成四個(gè)單位間隔;第二步二進(jìn)制的"1"被編成如下四個(gè)比特的碼組1100;第三步二進(jìn)制的"0"被編成如下四個(gè)比特的碼組1010;第四步相鄰碼組極性交替變換,把二進(jìn)制信號(hào)轉(zhuǎn)換成三電平信號(hào);第五步破壞每第八個(gè)碼組的極性交替,破壞的碼組標(biāo)志著八比特組的最后一比特。
第五步所得信號(hào)就是G.703接口信號(hào),解碼處理的任務(wù)是從三電平接口信號(hào)得出以下三個(gè)信號(hào)64kbit/s二進(jìn)制數(shù)據(jù)信號(hào)和與之同步的64KHz位定時(shí)信號(hào)、8KHz字節(jié)定時(shí)信號(hào)。解碼電路包括電平轉(zhuǎn)換電路、時(shí)鐘恢復(fù)電路、數(shù)據(jù)解碼電路、破壞點(diǎn)提取電路四個(gè)主要部分,如
圖1所示。
其中電平轉(zhuǎn)換電路將G703接口信號(hào)GSA經(jīng)過判決產(chǎn)生兩路信號(hào),正極性信號(hào)DSI和負(fù)極性信號(hào)DSJ,分別對(duì)應(yīng)接口信號(hào)中正極性和負(fù)極性的部分,這兩個(gè)信號(hào)相加得到雙電平信號(hào)DBI,完成三電平信號(hào)到雙電平信號(hào)的轉(zhuǎn)換。
時(shí)鐘恢復(fù)電路的作用是從雙電平信號(hào)DBI中提取64kHz位定時(shí)信號(hào),并向數(shù)據(jù)解碼電路和破壞點(diǎn)提取電路提供解碼所需要的同步時(shí)鐘。
數(shù)據(jù)解碼電路的作用是從雙電平信號(hào)DBI中經(jīng)過特定的解碼處理得到64kbit/s的數(shù)據(jù)信號(hào)。
破壞點(diǎn)提取電路的作用是通過對(duì)正、負(fù)極性信號(hào)的解碼處理得到8KHz字節(jié)定時(shí)信號(hào)。
上述的數(shù)據(jù)解碼電路所采用的解碼方法分兩個(gè)關(guān)鍵步驟第一,數(shù)據(jù)"0"和數(shù)據(jù)"1"的編碼信號(hào)的判決;第二,由判決結(jié)果生成標(biāo)準(zhǔn)碼元寬度的數(shù)據(jù)信號(hào);圖1中,信號(hào)DBI是采自電平轉(zhuǎn)換電路的數(shù)據(jù)編碼信號(hào),直接由接口輸入經(jīng)電平判決和極性轉(zhuǎn)換處理而得到,由于傳輸過程中產(chǎn)生的信號(hào)衰落和信號(hào)畸變而引起的抖動(dòng)很大程度上體現(xiàn)在該信號(hào)的信號(hào)沿上,這是一個(gè)抖動(dòng)的信號(hào);信號(hào)CO、COA是時(shí)鐘恢復(fù)電路對(duì)DBI進(jìn)行時(shí)鐘信號(hào)提取的處理而得,CO、COA與DBI同步,但相對(duì)存在抖動(dòng),因?yàn)榻?jīng)過時(shí)鐘信號(hào)提取處理后得到的CO、COA比DBI有較好的穩(wěn)定性,即DBI抖動(dòng)幅度比CO、COA要大;常規(guī)數(shù)據(jù)解碼方法在上述兩個(gè)關(guān)鍵步驟上的具體作法結(jié)合圖2說明如下第一,將CO進(jìn)行串行移位,產(chǎn)生一個(gè)上升沿在時(shí)間間隔2中的時(shí)鐘信號(hào),對(duì)該處DBI信號(hào)進(jìn)行采樣;數(shù)據(jù)"0"對(duì)應(yīng)的編碼信號(hào)(如碼組6)在該時(shí)間間隔內(nèi)為低電平,數(shù)據(jù)"1"對(duì)應(yīng)的編碼信號(hào)(如碼組7)在該時(shí)間間隔內(nèi)為高電平,由此實(shí)現(xiàn)對(duì)編碼信號(hào)的判決。
第二,由于用CO的移位信號(hào)作采樣時(shí)鐘,生成的判決結(jié)果自然就是64kbit/s的標(biāo)準(zhǔn)碼元信號(hào)。
該方法對(duì)抖動(dòng)的容忍程度是(由CO移位產(chǎn)生的時(shí)鐘上升沿正負(fù)兩個(gè)方向上均不超出時(shí)間間隔2)CO相對(duì)DBI的單向抖動(dòng)不超過1/2個(gè)時(shí)間間隔,即1/2×1/4=1/8個(gè)64kbit/s碼元寬度,即CO相對(duì)DBI的最大允許抖動(dòng)時(shí)間是1秒/64×1000×1/8=1.95微秒2微秒(單向)最大允許相對(duì)抖動(dòng)是1/8×100%=12.5%。
上述的破壞點(diǎn)提取電路所采用的解碼方法分兩個(gè)步驟第一,對(duì)當(dāng)前碼組極性的判決;第二,確定前后兩個(gè)碼組的極性關(guān)系,相同則表明后一碼組為破壞點(diǎn)所在碼組,不同則表明前后兩個(gè)碼組都不是破壞點(diǎn)所在碼組。
常規(guī)采用的破壞點(diǎn)提取的解碼方法為首先,當(dāng)前碼組極性的判決CO移位產(chǎn)生一個(gè)時(shí)鐘信號(hào),上升沿在時(shí)間間隔1內(nèi),分別對(duì)DSI、DSJ采樣。DSI、DSJ分別對(duì)應(yīng)當(dāng)前碼組為正極性和負(fù)極性;當(dāng)前碼組極性為正時(shí)(如碼組7,8)上述采樣結(jié)果是DSI采樣結(jié)果CSI=1,DSJ采樣結(jié)果CSJ=0;當(dāng)前碼組極性為負(fù)時(shí)(如碼組6),DSI采樣結(jié)果CSI=0,DSJ采樣結(jié)果CSJ=1;其次,將CSI移位與CSJ比較,相同表明不是破壞點(diǎn),不同表明出現(xiàn)破壞點(diǎn)。
抗抖動(dòng)能力對(duì)抖動(dòng)的容忍程度CO相對(duì)CSI、DSJ的單向抖動(dòng)允許范圍同數(shù)據(jù)解碼方法中所提(CO移位產(chǎn)生的時(shí)鐘信號(hào)上升沿在正、負(fù)兩個(gè)方向上不超出時(shí)間間隔1)即CO相對(duì)DSI、DSJ的最大允許抖動(dòng)時(shí)間是1秒/64×1000×1/8=1.952(微妙)CO相對(duì)DSI、DSJ單向最大允許相對(duì)抖動(dòng)是1/8×100%=12.5%。DSI、DSJ性質(zhì)與DBI相同,同是圖1中電平轉(zhuǎn)換電路產(chǎn)生的。(DBI=DSI+DSJ)
上述問題決定了這種解碼方法容易受以下幾個(gè)因素的影響1)對(duì)端發(fā)送時(shí)鐘發(fā)生漂移或抖動(dòng);2)傳輸過程中信號(hào)發(fā)生畸變;3)電平轉(zhuǎn)換電路正負(fù)判決點(diǎn)不平衡造成雙電平信號(hào)脈寬不一致;4)溫度變化引起時(shí)鐘恢復(fù)電路工作點(diǎn)漂移。
這四個(gè)因素都會(huì)帶來接收時(shí)鐘的抖動(dòng),而上述解碼方法對(duì)時(shí)鐘抖動(dòng)敏感,因此在實(shí)際信道工作中,使用這種解碼方法的電路都在一定程度上表現(xiàn)不穩(wěn)定。尤其當(dāng)傳輸距離增大信號(hào)畸變嚴(yán)重時(shí),解碼電路不能正常工作。
本發(fā)明的目的是為克服已有技術(shù)的不足之處提出一種抗時(shí)鐘抖動(dòng)能力強(qiáng)、對(duì)數(shù)據(jù)和破壞點(diǎn)進(jìn)行解碼的方法,并使其電路實(shí)現(xiàn)簡(jiǎn)單以適應(yīng)不同的電平轉(zhuǎn)換電路和時(shí)鐘恢復(fù)電路,以及不同的應(yīng)用環(huán)境,用很低的成本提高解碼電路的性能、增大接口最大可傳輸距離。
本發(fā)明提出一種抗時(shí)鐘抖動(dòng)能力強(qiáng)的零次群接口的解碼方法,包括以下步驟(1)將G703接口信號(hào)GSA經(jīng)過判決產(chǎn)生正極性信號(hào)DSI和負(fù)極性信號(hào)DSJ;(2)將所說的DSI和DSJ兩個(gè)信號(hào)相加得到雙電平信號(hào)DBI;(3)從所說的雙電平信號(hào)中提取64KHz位定時(shí)信號(hào)CO,COA作為解碼所需的同步時(shí)鐘信號(hào);(4)對(duì)所說的雙電平信號(hào)DBI中的數(shù)據(jù)0和1的編碼信號(hào)進(jìn)行判決,由判決結(jié)果生成標(biāo)準(zhǔn)碼元寬度的數(shù)據(jù)信號(hào);(5)對(duì)所說的正、負(fù)極性信號(hào)DSI、DSJ的當(dāng)前碼組極性的判決并根據(jù)前后兩個(gè)碼組的極性關(guān)系提取破壞點(diǎn),從而得到8KHz字節(jié)定時(shí)信號(hào);其特征在于,所說的第(4)步驟包括根據(jù)所說的DBI數(shù)據(jù)編碼中的時(shí)間間隔2和時(shí)間間隔3之間的信號(hào)邊沿特性進(jìn)行判決用時(shí)鐘信號(hào)COA屏蔽掉時(shí)間間隔4和下一碼組時(shí)間間隔1之間的邊沿特性,得到判決結(jié)果DGP脈沖信號(hào);展寬DGP脈沖至一個(gè)64Kbit/s碼元寬度,得到DSP信號(hào);用時(shí)鐘信號(hào)CO對(duì)DSP采樣得到標(biāo)準(zhǔn)碼元寬度的64Kbit/s數(shù)據(jù)信號(hào);所說的第(5)步驟包括用時(shí)鐘信號(hào)COA屏蔽當(dāng)前碼組時(shí)間間隔2,3之間的信號(hào)邊沿,根據(jù)時(shí)間間隔1和上一碼組時(shí)間間隔4之間的信號(hào)邊沿特性對(duì)當(dāng)前碼組極性進(jìn)行判決即正極性DSI為當(dāng)前碼時(shí)CSI=1,CSJ=0;負(fù)極性DSJ為當(dāng)前碼時(shí)CSI=0,CSJ=1;兩個(gè)連續(xù)的CSI脈沖之間不出現(xiàn)CSJ脈沖或兩個(gè)連續(xù)的CSJ脈沖之間不出現(xiàn)CSI脈沖時(shí)在兩個(gè)連續(xù)脈沖的后一個(gè)脈沖位置作為破壞點(diǎn)位置。
本發(fā)明提出一種采用上述方法的零次群接口解碼電路,包括將接口信號(hào)GSA轉(zhuǎn)換成正極性信號(hào)DSI,負(fù)極性信號(hào)DSJ以及雙電平信號(hào)DBI的電平轉(zhuǎn)換電路;從所說的雙電平信號(hào)DBI中提取64KHz位定時(shí)信號(hào)的時(shí)鐘恢復(fù)電路;從所說雙電平信號(hào)DBI中得到64Kbit/s的數(shù)據(jù)信號(hào)的數(shù)據(jù)解碼電路以及對(duì)所說的正、負(fù)極性信號(hào)處理得到8KHz字節(jié)定時(shí)信號(hào)的破壞點(diǎn)提取電路;其特征在于所說的數(shù)據(jù)解碼電路由對(duì)DBI信號(hào)進(jìn)行數(shù)據(jù)識(shí)別的數(shù)據(jù)識(shí)別電路,對(duì)數(shù)據(jù)識(shí)別脈沖信號(hào)展寬至一個(gè)64Kbit/s碼元寬度的單穩(wěn)電路,對(duì)展寬的初始數(shù)據(jù)信號(hào)DSP進(jìn)行處理得到6Kbit/s數(shù)據(jù)信號(hào)HRD的數(shù)據(jù)再生電路所組成,所說的破壞點(diǎn)提取電路由分別對(duì)正、負(fù)極性信號(hào)DSI、DSJ當(dāng)前碼組進(jìn)行極性判決的正極性指示電路、負(fù)極性指示電路;對(duì)正、負(fù)極性指示電路的輸出信號(hào)進(jìn)行處理得到8KHz字節(jié)定時(shí)信號(hào)PTT的破壞點(diǎn)定位電路所組成。
本發(fā)明的數(shù)據(jù)解碼方法結(jié)合圖2進(jìn)一步詳細(xì)描述如下根據(jù)數(shù)據(jù)編碼信號(hào)DBI中時(shí)間間隔2和時(shí)間間隔3之間的信號(hào)邊沿的特性進(jìn)行判決;數(shù)據(jù)"0"對(duì)應(yīng)的編碼信號(hào)(如碼組6)中時(shí)間間隔2,3之間的信號(hào)邊沿是上升沿,數(shù)據(jù)"1"對(duì)應(yīng)的編碼信號(hào)(如碼組7)中時(shí)間間隔2,3之間的信號(hào)邊沿是下降沿。COA的作用是屏蔽掉時(shí)間間隔4和下一碼組時(shí)間間隔1之間的上升沿,使上述數(shù)據(jù)識(shí)別器輸出的信號(hào)只受每個(gè)碼組中時(shí)間間隔2和3之間的邊沿觸發(fā),上升沿觸發(fā),下降沿不觸發(fā),這樣數(shù)據(jù)識(shí)別器的輸出信號(hào)DGP對(duì)數(shù)據(jù)"0"和"1"的編碼信號(hào)的判決結(jié)果。
在圖2中,DGP在碼組為"0"時(shí)出現(xiàn)一個(gè)脈沖,在碼組為"1"時(shí)不出現(xiàn)脈沖。
中間信號(hào)DSP的作用是使CO的采樣操作具有足夠的可靠性,DSP信號(hào)相對(duì)CO的上升沿具有1/2碼元寬度的數(shù)據(jù)建立時(shí)間和1/2碼元寬度的數(shù)據(jù)保持時(shí)間。
本方法對(duì)抖動(dòng)的容忍程度是COA相對(duì)DBI的單向抖動(dòng)不超過1個(gè)時(shí)間間隔(時(shí)間間隔2,3之間的信號(hào)邊沿在正負(fù)兩個(gè)方向上不超出COA的脈沖寬度),即1×1/4=1/4個(gè)64kbit/s碼元寬度,即COA相對(duì)DBI的單向最大允許抖動(dòng)時(shí)間是1秒/64×1000×1/4=3.9微秒4微秒(單向)最大允許相對(duì)抖動(dòng)是1/4×100%=25%因此比已有技術(shù)采用的方法提高了一倍的抗抖動(dòng)能力。
本發(fā)明所述破壞點(diǎn)提取的解碼方法的步驟結(jié)合圖3進(jìn)一步詳細(xì)描述如下用COA屏蔽時(shí)間2,3之間的信號(hào)邊沿,根據(jù)時(shí)間間隔和上一碼組時(shí)間間隔4之間的信號(hào)邊沿的特性對(duì)當(dāng)前碼組極性進(jìn)行判決;正極性時(shí),DSI的該信號(hào)邊沿是上升沿,DSJ該處為0;負(fù)極性時(shí),DSI的該處信號(hào)為0,DSJ的該信號(hào)邊沿是上升沿;通過COA屏蔽,圖3中的兩個(gè)極性指示器只受上述信號(hào)上升沿觸發(fā),因此正極性時(shí)CSI=1,CSJ=0;負(fù)極性時(shí)CSI=0,CSJ=1。
兩個(gè)連續(xù)的CSI脈沖之間不出現(xiàn)CSJ脈沖或兩個(gè)連續(xù)的CSJ脈沖之間不出現(xiàn)CSI脈沖時(shí)在兩個(gè)連續(xù)脈沖的后一個(gè)脈沖位置作為破壞點(diǎn)位置。
上述說明中可定義數(shù)據(jù)信息邊沿每個(gè)碼組中時(shí)間間隔2與時(shí)間間隔3之間的信號(hào)邊沿。
極性信息邊沿每個(gè)碼組中時(shí)間間隔1與上一個(gè)碼組的時(shí)間間隔4之間的信號(hào)邊沿。
作此定義后可簡(jiǎn)化敘述。
本發(fā)明具有以下特點(diǎn)第一,抗時(shí)鐘抖動(dòng)能力強(qiáng);第二,電路實(shí)現(xiàn)簡(jiǎn)單,成本低可靠性高且便于數(shù)字電路集成;第三,由于解決了信道傳輸帶來的信號(hào)抖動(dòng)造成的影響,可大大提高數(shù)據(jù)通信設(shè)備的可靠性。
附圖簡(jiǎn)要說明圖1為G703接口解碼電路框圖。
圖2為數(shù)據(jù)解碼電路時(shí)序圖。
圖3為破壞點(diǎn)提取電路時(shí)序圖。
圖4為本發(fā)明實(shí)施例的接口解碼電路結(jié)構(gòu)框圖。
本發(fā)明根據(jù)所述方法設(shè)計(jì)出一種零次群接口解碼電路實(shí)施例,如圖4所示,由電平轉(zhuǎn)換電路、數(shù)據(jù)解碼電路、時(shí)鐘恢復(fù)電路、破壞點(diǎn)提取電路四部分組成,其中電平轉(zhuǎn)換電路與時(shí)鐘恢復(fù)電路(圖中未示出)均可采用已有技術(shù)方案,在此不重復(fù)敘述,本電路的特點(diǎn)在于改進(jìn)了已有技術(shù)的數(shù)據(jù)解碼電路與破壞點(diǎn)提取電路,現(xiàn)分別詳細(xì)描述如下圖4中,數(shù)據(jù)解碼電路由一個(gè)數(shù)據(jù)識(shí)別器、一個(gè)單穩(wěn)觸發(fā)器和一個(gè)數(shù)據(jù)再生器實(shí)現(xiàn)。數(shù)據(jù)識(shí)別器由一個(gè)邊沿觸發(fā)、可清零觸發(fā)器構(gòu)成。COA經(jīng)反相后作清零信號(hào),DBI作觸發(fā)信號(hào),當(dāng)碼元為"1"時(shí),編碼"1100"在清零信號(hào)未屏蔽的區(qū)間只有下降沿,觸發(fā)器不被觸發(fā),當(dāng)碼元為"0"時(shí),編碼"1010"在清零信號(hào)未屏蔽的區(qū)間出現(xiàn)上升沿,觸發(fā)器觸發(fā),直至被COA反相信號(hào)清零,這樣,對(duì)應(yīng)碼元"0"輸出一個(gè)脈沖DGP;單穩(wěn)觸發(fā)器以DGP為觸發(fā)信號(hào),時(shí)間常數(shù)取3/4個(gè)64KHz時(shí)鐘周期,輸出為DSP;數(shù)據(jù)再生器以CO為時(shí)鐘對(duì)DSP采樣,反相輸出HRD,作為解碼數(shù)據(jù)輸出。
圖4中,破壞點(diǎn)提取電路由正極性指示器、二個(gè)負(fù)極性指示器、破壞點(diǎn)定位器實(shí)現(xiàn)。兩個(gè)極性指示器均由邊沿觸發(fā)、可清零觸發(fā)器構(gòu)成,DSI、DSJ分別為觸發(fā)信號(hào),COA為清零信號(hào),屏蔽"數(shù)據(jù)邊沿",分別輸出極性指示脈沖CSI、CSJ;在G.703編碼信號(hào)中,兩個(gè)極性的信號(hào)按碼元交替出現(xiàn),每8個(gè)碼元這種交替受到一次破壞,該碼元位置即破壞點(diǎn)位置,CSI、CSJ便指示了這種極性的交替情況;破壞點(diǎn)定位器即對(duì)CSI、CSJ作如下處理CSI、CSJ各作為一個(gè)二進(jìn)制計(jì)數(shù)器的時(shí)鐘信號(hào);CSI、CSJ各作為對(duì)方計(jì)數(shù)器的清零信號(hào);將兩個(gè)計(jì)數(shù)器輸出作或運(yùn)算,輸出即破壞點(diǎn)位置PTT。
其工作原理結(jié)合圖3進(jìn)一步說明如下①碼組6對(duì)應(yīng)CSI=0,CSJ=1,此時(shí)CSJ對(duì)應(yīng)的計(jì)數(shù)器由"00"躍變至"01",CSI對(duì)應(yīng)的計(jì)數(shù)器保持為"00";②碼組7對(duì)應(yīng)CSI=1,CSJ=0,此時(shí)CSJ對(duì)應(yīng)的計(jì)數(shù)器由"01"被CSI=1清零為"00",CSI對(duì)應(yīng)的計(jì)數(shù)器由"00"躍變至"01";③碼組8對(duì)應(yīng)CSI=1,CSJ=0,此時(shí)CSJ對(duì)應(yīng)的計(jì)數(shù)器由保持為"00",CSI對(duì)應(yīng)的計(jì)數(shù)器"01"躍變至"10";④在下一個(gè)碼組,將有CSI=0,CSJ=1,此時(shí)CSJ對(duì)應(yīng)的計(jì)數(shù)器由"00"躍變?yōu)椋?1",CSI對(duì)應(yīng)的計(jì)數(shù)器被CSJ=1清零為"00"。簡(jiǎn)寫如下
由上可見,在碼組8對(duì)應(yīng)的第③個(gè)碼元位置,由于連續(xù)兩次計(jì)數(shù),QA高位置"1",作為破壞點(diǎn)的一次輸出。
權(quán)利要求
1.一種抗時(shí)鐘抖動(dòng)能力強(qiáng)的零次群接口的解碼方法,包括以下步驟(1)將G703接口信號(hào)GSA經(jīng)過判決產(chǎn)生正極性信號(hào)DSI和負(fù)極性信號(hào)DSJ;(2)將所說的DSI和DSJ兩個(gè)信號(hào)相加得到雙電平信號(hào)DBI;(3)從所說的雙電平信號(hào)中提取64KHz位定時(shí)信號(hào)CO,COA作為解碼所需的同步時(shí)鐘信號(hào);(4)對(duì)所說的雙電平信號(hào)DBI中的數(shù)據(jù)0和1的編碼信號(hào)進(jìn)行判決,由判決結(jié)果生成標(biāo)準(zhǔn)碼元寬度的數(shù)據(jù)信號(hào);(5)對(duì)所說的正、負(fù)極性信號(hào)DSI、DSJ的當(dāng)前碼組極性的判決并根據(jù)前后兩個(gè)碼組的極性關(guān)系提取破壞點(diǎn),從而得到8KHz字節(jié)定時(shí)信號(hào);其特征在于,所說的第(4)步驟包括根據(jù)所說的DBI數(shù)據(jù)編碼中的時(shí)間間隔2和時(shí)間間隔3之間的信號(hào)邊沿特性進(jìn)行判決,用時(shí)鐘信號(hào)COA屏蔽掉時(shí)間間隔4和下一碼組時(shí)間間隔1之間的邊沿特性,得到判決結(jié)果DGP脈沖信號(hào);展寬DGP脈沖至一個(gè)64Kbit/s碼元寬度,得到DSP信號(hào);用時(shí)鐘信號(hào)CO對(duì)DSP采樣得到標(biāo)準(zhǔn)碼元寬度的64Kbit/s數(shù)據(jù)信號(hào);所說的第(5)步驟包括用時(shí)鐘信號(hào)COA屏蔽當(dāng)前碼組時(shí)間間隔2,3之間的信號(hào)邊沿,根據(jù)時(shí)間間隔1和上一碼組時(shí)間間隔4之間的信號(hào)邊沿特性對(duì)當(dāng)前碼組極性進(jìn)行判決即正極性DSI為當(dāng)前碼時(shí)CSI=1,CSJ=0;負(fù)極極性DSJ為當(dāng)前碼時(shí)CSI=0,CSJ=1;兩個(gè)連續(xù)的CSI脈沖之間不出現(xiàn)CSJ脈沖或兩個(gè)連續(xù)的CSJ脈沖之間不出現(xiàn)CSI脈沖時(shí)在兩個(gè)連續(xù)脈沖的后一個(gè)脈沖位置作為破壞點(diǎn)位置。
2.一種采用如權(quán)利要求1所述方法的零次群接口解碼電路,包括將接口信號(hào)GSA轉(zhuǎn)換成正極性信號(hào)DSI,負(fù)極性信號(hào)DSJ以及雙電平信號(hào)DBI的電平轉(zhuǎn)換電路;從所說的雙電平信號(hào)DBI中提取64KHz位定時(shí)信號(hào)的時(shí)鐘恢復(fù)電路;從所說雙電平信號(hào)DBI中得到64Kbit/s的數(shù)據(jù)信號(hào)的數(shù)據(jù)解碼電路以及對(duì)所說的正、負(fù)極性信號(hào)處理得到8KHz字節(jié)定時(shí)信號(hào)的破壞點(diǎn)提取電路;其特征在于所說的數(shù)據(jù)解碼電路由對(duì)DBI信號(hào)進(jìn)行數(shù)據(jù)識(shí)別的數(shù)據(jù)識(shí)別電路,對(duì)數(shù)據(jù)識(shí)別脈沖信號(hào)展寬至一個(gè)64Kbit/s碼元寬度的單穩(wěn)電路,對(duì)展寬的初始數(shù)據(jù)信號(hào)DSP進(jìn)行處理得到6Kbit/s數(shù)據(jù)信號(hào)HRD的數(shù)據(jù)再生電路所組成,所說的破壞點(diǎn)提取電路由分別對(duì)正、負(fù)極性信號(hào)DSI、DSJ當(dāng)前碼組進(jìn)行極性判決的正極性指示電路、負(fù)極性指示電路;對(duì)正、負(fù)極性指示電路的輸出信號(hào)進(jìn)行處理得到8KHz字節(jié)定時(shí)信號(hào)PTT的破壞點(diǎn)定位電路所組成。
全文摘要
本發(fā)明涉及數(shù)據(jù)接口的解碼方法及其電路設(shè)計(jì)。本發(fā)明提出用數(shù)據(jù)編碼中的時(shí)間間隔2與3之間的信號(hào)邊沿特征進(jìn)行對(duì)數(shù)據(jù)0和1的判決;根據(jù)時(shí)間間隔1和上一碼組時(shí)間間隔4之間的信號(hào)邊沿特性對(duì)當(dāng)前碼組極性進(jìn)行判決的方法并設(shè)計(jì)出實(shí)現(xiàn)電路,即由數(shù)據(jù)識(shí)別電路、單穩(wěn)電路、數(shù)據(jù)再生電路組成的數(shù)據(jù)解碼電路和由正、負(fù)極性指示電路、破壞點(diǎn)定位電路組成的破壞點(diǎn)提取電路。具有抗時(shí)鐘抖動(dòng)能力強(qiáng),可靠性高,便于集成,電路簡(jiǎn)單等特點(diǎn)。
文檔編號(hào)H03M5/12GK1139328SQ95119509
公開日1997年1月1日 申請(qǐng)日期1995年12月15日 優(yōu)先權(quán)日1995年12月15日
發(fā)明者章謙 申請(qǐng)人:章謙