專(zhuān)利名稱(chēng):觸發(fā)器的復(fù)位電路的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及復(fù)位電路,特別是涉及觸發(fā)器的復(fù)位電路。
在現(xiàn)有技術(shù)中,使用這種復(fù)位電路的目的在于在具有數(shù)據(jù)總線的處理器中,防止由因電源接通時(shí)總線控制用的觸發(fā)器的值不定而引起的總線的邏輯沖突而導(dǎo)致的貫通電流。圖6是表示現(xiàn)有的復(fù)位電路的一個(gè)例子的方框圖。在圖6中,多個(gè)數(shù)據(jù)通過(guò)塊1、2、3連接在同一數(shù)據(jù)總線16上。在數(shù)據(jù)總線16上連接了總線鎖存器32。各塊與總線的連接對(duì)于各個(gè)塊成為相同的構(gòu)成。在此對(duì)塊3詳細(xì)說(shuō)明。在塊3中,數(shù)據(jù)通過(guò)的單元6的數(shù)據(jù)輸出端子連接在三態(tài)緩沖器14、15上,數(shù)據(jù)輸入端子連接在數(shù)據(jù)總線16上。三態(tài)緩沖器的數(shù)量與數(shù)據(jù)總線16的位寬相同。其中,假定使數(shù)據(jù)總線16的位寬為2。三態(tài)緩沖器的輸出連接在數(shù)據(jù)總線16上。三態(tài)緩沖器14、15的控制端子連接在觸發(fā)器電路(以下簡(jiǎn)稱(chēng)為FF)31的輸出端子上。FF31的數(shù)據(jù)輸入端子連接在選擇信號(hào)17中的一個(gè)信號(hào)線上,時(shí)鐘端子連接在時(shí)鐘信號(hào)線20上,復(fù)位端子連接在復(fù)位信號(hào)線25上??刂齐娐?9具有與在總線上所連接的數(shù)據(jù)通過(guò)塊的個(gè)數(shù)相同的輸出端子,連接在選擇信號(hào)總線17上。FF31的復(fù)位輸入端子連接在通電復(fù)位電路23的輸出上。
下面說(shuō)明現(xiàn)有的復(fù)位電路的動(dòng)作。在圖6中,當(dāng)電源接通時(shí),在各單元上所帶有的FF的保持內(nèi)容是不定的。因此,如果沒(méi)有復(fù)位輸入,則例如FF 30的輸出為[高],F(xiàn)F31的輸出為[高],三態(tài)緩沖器13的輸出為[高],三態(tài)緩沖器14的輸出為[低],而存在通過(guò)總線而流過(guò)貫通電流的可能性。但是,由于在各FF的復(fù)位端子上輸入了通電復(fù)位信號(hào),則在電源接通時(shí)各FF被復(fù)位,各FF的輸出為0,在總線上連接的全部三態(tài)緩沖器的輸出值為高阻抗,總線被保持在總線鎖存器的值上。而且,當(dāng)外部時(shí)鐘信號(hào)被輸入時(shí),各FF的值成為反映了控制電路19的輸出的值,只有一個(gè)單元驅(qū)動(dòng)總線。
這樣的現(xiàn)有的復(fù)位電路的缺點(diǎn)為在現(xiàn)有技術(shù)中所述的復(fù)位電路中,需要附加與單元數(shù)量相同的復(fù)位的FF并引出復(fù)位信號(hào)線,則電路規(guī)模和裝載在LSI上時(shí)的占據(jù)面積變大。
本發(fā)明的目的是提供一種復(fù)位電路,能夠在電源接通時(shí)到時(shí)鐘信號(hào)最初輸入之間,防止FF的值成為不定的。
為了實(shí)現(xiàn)上述目的,本發(fā)明的觸發(fā)器的復(fù)位電路,具有時(shí)鐘發(fā)生電路和時(shí)鐘供給裝置,其特征在于,時(shí)鐘發(fā)生電路,發(fā)生與從外部提供給觸發(fā)器而使觸發(fā)器產(chǎn)生輸出的時(shí)鐘不同的時(shí)鐘;時(shí)鐘供給裝置,在觸發(fā)器的輸出成為不穩(wěn)定的電源接通時(shí),給觸發(fā)器的時(shí)鐘輸入端子提供在上述時(shí)鐘發(fā)生電路中所發(fā)生的時(shí)鐘,來(lái)消除電源接通時(shí)的觸發(fā)器輸出的不穩(wěn)定。
提供給上述觸發(fā)器的輸入端子的時(shí)鐘是在復(fù)位時(shí)鐘發(fā)生電路中所發(fā)生的復(fù)位時(shí)鐘。
上述時(shí)鐘供給裝置具有通電復(fù)位電路和選擇器電路;通電復(fù)位電路在由內(nèi)部時(shí)間常數(shù)所規(guī)定的一定期間內(nèi)輸出通電復(fù)位信號(hào);選擇器電路在通電復(fù)位信號(hào)被輸出期間,給觸發(fā)器的輸入端子提供由時(shí)鐘發(fā)生電路所輸出的時(shí)鐘信號(hào),在通電復(fù)位信號(hào)成為關(guān)斷之后,切換選擇而給觸發(fā)器的輸入端子提供外部時(shí)鐘信號(hào)。
上述時(shí)鐘供給裝置具有通電復(fù)位電路和“或”門(mén);通電復(fù)位電路在由內(nèi)部時(shí)間常數(shù)所規(guī)定的一定期間內(nèi)輸出通電復(fù)位信號(hào);“或”門(mén)向觸發(fā)器的輸入端子原封不動(dòng)地提供通電復(fù)位信號(hào)而作為時(shí)鐘,在通電復(fù)位信號(hào)成為關(guān)斷之后,原封不動(dòng)地給觸發(fā)器的輸入端子提供外部時(shí)鐘信號(hào)。
時(shí)鐘發(fā)生電路是環(huán)路振蕩器。
上述通電復(fù)位電路兼用作時(shí)鐘發(fā)生電路。
觸發(fā)器的時(shí)鐘輸入端子兼用作復(fù)位輸入端子。
本發(fā)明的觸發(fā)器的復(fù)位電路,包括電源接通時(shí)向觸發(fā)器的時(shí)鐘輸入端子提供時(shí)鐘的裝置,由于在電源接通時(shí)給觸發(fā)器的時(shí)鐘輸入端子提供時(shí)鐘,而觸發(fā)器的輸出不會(huì)成為不定的,例如,在由觸發(fā)器的輸出來(lái)進(jìn)行在總線上所連接的三態(tài)緩沖器的輸入輸出控制時(shí),能夠用比較小的電路規(guī)模來(lái)實(shí)現(xiàn)防止由總線上的輸出沖突所引起的貫通電流的發(fā)生的目的。
本發(fā)明的這些和其他的目的、優(yōu)點(diǎn)及特征將通過(guò)結(jié)合附圖對(duì)本發(fā)明的實(shí)施例的描述而得到進(jìn)一步說(shuō)明。在這些附圖中
圖1是表示本發(fā)明的復(fù)位電路的實(shí)施例的方框圖;圖2是表示本發(fā)明的復(fù)位電路的一個(gè)實(shí)施例的細(xì)節(jié)的電路;圖3是表示本發(fā)明的復(fù)位電路的動(dòng)作的時(shí)序圖;圖4是表示本發(fā)明的復(fù)位電路的一個(gè)實(shí)施例的細(xì)節(jié)的電路;圖5是圖4的時(shí)序圖;圖6是表示現(xiàn)有的復(fù)位電路的方框圖。
下面使用附圖來(lái)說(shuō)明本發(fā)明的復(fù)位電路的實(shí)施例。圖1是本發(fā)明的復(fù)位電路。與圖6的現(xiàn)有例子相同的部位使用相同的標(biāo)號(hào)。FF7~9不包括復(fù)位輸入端子。在FF7~9的時(shí)鐘輸入端子上連接從復(fù)位時(shí)鐘發(fā)生電路21所輸出的信號(hào)線。在圖2中表示了代表該復(fù)位時(shí)鐘發(fā)生電路21的具體構(gòu)成例子的電路。在圖2中,22是進(jìn)行自由振蕩的振蕩電路,例如是環(huán)路振蕩器這樣的振蕩電路。23是通電復(fù)位電路,20是從外部所輸入的時(shí)鐘信號(hào),26是選擇來(lái)自外部的時(shí)鐘信號(hào)20或者內(nèi)部振蕩電路的時(shí)鐘信號(hào)24中的任一個(gè)的選擇器電路。選擇器電路26的控制由通電復(fù)位電路23的輸出信號(hào)25的邏輯所控制。
下面根據(jù)附圖來(lái)說(shuō)明本發(fā)明的復(fù)位電路的動(dòng)作。在圖3中表示了代表本發(fā)明的復(fù)位電路的動(dòng)作的時(shí)序圖。28表示電源電壓的變化,25表示通電復(fù)位電路23的輸出,24表示內(nèi)部振蕩電路22的輸出,20表示來(lái)自外部的時(shí)鐘輸入信號(hào),18表示選擇器電路26的復(fù)位時(shí)鐘輸出,29表示FF7~9的輸出。如從電源電壓28的波形所看到的那樣,圖3的動(dòng)作表示電源電壓接通之后的狀態(tài)。在電源接通之后,在由內(nèi)部時(shí)間常數(shù)所規(guī)定的一定期間內(nèi)輸出通電復(fù)位信號(hào)25。
此時(shí),選擇器26的輸入選擇了內(nèi)部振蕩電路22的輸出24,因此,由復(fù)位時(shí)鐘發(fā)生電路21的輸出18來(lái)原封不動(dòng)地輸出內(nèi)部振蕩電路22的輸出24。該信號(hào)18連接在FF7~9的時(shí)鐘輸入端子上,因此,F(xiàn)F7~9的輸出在電源接通之后立即進(jìn)行確定。在通電復(fù)位信號(hào)25成為關(guān)斷之后,選擇器26的輸入被切換為選擇外部時(shí)鐘信號(hào)20。這樣,復(fù)位時(shí)鐘信號(hào)18成為來(lái)自外部的時(shí)鐘信號(hào),接著,F(xiàn)F7~9與時(shí)鐘18同步地取入來(lái)自控制電路19的輸入。在本發(fā)明的復(fù)位電路中,不會(huì)產(chǎn)生因電源接通之后FF輸出為不定而引起的總線的沖突。
在本發(fā)明的復(fù)位電路中,由于時(shí)鐘輸入端子兼用作復(fù)位輸入端子,與現(xiàn)有的復(fù)位電路相比,可以使用沒(méi)有復(fù)位輸入端子的FF,而能夠大幅度縮小電路規(guī)模和向電路提供的布線的規(guī)模。不過(guò),必須重新準(zhǔn)備內(nèi)部振蕩電路和選擇器電路,如果內(nèi)部振蕩電路使用環(huán)路振蕩器,可以由較少的門(mén)數(shù)來(lái)構(gòu)成,選擇器所需要的門(mén)數(shù)是大量的門(mén)。這樣,在微處理器等的具有大量連接在總線上的單元的應(yīng)用例中,具有非常大的效果。
在圖4中表示了本發(fā)明的復(fù)位電路的第二實(shí)施例。圖4的例子為與圖1的電路中的復(fù)位時(shí)鐘電路(圖2)不同的構(gòu)成的例子。
在圖4中,20是來(lái)自外部的時(shí)鐘信號(hào),23是通電復(fù)位電路,27是“或”門(mén)。在該圖4的例子中,使用通電復(fù)位電路23發(fā)生的復(fù)位脈沖作為內(nèi)部發(fā)生時(shí)鐘。接著在圖5的時(shí)序圖中表示第二實(shí)施例的動(dòng)作。在通電復(fù)位信號(hào)25被輸出期間,通過(guò)“或”門(mén)27從復(fù)位時(shí)鐘輸出18原封不動(dòng)地輸出通電復(fù)位信號(hào)25,在通電復(fù)位信號(hào)25變?yōu)殛P(guān)斷之后,在復(fù)位時(shí)鐘發(fā)生電路21的輸出18上通過(guò)“或”門(mén)27原封不動(dòng)地輸出外部輸入時(shí)鐘信號(hào)20。這樣,在電源接通之后,通過(guò)由通電復(fù)位電路23所發(fā)生的復(fù)位脈沖的上升沿,F(xiàn)F7~9的輸出被設(shè)定為預(yù)定的狀態(tài),不會(huì)產(chǎn)生因電源接通之后的FF為不定而引起的總線的沖突。
根據(jù)該第二實(shí)施例的電路,能夠得到與第一實(shí)施例同樣的效果,而且,由于把由通電復(fù)位電路23所發(fā)生的復(fù)位脈沖作為在電源接通之后提供給FF的時(shí)鐘,而不需要特地設(shè)置內(nèi)部振蕩電路。
如上述那樣,根據(jù)本發(fā)明的復(fù)位電路,包括時(shí)鐘發(fā)生電路和在電源接通時(shí)向觸發(fā)器的時(shí)鐘輸入端子提供時(shí)鐘的裝置,由此,由于在電源接通時(shí)給觸發(fā)器的時(shí)鐘輸入端子提供了時(shí)鐘,則觸發(fā)器的輸出不會(huì)為不穩(wěn)定的,例如,在由觸發(fā)器的輸出來(lái)進(jìn)行在總線上所連接的三態(tài)緩沖器的輸入輸出控制時(shí),具有用比現(xiàn)有技術(shù)更小的電路規(guī)模來(lái)實(shí)現(xiàn)防止由總線上的輸出沖突引起貫通電流發(fā)生的效果。
權(quán)利要求
1.一種觸發(fā)器的復(fù)位電路,具有時(shí)鐘發(fā)生電路和時(shí)鐘供給裝置,其特征在于,時(shí)鐘發(fā)生電路,產(chǎn)生與從外部提供給觸發(fā)器而使觸發(fā)器產(chǎn)生輸出的時(shí)鐘不同的時(shí)鐘;時(shí)鐘供給裝置,在觸發(fā)器的輸出成為不穩(wěn)定的電源接通時(shí),給觸發(fā)器的時(shí)鐘輸入端子提供在上述時(shí)鐘發(fā)生電路中所產(chǎn)生的時(shí)鐘,來(lái)消除電源接通時(shí)的觸發(fā)器輸出的不穩(wěn)定。
2.根據(jù)權(quán)利要求1所述的觸發(fā)器的復(fù)位電路,其特征在于,提供給上述觸發(fā)器的輸入端子的時(shí)鐘是在復(fù)位時(shí)鐘發(fā)生電路中所產(chǎn)生的復(fù)位時(shí)鐘。
3.根據(jù)權(quán)利要求1或2所述的觸發(fā)器的復(fù)位電路,其特征在于,上述時(shí)鐘供給裝置具有通電復(fù)位電路和選擇器電路;所述通電復(fù)位電路在由內(nèi)部時(shí)間常數(shù)所規(guī)定的一定期間內(nèi)輸出通電復(fù)位信號(hào);所述選擇器電路在通電復(fù)位信號(hào)被輸出期間,給觸發(fā)器的輸入端子提供由時(shí)鐘發(fā)生電路所輸出的時(shí)鐘信號(hào),在通電復(fù)位信號(hào)成為關(guān)斷之后,切換選擇而給觸發(fā)器的輸入端子提供外部時(shí)鐘信號(hào)。
4.根據(jù)權(quán)利要求1、2或3所述的觸發(fā)器的復(fù)位電路,其特征在于,上述時(shí)鐘供給裝置具有通電復(fù)位電路和“或”門(mén);所述通電復(fù)位電路在由內(nèi)部時(shí)間常數(shù)所規(guī)定的一定期間內(nèi)輸出通電復(fù)位信號(hào);所述“或”門(mén)向觸發(fā)器的輸入端子原封不動(dòng)地提供通電復(fù)位信號(hào)而作為時(shí)鐘,在通電復(fù)位信號(hào)成為關(guān)斷之后,原封不動(dòng)地給觸發(fā)器的輸入端子提供外部時(shí)鐘信號(hào)。
5.根據(jù)權(quán)利要求1、2或3所述的觸發(fā)器的復(fù)位電路,其特征在于,所述時(shí)鐘發(fā)生電路是環(huán)路振蕩器。
6.根據(jù)權(quán)利要求4所述的觸發(fā)器的復(fù)位電路,其特征在于,上述通電復(fù)位電路兼用作時(shí)鐘發(fā)生電路。
7.根據(jù)權(quán)利要求1、2、3、4、5或6所述的觸發(fā)器的復(fù)位電路,其特征在于,所述觸發(fā)器的時(shí)鐘輸入端子兼用作復(fù)位輸入端子。
全文摘要
本發(fā)明的目的是在電源接通之后到時(shí)鐘信號(hào)最初輸入之間防止觸發(fā)器的輸出值成為不定的。由于在電源接通時(shí)從復(fù)位電路21給觸發(fā)器7~9的時(shí)鐘輸入端子提供時(shí)鐘,則觸發(fā)器的輸出不會(huì)成為不定的,例如,在由觸發(fā)器的輸出來(lái)進(jìn)行在總線上所連接的三態(tài)緩沖器的輸入輸出控制時(shí),能夠用比較小的電路規(guī)模來(lái)實(shí)現(xiàn)防止由總線上的輸出沖突所引起的貫通電流的發(fā)生。
文檔編號(hào)H03K3/02GK1217609SQ9812471
公開(kāi)日1999年5月26日 申請(qǐng)日期1998年11月10日 優(yōu)先權(quán)日1997年11月10日
發(fā)明者佐佐木晃 申請(qǐng)人:日本電氣株式會(huì)社