能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐返闹谱鞣椒?br>【專利說明】
【技術(shù)領(lǐng)域】
[0001]本實(shí)用新型涉及電路設(shè)計領(lǐng)域,特別涉及一種能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐贰?br>【【背景技術(shù)】】
[0002]對于輸入電路來說,由于器件的不匹配等非理想因素,會導(dǎo)致輸入信號的占空比的失真。比如,輸入信號的占空比為50%,經(jīng)過輸入電路之后,由于該輸入電路內(nèi)的器件的不匹配等非理想因素,可能導(dǎo)致輸出信號的占空比只有49%,51 %,或者其它值。占空比的失真會消耗許多時間裕度,在高速應(yīng)用條件下尤其顯得重要。目前來講,由于器件的不匹配等非理想因素而導(dǎo)致的輸入信號的占空比失真是無法消除的,只有靠增加器件的尺寸來減小。然而,這會帶來芯片面積以及功耗的增加。
[0003]因此,有必要提出一種能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐贰?br>【【實(shí)用新型內(nèi)容】】
[0004]本實(shí)用新型的目的在于提供輸入電路,其能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)
\-ZX O
[0005]為了解決上述問題,本實(shí)用新型提供一種能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐?,其包?占空比校準(zhǔn)模塊,其基于預(yù)定占空比的基準(zhǔn)信號產(chǎn)生輸出信號;占空比檢測電路,其輸入端連接所述占空比校準(zhǔn)模塊的輸出端,其檢測所述占空比校準(zhǔn)模塊輸出的輸出信號的占空比,并在所述輸出信號的占空比不等于預(yù)定占空比時輸出占空比校準(zhǔn)控制信號,其中占空比校準(zhǔn)模塊基于占空比檢測電路輸出的占空比校準(zhǔn)控制信號對占空比校準(zhǔn)模塊進(jìn)行校準(zhǔn),直到得到的輸出信號的占空比等于預(yù)定占空比;復(fù)制占空比校準(zhǔn)模塊的結(jié)構(gòu)而形成的輸入模塊,其也基于占空比檢測電路輸出的占空比校準(zhǔn)控制信號對輸入模塊進(jìn)行校準(zhǔn)。
[0006]進(jìn)一步的,所述預(yù)定占空比為百分之五十,所述輸入電路還包括有:基準(zhǔn)電壓產(chǎn)生電路,其產(chǎn)生基準(zhǔn)電壓信號;基準(zhǔn)信號產(chǎn)生電路,其產(chǎn)生預(yù)定占空比的基準(zhǔn)信號,其中,占空比校準(zhǔn)模塊的第一輸入端與所述預(yù)定占空比的基準(zhǔn)信號相連,第二輸入端接收所述基準(zhǔn)電壓信號,其比較所述基準(zhǔn)信號和所述基準(zhǔn)電壓信號并輸出表示比較結(jié)果的輸出信號,所述輸入模塊的第一輸入端與所述目標(biāo)輸入信號相連,第二輸入端接收所述基準(zhǔn)電壓信號,其比較所述目標(biāo)輸入信號和所述基準(zhǔn)電壓信號并輸出表示比較結(jié)果的目標(biāo)輸出信號;占空比校準(zhǔn)模塊基于占空比檢測電路輸出的占空比校準(zhǔn)控制信號調(diào)整并得到一組占空比校準(zhǔn)參數(shù),基于調(diào)整得到的占空比校準(zhǔn)參數(shù)對占空比校準(zhǔn)模塊進(jìn)行校準(zhǔn),在基于占空比校準(zhǔn)控制信號的不斷調(diào)整下得到一組最終占空比校準(zhǔn)參數(shù),基于該組最終占空比校準(zhǔn)參數(shù)對占空比校準(zhǔn)模塊進(jìn)行校準(zhǔn)以使得其輸出的輸出信號的占空比等于預(yù)定占空比。
[0007]進(jìn)一步的,占空比檢測電路包括緩沖器、反相器、第一電阻、第二電阻、第一電容、第二電容、比較器和控制單元。所述緩沖器的輸入端與反相器的輸入端相連,所述緩沖器和所述反相器的輸入端接收來自占空比校準(zhǔn)模塊輸出的輸出信號;緩沖器的輸出端依次經(jīng)由第一電阻和第一電容與接地端相連,反相器的輸出端依次經(jīng)由第二電阻和第二電容與接地端相連,第一電阻和第一電容的連接端與比較器的第一輸入端相連,第二電阻和第二電容的連接端與比較器的第二輸入端相連,比較器的輸出端與控制單元的輸入端相連,所述控制單元基于比較器輸出的比較結(jié)果輸出占空比校準(zhǔn)控制信號。
[0008]進(jìn)一步的,占空比校準(zhǔn)模塊和輸入模塊均包括有輸出驅(qū)動電路,該輸出驅(qū)動電路包括輸入端、連接于電源端和其輸出端之間的多個第一輸出驅(qū)動單元和連接于其輸出端和接地端之間的多個第二輸出驅(qū)動單元,每個第一輸出驅(qū)動單元內(nèi)都包括連接于電源端和所述輸出驅(qū)動電路的輸出端之間第一控制開關(guān)和PMOS晶體管,每個第二輸出驅(qū)動單元內(nèi)都包括連接于輸出端和接地端之間NMOS晶體管和第二控制開關(guān),各個第一輸出驅(qū)動單元中的PMOS晶體管和各個第二輸出驅(qū)動單元的NMOS晶體管的柵極共同相連,形成該輸出驅(qū)動電路的輸入端,各個第一輸出驅(qū)動單元中的PMOS晶體管和各個第二輸出驅(qū)動單元的NMOS晶體管的漏極共同相連后,形成該輸出驅(qū)動電路的輸出端,通過控制第一控制開關(guān)和第二控制開關(guān)的導(dǎo)通或關(guān)斷能夠?qū)⑵渌诘牡谝惠敵鲵?qū)動單元和第二輸出驅(qū)動單元有效地的弓丨入該輸出驅(qū)動電路或從該輸出驅(qū)動電路中去除,基于占空比校準(zhǔn)控制信號控制占空比校準(zhǔn)模塊和輸入模塊中導(dǎo)通的第一控制開關(guān)和第二控制開關(guān)的數(shù)目,以實(shí)現(xiàn)對占空比校準(zhǔn)模塊和輸入模塊的校準(zhǔn)。
[0009]進(jìn)一步的,所述占空比校準(zhǔn)模塊和輸入模塊均還包括有輸出緩沖單元,該輸出緩沖單元的輸入端與所述輸出驅(qū)動電路的輸出端相連,其輸出端作為占空比校準(zhǔn)模塊和輸入模塊均的輸出端。
[0010]進(jìn)一步的,在占空比檢測電路檢測到所述占空比校準(zhǔn)模塊輸出的輸出信號的占空比低于預(yù)定占空比時,輸出占空比校準(zhǔn)控制信號以增加導(dǎo)通的第一控制開關(guān)的數(shù)目和/或減少導(dǎo)通的第二控制開關(guān)的數(shù)目;在占空比檢測電路檢測到所述占空比校準(zhǔn)模塊輸出的輸出信號的占空比高于預(yù)定占空比時,輸出占空比校準(zhǔn)控制信號以減少導(dǎo)通的第一控制開關(guān)的數(shù)目和/或增加導(dǎo)通的第二控制開關(guān)的數(shù)目。
[0011]進(jìn)一步的,所述占空比校準(zhǔn)模塊和輸入模塊均還包括有輸入比較單元,所述輸入比較單元的第一輸入端連接預(yù)定占空比的基準(zhǔn)信號或目標(biāo)輸入信號,所述輸入比較單元的第二輸入端連接一基準(zhǔn)電壓信號,該輸入比較單元的輸出端與所述輸出驅(qū)動電路的輸入端相連。
[0012]進(jìn)一步的,所述輸入比較單元包括PMOS晶體管MPO和MP1、NM0S晶體管ΜΝ0、麗1、MNOB和MN1B。PMOS晶體管MPO和MPl源極與電源端相連,PMOS晶體管MPO的漏極與NMOS晶體管MNO的漏極相連,PMOS晶體管MPl的漏極與NMOS晶體管MNl的漏極相連,NMOS晶體管MNO、MNl、MNOB和MNlB的源極與接地端相連,NMOS晶體管MNOB的漏極與NMOS晶體管MNO的漏極以及NMOS晶體管MNlB的柵極相連,NMOS晶體管MNlB的漏極與NMOS晶體管MNl的漏極以及NMOS晶體管MNOB的柵極相連,PMOS晶體管MPO的柵極和NMOS晶體管MNO的柵極相連后作為所述輸入比較單元的第一輸入端,PMOS晶體管MPl的柵極和NMOS晶體管麗I的柵極相連后作為所述輸入比較單元的第二輸入端,PMOS晶體管MPl的漏極和NMOS晶體管麗I的漏極相連的節(jié)點(diǎn)為輸入比較單元的輸出端。
[0013]與現(xiàn)有技術(shù)相比,本實(shí)用新型中利用基準(zhǔn)信號對占空比校準(zhǔn)模塊的占空比進(jìn)行校準(zhǔn),從而實(shí)現(xiàn)了對輸入模塊的占空比的同步校準(zhǔn),從而可以消除或減少器件的不匹配等非理想因素對輸入信號的占空比失真造成的影響。
【【附圖說明】】
[0014]為了更清楚地說明本實(shí)用新型實(shí)施例的技術(shù)方案,下面將對實(shí)施例描述中所需要使用的附圖作簡單地介紹,顯而易見地,下面描述中的附圖僅僅是本實(shí)用新型的一些實(shí)施例,對于本領(lǐng)域普通技術(shù)人員來講,在不付出創(chuàng)造性勞動性的前提下,還可以根據(jù)這些附圖獲得其它的附圖。其中:
[0015]圖1為本實(shí)用新型中的能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐吩谝粋€實(shí)施例中的結(jié)構(gòu)框圖;
[0016]圖2為本實(shí)用新型中的占空比檢測電路在一個實(shí)施例中的結(jié)構(gòu)框圖;
[0017]圖3為本實(shí)用新型中的占空比校準(zhǔn)電路或輸入模塊在一個實(shí)施例中的結(jié)構(gòu)框圖;和
[0018]圖4為圖3中的輸出驅(qū)動電路在一個實(shí)施例中的電路圖。
【【具體實(shí)施方式】】
[0019]為使本實(shí)用新型的上述目的、特征和優(yōu)點(diǎn)能夠更加明顯易懂,下面結(jié)合附圖和【具體實(shí)施方式】對本實(shí)用新型作進(jìn)一步詳細(xì)的說明。
[0020]此處所稱的“一個實(shí)施例”或“實(shí)施例”是指可包含于本實(shí)用新型至少一個實(shí)現(xiàn)方式中的特定特征、結(jié)構(gòu)或特性。在本說明書中不同地方出現(xiàn)的“在一個實(shí)施例中”并非均指同一個實(shí)施例,也不是單獨(dú)的或選擇性的與其他實(shí)施例互相排斥的實(shí)施例。除非特別說明,本文中的連接、相連、相接的表示電性連接的詞均表示直接或間接電性相連。
[0021]圖1為本實(shí)用新型中的能夠?qū)斎胄盘柕恼伎毡仁д孢M(jìn)行補(bǔ)償?shù)妮斎腚娐?00在一個實(shí)施例中的結(jié)構(gòu)框圖。如圖1所示的,所述輸入電路100包括基準(zhǔn)信號產(chǎn)生電路110、基準(zhǔn)電壓產(chǎn)生電路120、占空比校準(zhǔn)模塊RX_0、占空比檢測電路130和復(fù)制占空比校準(zhǔn)模塊RX_0的結(jié)構(gòu)而形成的輸入模塊RX_1。
[0022]所述基準(zhǔn)電壓產(chǎn)生電路120產(chǎn)生基準(zhǔn)電壓信號VR。所述基準(zhǔn)信號產(chǎn)生電路110產(chǎn)生預(yù)定占空比的基準(zhǔn)信號RS。占空比校準(zhǔn)模塊RX_0的第一輸入端與所述預(yù)定占空比的基準(zhǔn)信號RS相連,第二輸入端接收所述基準(zhǔn)電壓信號VR0所述輸入模塊RX_1的第一輸入端與目標(biāo)輸入信號IN相連,第二輸入端接收所述基準(zhǔn)電壓信號VR0
[0023]所述占空比校準(zhǔn)模塊RX_0對預(yù)定占空比的基準(zhǔn)信號RS進(jìn)行占空比校準(zhǔn)并得到輸出信號。在一個