專利名稱:多功能調(diào)制解調(diào)器的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于網(wǎng)絡(luò)通訊設(shè)備。
原有的調(diào)制解調(diào)器的語音和傳真功能,都必須在PC機(jī)的支持下才能工作,并且還要將數(shù)據(jù)存在PC機(jī)的存儲(chǔ)器中,這就造成用戶在使用時(shí)必須打開PC機(jī)才能使用調(diào)制解調(diào)器的語音和傳真功能。原有的調(diào)制解調(diào)器在接收留言時(shí),必須打開PC機(jī)運(yùn)行留言管理的程序,并對(duì)該程序進(jìn)行參數(shù)設(shè)置,如進(jìn)入來電應(yīng)答、振鈴次數(shù)、問候語等。軟件通過向RS232串口發(fā)出AT指令,將調(diào)制解調(diào)器設(shè)置到語言狀態(tài)。在來電話時(shí),調(diào)制解調(diào)器向PC發(fā)出AT指令“Ring”,軟件檢測到三次該信號(hào)后,發(fā)出AT指令,需開始摘機(jī),并將問候語從硬盤中讀出,通過串口送給調(diào)制解調(diào)器,由調(diào)制解調(diào)器向電話線上播放,之后軟件設(shè)備modem檢測語音及傳真信號(hào),以及分別進(jìn)入留言、傳真程序。留言程序設(shè)置modem,讀出數(shù)字化的語音信號(hào),并存在硬盤中。傳真程序設(shè)置modem,按傳真協(xié)議收/發(fā)數(shù)據(jù),并與對(duì)方傳真機(jī)連接,并接收數(shù)據(jù),存在硬盤的文件中。留言播放時(shí),用戶要打開專用軟件,將語音文件從聲卡播放,或進(jìn)行刪除、拷貝等操作。傳真瀏覽也要通過專用軟件進(jìn)行。經(jīng)查新比較,本實(shí)用新型比國外同類產(chǎn)品多了通話錄音和傳真、留言自動(dòng)尋呼提醒功能;技術(shù)方案與3COM的多功能調(diào)制解器不同,采用了3Rock well的56k專用芯片,使數(shù)據(jù)通訊更加穩(wěn)定。同時(shí)增加了56K Flex協(xié)議的支持,存儲(chǔ)器改用閃存,斷電后永不丟失數(shù)據(jù)。
本實(shí)用新型的目的是在不開機(jī)的情況下,利用調(diào)制解調(diào)器的傳真功能收發(fā)傳真,利用語音功能錄取或播放電話留言,并將數(shù)據(jù)存儲(chǔ)在自身的存儲(chǔ)器中,且可與PC機(jī)交換數(shù)據(jù),由PC機(jī)讀取傳真或設(shè)置參數(shù)。并可在異地通過電話及本實(shí)用新型自動(dòng)獲取存在存儲(chǔ)器中的語音或傳真文件。
本實(shí)用新型的技術(shù)要點(diǎn)如
圖1所示該實(shí)用新型由微處理器、FLASH存儲(chǔ)器、RS-232串口控制中心、普通調(diào)制解調(diào)器、控制面板及指示燈構(gòu)成。其特征在于當(dāng)控制面板或其他輸入信號(hào)被微處理器檢測到時(shí),它的控制線將通過RS-232串口控制中心將RXD、TXD數(shù)據(jù)線切換至普通調(diào)制解調(diào)器或PC機(jī)端。本實(shí)用新型通過RS-232串口與PC機(jī)通訊。
微處理器會(huì)根據(jù)軟件設(shè)置及通訊協(xié)議,設(shè)置普通調(diào)制解調(diào)器的工作狀態(tài),并從RS-232串口RXD線讀取數(shù)據(jù),存儲(chǔ)于FLASH存儲(chǔ)器中,也可從存儲(chǔ)器中讀取數(shù)據(jù),通過RS-232串口TXD線控制普通調(diào)制解調(diào)器的工作。同樣,微處理器還可通過RS-232串口控制中心,將串口切換到PC機(jī)端,通過一定的通訊協(xié)議與PC機(jī)通訊,完成交換數(shù)據(jù)或設(shè)置參數(shù)的功能。
本實(shí)用新型的調(diào)制解調(diào)器如圖2所示它由集成電路、電阻、電容、三極管、二極管、晶振、存儲(chǔ)器、電感線圈、變壓器、放大器、耦合器、穩(wěn)壓模塊等器件構(gòu)成。具體結(jié)構(gòu)如下數(shù)據(jù)泵U1是MCU微處理器,U1的NVMDATA(33)腳并接串行電擦除存儲(chǔ)器U13的SDA(5)腳及電阻R46,R46的另一端連接串行電擦除存儲(chǔ)器U13的VCC(8)腳和電容C45及電源VCC,C45的另一端并聯(lián)連接U13的A0(1)腳、A1(2)腳、A2(3)腳、GND(4)腳后接地,U13的TEST(7)腳接地,U13的SCL(6)與U1的NVMCLK(39)腳連接,U1的TXD(34)、RXD(38)、DSR(13)、CTS(14)、RLSD(15)、RJ(18)、DTR(25)、RTS(27)腳分別與接口芯片U12的接插座一一對(duì)應(yīng)連接,RDL(20)腳與AL(26)腳并接電阻R2,R2的另一端連接電源VCC,U1的RES(1)腳連接微處理器U14的RES1(17)腳、RES2(36)腳,U1的XTL1(9)腳連接晶振Q1、再連接電容C53的一端,U1的XTL0(10)腳連接電阻R47、R47的另一端連接晶振Q1的另一端、再連接電容C54,電容C53、C54的另一端接地;U1的VDD(8)、(51)、NM1(2)、STPMODE(24)、DAA/CELL(50)腳并聯(lián)連接后再并聯(lián)連接電容C58、C61、C60的一端接電源VCC,C58、C61、C60的另一端并聯(lián)接地;U1的D0~D7(41-48)腳分別與微處理器U14的D0~D7(88-95)腳、程序存儲(chǔ)器U2的D0~D7(13-21)腳、數(shù)據(jù)存儲(chǔ)器U3的D0~D7(13-21)腳對(duì)應(yīng)連接;數(shù)據(jù)泵U1的A0~A17(54-69、73、77)腳、WRITE~DPIRQ(3、4、75、76、74、28)腳分別與微處理器U14的RSO~RS4(96、97、2、3、4)腳、CS、WRITE、READ(5、6、7)腳及IRQ(80)腳對(duì)應(yīng)連接,再與程序存儲(chǔ)器U2的A0~A17、WE、CE、OE(12、11、10、9、8、7、6、5、27、26、23、25、4、28、29、3、2、30、31、22、24)腳及數(shù)據(jù)存儲(chǔ)器U3的A0~A16、WE、OE、CSI(12-5、27、26、23、25、4、28、3、31、2、29、24、22)腳對(duì)應(yīng)連接;數(shù)據(jù)泵U1的VD3.3(11)腳與微處理器U14的XTCLK(64)腳、LAICLK(58)腳聯(lián)接,還連接微處理器U14的AVDD(40)、VDD(63)、VDD(68)、VDD(85),40、63、68、85腳并聯(lián)后再并聯(lián)連接電容C52、C7、C47,C52、C7、C47的另一端并聯(lián)連接GND(16)、GND(65)、GND(81)、GND(49)、GND(99)腳,C47的負(fù)極接地再接電阻R48、R48的另一端接地并接電容C57、C57的另一端接電源VCC和電感線圈L9,L9的另一端連接電容C56、C48和U14的AVAA(28)腳,C56、C48的負(fù)極并聯(lián)連接AGND(25、39、48)腳;數(shù)據(jù)泵U1的CLKOUT(31)腳連接電阻R6,R6的另一端連接微處理器U14的CLKIN(86)腳,U1的WKRESOUT(79)腳連接微處理器U14的WKRES(9)腳,U1的DPRXD(37)腳連接微處理器U14的RXD(67)腳,U1的RLY1(70)腳連接電阻R27,R27的另一端連接電阻R28、三極管BG5的基極,BG5的發(fā)射極連接R28的另一端并接電源VCC,BG5的集電極連接二極管D3的負(fù)極和繼電器J2的5腳,繼電器J2的2腳與二極管D3的正極并聯(lián)接地,繼電器J2的3腳連接電容C18的正極和電橋B3的輸入端,電容C18的負(fù)極連接電容C59的負(fù)極,C59的正極并接電容C79和變壓器T1的2端,電容C79的另一端連接電阻R19,R19的另一端連接繼電器J2的1腳和繼電器J3的6腳,電橋B3的正極并聯(lián)穩(wěn)壓二極管Z3的負(fù)極、三極管BG4的集電極、三極管BG3的集電極、電阻R58,穩(wěn)壓二極管Z3的正極與電橋B3的負(fù)極連接,三極管BG4的發(fā)射極連接電阻R26,R26的另一端連接電橋B3的負(fù)極,三極管BG3的發(fā)射極與BG4的基極連接,BG3的基極并接電阻R24、R25、電容C20的正極,電阻R25的另一端與電容C20的負(fù)極一齊連接電橋B3的負(fù)極,變壓器T1的4端與電橋B3的另一輸入端和電阻RV1、R13、繼電器J3的3腳連接,變壓器T1的1端連接電容C19、穩(wěn)壓二極管Z1的負(fù)極和電阻R21、R20,電阻R21的一端連接另一電阻R22,R20的另一端與微處理器U14的TXA1(30)腳連接,電阻R21與電阻R22連接后接微處理器U14的RIN(35)腳,R22的另一端與穩(wěn)壓二極管Z2的負(fù)極,電容C19的另一端、變壓器T1的3端一齊接微處理器U14的TXA2(31)腳,Z1的正極與Z2的正極連接;電阻RV1的另一端與繼電器J3的6腳連接再與電阻R11連接,R11的另一端連接電容C16和電感線圈L4,線圈L4的另一端與電話線插座JP2的2線連接,R11與L4還連接電容C16,C16的另一端連接電容C17并接地,C17的另一端接電阻R13及電感線圈L5,L5的另一端接電話線插座JP2的3線,電阻R13的另一端與RV1連接后接到繼電器J3的3腳;數(shù)據(jù)泵U1的RLY2(71)腳連接電阻R15,R15的另一端連接三極管BG2的基極和電阻R16,R16的另一端與BG2的發(fā)射極連接并與電源VCC連接,BG2的集電極連接二極管D2的負(fù)極和繼電器J3的1腳,D2的正極接地,J3的8腳接地;數(shù)據(jù)泵U1的RINGD(32)腳連接光電耦合器U7的發(fā)射極,U7的集電極接電源VCC,U7的發(fā)光二極管的負(fù)極連接二極管D4的正極及穩(wěn)壓二極管Z4的正極,U7發(fā)光管的正極連接二極管D4的負(fù)極和穩(wěn)壓二極管Z5的正極,Z5的負(fù)極連接電容C23,C23的另一端連接繼電器J3的2腳和電容C24、電感線L7,L7的另一端連接電話線插座JP3的3線,插座JP3的2線連接電感線圈L6,L6的另一端連接光電耦合器U6及電容C22,電容C22、C24連接后接地,光電耦合器U6的1腳連接電容C21,電阻R32及繼電器J3的7腳,C21另一端連接電容C22,R32的另一端連接穩(wěn)壓二極管Z4的負(fù)極,光電耦合器U6的5腳接電源VCC,4腳連接電阻R33和數(shù)據(jù)泵U1的LCS(30)腳,R33另一端接地;繼電器J3的4腳并聯(lián)連接電容C27、電阻R40、運(yùn)算放大器U8A的1腳,C27的另一端與R40的另一端連接后接電阻R39,R39的另一端連接放大器U8A的2腳,U8A的8腳接電源并接電容C28,C28的另一端接地,U8A的3腳接地,4腳接電源并接電容C29,C29另一端接地,U8A的2腳還連接電阻R41,R41的另一端連接電阻R38,R38的另一端并聯(lián)電阻R37、電容C25,電容C25的另一端連接電容C26,C26的另一端連接繼電器J3的5腳和電源穩(wěn)壓模塊U5的ADJ(4)腳及電阻R29,R29的另一端連接模塊U5的OUT(6)腳,模塊的1腳接電源,電阻R37的另一端連接電阻R36,R36的另一端連接微處理器U14的VC(33)腳,電阻R36與R37的連接線與微處理器U14的TELIN(26)腳連接,電阻R38、R41的連接線與微處理器U14的TELOUT(27)腳連接;微處理器U14的VREF(32)腳并聯(lián)電容C37、C49,C37的另一端、C49的負(fù)極并聯(lián)連接電容C44、C50及VC(33)腳,C44的另一端及C50的負(fù)極接地,U14的PLLVDD(98)腳連接數(shù)據(jù)泵U1的VD3.3(11)腳并連接電容C51,C51的負(fù)極連接PLLGND(100)腳并接地;U14的MCNTRLSIN(41)、MSCLK(44)、MSTROBE(46)、MRXOUT(45)、MTXSIN(43)、MCLKIN(42)腳分別與SRIIO(62)、LAICLK(24)、SAICLK(23)、SR41N(20)、SR4OUT(18)腳一一對(duì)應(yīng)并聯(lián),SR21(60)、SR2CLK(10)、SA2CLK(59)、SR3IN(21)、SR3OUT(19)、CLKOUT(22)腳分別與VCNTRLSIN(55)、VSCLK(52)、VSTROBE(50)、VRXOUT(51)、VTXSIN(53)、VCLKIN(54)腳一一對(duì)應(yīng)并聯(lián);程序存儲(chǔ)器U2的VCC(32)腳與電源VCC連接并接電容C1,C1的另一端連接U2的GND(16)腳并接地,數(shù)據(jù)存儲(chǔ)器U3的VCC(32)腳、CS2(39)并聯(lián)后連接電容C2、電源VCC、電容C3,C2的另一端、C3的負(fù)極與U3的GND(16)腳并聯(lián)接地;U3的CSI(22)腳連接電阻R1,R1的另一端連接電源VCC。
本實(shí)用新型的串口控制中心如圖3所示它是由或非門及緩沖器、電阻等構(gòu)成;緩沖器U16A的1腳與緩沖器U16B的4腳連接,此連線又與圖4中的微處理器U21的P3(4)腳連接;U16A的3腳與U17A的3腳的連接;U16B的5腳與U17B的5腳的連接分別連接到微處理器U21的RXD(10)、TXD(11)腳并連接PC端的~TXD~RXD腳;緩沖器U16A的2腳與緩沖器U16D的12腳的連接線、緩沖器U16B的6腳與緩沖器U16C的8腳的連接線分別連接到微處理器U21的TXD(11)、RXD(10)腳;緩沖器U16C的10腳與U16D的13腳連接到U21的P1(2)腳,緩沖器U17A的2腳與U16C的9腳,電阻R10并聯(lián)接到MODEM端的RXD插腳;U16D的11腳與U17B的6腳、電阻R14并聯(lián)接到MODEM端的~TXD;電阻R10、R14的另一端并聯(lián)接電源VCC;緩沖器U17B的4腳與U17A的1腳的連線連接緩沖器U18A1腳、U18B4腳及U18C10腳再與或非門U19A的2、3腳及緩沖器U17C的10腳并聯(lián)連接到圖4微處理器U21INT1(13)腳后與KEY插腳連接;U18A的2腳、3腳分別與MODEM端、PC端的DSR插腳連接;U18B的5腳、6腳、緩沖器U18D的11腳分別與MODEM端、PC端的RTS腳連接;緩沖器U18C的8腳、9腳、U18D的12腳分別與MODEM端、PC端的CTS插腳連接;U18D的13腳連接緩沖器U17D13腳及或非門U19A的1腳;U17C的8、9腳、U17D的11腳分別連接MODEM端、PC端的DTR插腳;U17D的12腳連接微處理器U21的P2(3)腳。
本實(shí)用新型的微處理器如圖4所示它是集成電路U21和電容C63、C64晶振Q2、電阻R34等構(gòu)成,集成電路U21的AD0~AD7(39-32)腳與圖5中的地址線1U10的D0~D7的(3、4、7、8、13、14、17、18)腳對(duì)應(yīng)連接;U21的A8~A14(21-27)腳與圖6中存儲(chǔ)器U20的A8~A14(43、52、53、54、2、3、4)腳對(duì)應(yīng)連接;U21的P0(1)腳通過電阻R42、三極管BG6、電阻R43與指示燈LED1連接;U21的P1、P2、P3(2、3、4)腳分別與圖3的串口控制中心的CTRL-MODEM、RTS-OUT、CTRL-PC連線連接,U21的P4~P7(5-8)腳分別與圖7中的SW1、SW2、SW3、SW4一一對(duì)應(yīng)連接;U21的ALE(30)腳連接圖5中地址線1U10的LE(11)腳;微處理器U21的T0(14)腳通過R35、三極管BG1、電阻R44與指示燈LED2連接;U21的T1(15)腳與圖7中的SW5連接;U21的RD(17)腳與圖6中存儲(chǔ)器U20的OE(21)腳連接;U21的WR(16)腳與圖5地址線2中的或非門U19D的11腳及圖6存儲(chǔ)器U20的WE(22)腳連接;U21的EA(31)腳與電源VCC連接,RST(9)腳并聯(lián)電阻R5、電容C77,R5的另一端接地,電容C77的另一端接電源VCC,U21的XTAL1(19)腳、XTAL2(18)腳分別連接晶振Q2的兩端,再各串接電容C63、C64,C63、C64的另一端接地。
本實(shí)用新型的地址線如圖5所示地址總線1由集成電路U10構(gòu)成,其Q0~Q7腳分別與圖6中存儲(chǔ)器U20的A0~A7對(duì)應(yīng)連接,D0~D7腳與圖4中微處理器U21的AD0~AD7對(duì)應(yīng)連接,LE(11)腳與U21的ALE(30)腳連接,OE(1)腳接地。地址線2U15中的Q0~Q6腳分別與圖6存儲(chǔ)器U20中的A15~A21對(duì)應(yīng)連接,其D0~D7腳分別與存儲(chǔ)器U20的D0~D7腳對(duì)應(yīng)連接,U15的OE(1)腳接地,LE(11)腳連接或非門U19D的13腳,U19D的11腳與圖6存儲(chǔ)器U20的WE(22)腳連接,U19D的12腳與U20的CE2(NC)(34)腳連接。
本實(shí)用新型的存儲(chǔ)器如圖6所示它由集成電路U20及電阻R3、電容C78、電阻R7構(gòu)成,集成電路U20的D0~D7(38、40、33、31、27、25、16、18)腳,與圖5中的地址總線1、地址總線2的D0~D7(3、4、7、8、13、14、17、18)腳連接,并連接圖4中微處理器U21的AD0~AD7(39~32)腳,存儲(chǔ)器的NC(WP)(23)腳并接電源VCC及電阻R3;R3的另一端與存儲(chǔ)器的RP(55)腳、電容C78連接,C78的另一端與BYTE(36)、CE1(7)腳接地;存儲(chǔ)器的STS(20)腳經(jīng)電阻R7接地;存儲(chǔ)器的第42、28、14腳并聯(lián)接電源VCC,第56腳亦連接電源VCC;存儲(chǔ)器的第44、29、15腳并聯(lián)接地,集成電路U20的A0~A21(37、51、50、49、48、47、46、45、43、52、53、54、2、3、4、5、13、12、11、10、9、8)分別與圖4中微處理器U21的A8~A14(21~28)腳,圖5中地址總線1、地址總線2的Q0~Q7(2、5、6、9、12、15、16、19)腳一一對(duì)應(yīng)連接。
RS-232串口控制中心由受控電子開關(guān)及一些邏輯器件構(gòu)成。如圖7所示微處理器的控制線控制受控電子開關(guān)的開與閉,它的狀態(tài)決定微處理器與PC或普通調(diào)制解調(diào)器的通訊狀態(tài)。其特征在于RS-232串口控制中的SW1和WS2在控制線的控制下將微處理器及PC的RXD及TXD分別聯(lián)接;通過SW3、WS4在控制線控制下,將微處理器及MODEM的RXD分別聯(lián)接;通過SW5、SW6在控制線控制下,將PC及MODEM的RXD及TXD分別聯(lián)接。
本實(shí)用新型為內(nèi)置控制,即不要PC開機(jī),也不要用戶進(jìn)行任何操作,即可錄音留言及傳真,還可自動(dòng)尋呼提醒。操作來電后modem自己啟動(dòng)、自動(dòng)判斷語音/傳真,并記錄在內(nèi)部的flush memory中,掉電不會(huì)丟失,也不會(huì)受計(jì)算機(jī)病毒的影響。留言的播放刪除操作通過按鍵來完成,操作簡單易掌握。因此本實(shí)用新型更方便更實(shí)用。
本實(shí)用新型的優(yōu)點(diǎn)是在不打開PC機(jī)的情況下借助調(diào)制解調(diào)器的傳真功能收發(fā)傳真,利用語音功能錄取或播放電話留言,并將數(shù)據(jù)存儲(chǔ)在自身的存儲(chǔ)器中,且可與PC機(jī)交換數(shù)據(jù),還可由PC機(jī)讀取或打印傳真、設(shè)置參數(shù)及利用調(diào)制解調(diào)器上網(wǎng)。并可在異地通過電話及本實(shí)用新型自動(dòng)獲取存在存儲(chǔ)器中的語音或傳真文件。
說明書附圖圖1為多功能調(diào)制解調(diào)器原理圖圖2為調(diào)制解調(diào)器線路圖圖3為串口控制中心線路圖圖4為微處理器線路圖5為地址線連接圖圖6為存儲(chǔ)器的線路圖圖7為RS-232串口控制中心開關(guān)控制圖
32MBITS可以存儲(chǔ)30分鐘錄音或80頁傳真。
本機(jī)除MODEM的接口外,還帶有一個(gè)狀態(tài)開關(guān)切換鍵、一個(gè)音量調(diào)節(jié)旋鈕,一個(gè)“有留言”指示燈,一個(gè)“有傳真”指示燈,5個(gè)按鍵REC、PREV、PLAY/NEXT、STOP、FAX。
本機(jī)有兩種狀態(tài)Modem/傳真留言機(jī),由狀態(tài)開關(guān)切換。
撥鍵開關(guān)指向Modem,則與普通MODEM沒區(qū)別,此方式下,不能接收傳真或播放留言。
撥鍵開關(guān)指向傳真留言機(jī),則可以接收傳真,記錄電話留言以及播放刪除留言。此時(shí)PC檢測不到Modem,只有專用軟件可以從機(jī)器中提取或刪除傳真。1、來電留言1)電話振鈴n次后(n=1~10,可用PC設(shè)定,缺省是4次),如果主人沒有接電話,留言程序自動(dòng)啟動(dòng),開始播放問候語,之后等待4秒判斷傳真音。
2)4秒無傳真音,則在“嘟”的兩聲后,開始錄音,留言燈開始快速閃爍,并將數(shù)據(jù)順序存入FLASH。此時(shí),除STOP外,其他按鍵無效。主人可隨時(shí)按“STOP”,停止錄音。同時(shí),MODEM掛機(jī),返回等待狀態(tài)。
3)對(duì)方掛機(jī),檢測到靜音或BUSY音后,則錄音結(jié)束,掛機(jī)并回到等待狀態(tài)。超時(shí)后,提示“您已超時(shí)”,結(jié)束錄音,掛機(jī)并回到等待狀態(tài)。2、通話錄音1)來電主人接聽后,或者主人打電話的同時(shí),可按下“REC”記錄通話內(nèi)容。
2)可按下“REC”后,開始錄音,將數(shù)據(jù)當(dāng)作普通留言存儲(chǔ),留言燈快速閃爍。錄音時(shí)間沒有限制,錄滿自動(dòng)停止。
3)錄音時(shí)除“STOP”外,其他按鍵無效當(dāng)主人按下“STOP”后,停止錄音,MODEM回到初始狀態(tài)。但可繼續(xù)通話。
4)對(duì)方掛機(jī)后,檢測到靜音或BUSY音,錄音結(jié)束,MODEM掛機(jī)并回到等待狀態(tài)。3、播放留言1)在機(jī)器待機(jī)狀態(tài)時(shí)(未接收留言或傳真時(shí)),按“PLAY”鍵。
2)MODEM從第一條開始播放留言,播放時(shí)可用音量調(diào)節(jié)鈕調(diào)節(jié)音量。
3)再按“PLAY”,跳到下一條,按“PREV”則重播前一條錄音。
按“STOP”可隨時(shí)停止。4、清除留言1)在機(jī)器待機(jī)狀態(tài)時(shí)(未接收留言或傳真時(shí)),同時(shí)按住“PLAY”+“STOP”,MODEM“嘟”的一聲響,并語音提示“擦除開始”,開始清除留言,“有留言”燈快速閃爍。
2)完成后再“嘟”的一聲,語音提示“擦除完畢”,“有留言”燈停止閃爍,所有留言均被清除。
3)擦除過程中,所有鍵被鎖定。對(duì)來電話停止響應(yīng)。5、自動(dòng)接收傳真1)電話振鈴4次后,如果主人沒有接電話,留言程序自動(dòng)啟動(dòng),開始播放問候語。此時(shí)若接到傳真音,則立即終止問候語播放,轉(zhuǎn)入收傳真程序。
2)問候語結(jié)束后,等4秒。對(duì)方可在此時(shí)按下傳真機(jī)發(fā)送鍵,發(fā)送傳真。若在4秒鐘內(nèi)無傳真音,則開始錄音。
3)檢測到傳真音后,開始發(fā)傳真。傳真數(shù)據(jù)將存儲(chǔ)在與留言不同的BLOCK中。傳真結(jié)束后,自動(dòng)掛機(jī)。
4)對(duì)方按“START”,開始發(fā)傳真。傳真數(shù)據(jù)將存儲(chǔ)在與留言不同的BLOCK中。若對(duì)方超時(shí)未發(fā)傳真,則出錯(cuò)掛機(jī)。
5)傳真結(jié)束后,自動(dòng)掛機(jī)。6、PC讀取傳真1)啟動(dòng)PC,并將MODEM處于“留言機(jī)”狀態(tài)。
2)運(yùn)行專用傳真接收軟件,軟件自動(dòng)將傳真索引調(diào)入計(jì)算機(jī),檢測MODEM內(nèi)是否有傳真。
3)用戶可根據(jù)索引調(diào)入MODEM內(nèi)任一傳真,并顯示出來。全部傳送完成或由用戶確認(rèn)清除后,PC可控制MODEM將內(nèi)部所有傳真一次清除。
4)傳入計(jì)算機(jī)的傳真自動(dòng)存盤,并可瀏覽、打印。7、PC讀取留言1)啟動(dòng)PC,并將MODEM處于“留言機(jī)”狀態(tài)。
2)運(yùn)行留言管理軟件,軟件自動(dòng)檢測MODEM內(nèi)是否有留言。
MODEM將留言索引區(qū)的信息傳給PC。
3)如有留言,軟件將顯示留言的數(shù)目、來電時(shí)間、長度;已讀或未讀狀態(tài)。主人可選擇將某個(gè)或全部留言存入電腦,也可用電腦刪除留言。
4)傳入計(jì)算機(jī)的留言自動(dòng)存盤,并可隨時(shí)播放。8、設(shè)置參數(shù)1)本MODEM的第一個(gè)BLOCK保存各種參數(shù)及語音提示信息。保留參數(shù)包括PASSWORD、留言最長時(shí)間、振鈴次數(shù)。
2)保留參數(shù)必須通過PC設(shè)置,運(yùn)行參數(shù)設(shè)置軟件,修改參數(shù)后,PC必須把參數(shù)及語音提示信息同時(shí)傳給MODEM。9、密碼操作1)遠(yuǎn)端讀取留言、傳真的操作所須密碼初始值為“FFH”,即禁止。若想用此功能,必須進(jìn)行參數(shù)設(shè)置。
2)電話振鈴4次后,如果主人沒有接電話,留言程序自動(dòng)啟動(dòng),開始播放問候語。
3)對(duì)方在問候語播放完之前按密碼,MODEM收到DTMF碼后判斷按鍵是否與機(jī)內(nèi)密碼相同。如密碼錯(cuò),或2秒未按下一鍵,提示“密碼錯(cuò)”,并返回播放問候語,等待重新輸入。
4)若密碼按錯(cuò)兩遍,則掛斷。
5)密碼相同則提示“按0留言,按1發(fā)傳真,按2聽留言,按3清除留言,按4收傳真,按5清除傳真”。聽到“嘟”聲后輸入命令可進(jìn)行讀留言、傳真等操作。10、遠(yuǎn)端讀取留言1)輸入密碼成功后,聽到提示“按0留言,按1發(fā)傳真,按2聽留言,按3清除留言,按4收傳真,按5清除傳真”。聽到“嘟”聲后輸入2。
2)語音提示“開始播放,按井號(hào)快進(jìn),按星號(hào)快退”。
3) MODEM播放留言,每段留言后有“嘟”聲。按井號(hào)播放下一段,按星號(hào)播放上一段。聽留言時(shí)可隨時(shí)按“*”、“#”聽前一端或后一端。
4)播放完畢后重新提示“按0留言,按1發(fā)傳真,按2聽留言,按3清除留言,按4收傳真,按5清除傳真”??蛇x其他操作或掛機(jī)。
5)若4秒未動(dòng)作,MODEM自動(dòng)掛機(jī)。11、遠(yuǎn)端讀取傳真1)輸入密碼成功后,聽到提示“按0留言,按1發(fā)傳真,按2聽留言,按3清除留言,按4收傳真,按5清除傳真”。聽到“嘟”聲后輸入42)檢測到按鍵“4”后,MODEM給出傳真信號(hào)。
3)對(duì)方按“START”,開始收傳真。傳真數(shù)據(jù)變成一份多頁傳真,連續(xù)傳出。若對(duì)方超時(shí)未收傳真,則出錯(cuò)掛機(jī)。
4)傳真結(jié)束后,自動(dòng)掛機(jī)。
本實(shí)用新型可按以下方式實(shí)現(xiàn)如圖2所示,調(diào)制解調(diào)器中的數(shù)據(jù)泵U1可選用L2800-38DMP數(shù)據(jù)泵,與其連接的存儲(chǔ)器可選用24C02串行電擦存儲(chǔ)器,電阻R46可選用10K,電容C45選用0.4μF。電阻R2選用10K值,晶振Q1使用28-224MH2,電阻R47選用100Ω、R6選用10K,電容C53、C54選用18P、電容C58選用0.01μF、C61選用0.22μF、C60選用10μF電解電容。該MODEM U14選用R6764-61,與其連接的電容C37、C44選用0.1μF,電解電容C47、C48、C49、C50、C51選用10μF,電阻R48選用0Ω,電容C56、C57選用0.022μF,電容C7選用0.1μF,電容C52選用4700P,電感線圈L9選用10μH;程序存儲(chǔ)器U2選用AT49F020,與其連接的電容C1選用0.1μF,數(shù)據(jù)存儲(chǔ)器U3選用W241204A,與其連接的電阻R1選用10K,電容C2選用0.1μF,電解電容C3選用10μF。與數(shù)據(jù)泵U1連接電源穩(wěn)壓模塊U5選用LM317LH,與其連接的電阻R29選用75Ω,R36為10K,R37為20K,R38為604Ω,R39、R40、R41為20K,電解電容C25、C26為10μF,電容C28、C29為0.1μF,運(yùn)算放大器U8A采用1458;繼電器J3可采用AGY2329,二極管D2選用IN4148,三極管BG2選用A812,電阻15選用22K,R16選用20K;與繼電器J3的第7腳連接的線路中光電偶合器U6選用H11AA1,電阻R30、R33皆用20K,R32使用7.5K;電容C21選用0.1μF,電容C22、C24皆用1000P,C23選用0.47μF;光電耦合器U7選用04N35,二極管D4選用IN4148,穩(wěn)壓二極管Z4、Z5選用27V,電感線圈L6、L7皆選10μH。與繼電器J3的3腳連接的電路中R11、R13皆用10.2Ω2、RV1選用V150VLA2,電容C16、C17皆為1000P,電感線圈L4、L5皆為10μH。與繼電器J3的6腳連接的電路中電阻R19、R28選用18Ω,繼電器J2選用211C,電容C79選用0.047μF,電解電容C59、C18皆用10μF,電阻R24、R25皆為39.0K,電阻R58、R28皆為20K,電阻R27為22K,電解電容C20、C59、C18皆為10μF,電橋B3為W04C,穩(wěn)壓二極管Z3選用18V,三極管BG3選用QBC548B,BG4選用QBD139、BG5選用A812;變壓器T1為ATS-117,電容C19選用1000P,穩(wěn)壓二極管Z1、Z2皆為4V3,電阻R20選用422Ω、R21選用698Ω、R22選用3.03K。圖3所示的控制中心為RS-232串口控制中心,其中緩沖器U16、U17、U18皆可選用74LS125,電阻R10、R14皆選10K,或非門U19A為74LS02。圖4所示的MCU微處理器U21可采用87C52,與其連接的晶振Q2選用11.0594MHZ、電容C63、C64皆為30P,電阻R34為10K。圖5所示的地址線1U10、地址線2U15皆為74LS373,與地址線2連接的或非門U19D為74LS02,與其連接的圖6所示的存儲(chǔ)器U20選用28F320J5(160S5),電阻R3為240K,R7為10K。
權(quán)利要求1.一種由微處理器、存儲(chǔ)器、控制中心、調(diào)制解調(diào)器、指示燈構(gòu)成的多功能調(diào)制解調(diào)器,其特征在于控制面板及指示燈通過控制輸出和控制輸入線與微處理器連接,微處理器通過控制線、TXD、RXD、GND與RS-232串口控制中心連接,RS-232串口控制中心通過TXD、RXD、GND分別與普通調(diào)制解調(diào)器(MODEM)和PC機(jī)連接;微處理器還通過控制總線、數(shù)據(jù)總線、地址總線與FLASH存儲(chǔ)器連接;其中a.調(diào)制解調(diào)器的線路按如下方式連接它由集成電路、電阻、電容、三極管、二極管、晶振、存儲(chǔ)器、電感線圈、變壓器、放大器、耦合器、穩(wěn)壓模塊等器件構(gòu)成,具體結(jié)構(gòu)如下數(shù)據(jù)泵U1是MCU微處理器,U1的NVMDATA(33)腳并接串行電擦除存儲(chǔ)器U13的SDA(5)腳及電阻R46,R46的另一端連接串行電擦除存儲(chǔ)器U13的VCC(8)腳和電容C45及電源VCC,C45的另一端并聯(lián)連接U13的A0(1)腳、A1(2)腳、A2(3)腳、GND(4)腳后接地,U13的TEST(7)腳接地,U13的SCL(6)與U1的NVMCLK(39)腳連接,U1的TXD(34)、RXD(38)、DSR(13)、CTS(14)、RLSD(15)、RI(18)、DTR(25)、RTS(27)腳分別與接口芯片U12的接插座一一對(duì)應(yīng)連接,RDL(20)腳與AL(26)腳并接電阻R2,R2的另一端連接電源VCC,U1的RES(1)腳連接微處理器U14的RES1(17)腳、RES2(36)腳,U1的XTL1(9)腳連接晶振Q1、再連接電容C53的一端,U1的XTL0(10)腳連接電阻R47、R47的另一端連接晶振Q1的另一端、再連接電容C54,電容C53、C54的另一端接地;U1的VDD(8)、(51)、NM1(2)、STPMODE(24)、DAA/CELL(50)腳并聯(lián)連接后再并聯(lián)連接電容C58、C61、C60的一端接電源VCC,C58、C61、C60的另一端并聯(lián)接地;U1的D0~D7(41-48)腳分別與微處理器U14的D0~D7(88-95)腳、程序存儲(chǔ)器U2的D0~D7(13-21)腳、數(shù)據(jù)存儲(chǔ)器U3的D0~D7(13-21)腳對(duì)應(yīng)連接;數(shù)據(jù)泵U1的A0~A17(54-69、73、77)腳、WRITE~DPIRQ(3、4、75、76、74、28)腳分別與微處理器U14的RS0~RS4(96、97、2、3、4)腳、CS、WRITE、READ(5、6、7)腳及IRQ(80)腳對(duì)應(yīng)連接,再與程序存儲(chǔ)器U2的A0~A17、WE、CE、OE(12、11、10、9、8、7、6、5、27、26、23、25、4、28、29、3、2、30、31、22、24)腳及數(shù)據(jù)存儲(chǔ)器U3的A0~A16、WE、OE、CSI(12-5、27、26、23、25、4、28、3、31、2、29、24、22)腳對(duì)應(yīng)連接;數(shù)據(jù)泵U1的VD3-3(11)腳與微處理器U14的XTCLK(64)腳、LAICLK(58)腳聯(lián)接,還連接微處理器U14的AVDD(40)、VDD(63)、VDD(68)、VDD(85),40、63、68、85腳并聯(lián)后再并聯(lián)連接電容C52、C7、C47,C52、C7、C47的另一端并聯(lián)連接GND(16)、GND(65)、GND(81)、GND(49)、GND(99)腳,C47的負(fù)極接地再接電阻R48、R48的另一端接地并接電容C57、C57的另一端接電源VCC和電感線圈L9,L9的另一端連接電容C56、C48和U14的AVAA(28)腳,C56、C48的負(fù)極并聯(lián)連接AGND(25、39、48)腳;數(shù)據(jù)泵U1的CLKOUT(31)腳連接電阻R6,R6的另一端連接微處理器U14的CLKIN(86)腳,U1的WKRESOUT(79)腳連接微處理器U14的WKRES(9)腳,U1的DPRXD(37)腳連接微處理器U14的RXD(67)腳,U1的RIY1(70)腳連接電阻R27,R27的另一端連接電阻R28、三極管BG5的基極,BG5的發(fā)射極連接R28的另一端并接電源VCC,BG5的集電極連接二極管D3的負(fù)極和繼電器J2的5腳,繼電器J2的2腳與二極管D3的正極并聯(lián)接地,繼電器J2的3腳連接電容C18的正極和電橋B3的輸入端,電容C18的負(fù)極連接電容C59的負(fù)極,C59的正極并接電容C79和變壓器T1的2端,電容C79的另一端連接電阻R19,R19的另一端連接繼電器J2的1腳和繼電器J3的6腳,電橋B3的正極并聯(lián)穩(wěn)壓二極管Z3的負(fù)極、三極管BG4的集電極、三極管BG3的集電極、電阻R58,穩(wěn)壓二極管Z3的正極與電橋B3的負(fù)極連接,三極管BG4的發(fā)射極連接電阻R26,R26的另一端連接電橋B3的負(fù)極,三極管BG3的發(fā)射極與BG4的基極連接,BG3的基極并接電阻R24、R25、電容C20的正極,電阻R25的另一端與電容C20的負(fù)極一齊連接電橋B3的負(fù)極,變壓器T1的4端與電橋B3的另一輸入端和電阻RV1、R13、繼電器J3的3腳連接,變壓器T1的1端連接電容C19、穩(wěn)壓二極管Z1的負(fù)極和電阻R21、R20,電阻R21的一端連接另一電阻R22,R20的另一端與微處理器U14的TXA1(30)腳連接,電阻R21與電阻R22連接后接微處理器U14的RIN(35)腳,R22的另一端與穩(wěn)壓二極管Z2的負(fù)極,電容C19的另一端、變壓器T1的3端一齊接微處理器U14的TXA2(31)腳,Z1的正極與Z2的正極連接;電阻RV1的另一端與繼電器J3的6腳連接再與電阻R11連接,R11的另一端連接電容C16和電感線圈L4,線圈L4的另一端與電話線插座JP2的2線連接,R11與L4還連接電容C16,C16的另一端連接電容C17并接地,C17的另一端接電阻R13及電感線圈L5,L5的另一端接電話線插座JP2的3線,電阻R13的另一端與RV1連接后接到繼電器J3的3腳;數(shù)據(jù)泵U1的RLY2(71)腳連接電阻R15,R15的另一端連接三極管BG2的基極和電阻R16,R16的另一端與BG2的發(fā)射極連接并與電源VCC連接,BG2的集電極連接二極管D2的負(fù)極和繼電器J3的1腳,D2的正極接地,J3的8腳接地;數(shù)據(jù)泵U1的RINGD(32)腳連接光電耦合器U7的發(fā)射極,U7的集電極接電源VCC,U7的發(fā)光二極管的負(fù)極連接二極管D4的正極及穩(wěn)壓二極管Z4的正極,U7發(fā)光管的正極連接二極管D4的負(fù)極和穩(wěn)壓二極管Z5的正極,Z5的負(fù)極連接電容C23,C23的另一端連接繼電器J3的2腳和電容C24、電感線L7,L7的另一端連接電話線插座JP3的3線,插座JP3的2線連接電感線圈L6,L6的另一端連接光電耦合器U6及電容C22,電容C22、C24連接后接地,光電耦合器U6的1腳連接電容C21,電阻R32及繼電器J3的7腳,C21另一端連接電容C22,R32的另一端連接穩(wěn)壓二極管Z4的負(fù)極,光電耦合器U6的5腳接電源VCC,4腳連接電阻R33和數(shù)據(jù)泵U1的LCS(30)腳,R33另一端接地;繼電器J3的4腳并聯(lián)連接電容C27、電阻R40、運(yùn)算放大器U8A的1腳,C27的另一端與R40的另一端連接后接電阻R39,R39的另一端連接放大器U8A的2腳,U8A的8腳接電源并接電容C28,C28的另一端接地,U8A的3腳接地,4腳接電源并接電容C29,C29另一端接地,U8A的2腳還連接電阻R41,R41的另一端連接電阻R38,R38的另一端并聯(lián)電阻R37、電容C25,電容C25的另一端連接電容C26,C26的另一端連接繼電器J3的5腳和電源穩(wěn)壓模塊U5的ADJ(4)腳及電阻R29,R29的另一端連接模塊U5的OUT(6)腳,模塊的1腳接電源,電阻R37的另一端連接電阻R36,R36的另一端連接微處理器U14的VC(33)腳,電阻R36與R37的連接線與微處理器U14的TELIN(26)腳連接,電阻R38、R41的連接線與微處理器U14的TELOUT(27)腳連接;微處理器U14的VREF(32)腳并聯(lián)電容C37、C49,C37的另一端、C49的負(fù)極并聯(lián)連接電容C44、C50及VC(33)腳,C44的另一端及C50的負(fù)極接地,U14的PLLVDD(98)腳連接數(shù)據(jù)泵U1的VD3.3(11)腳并連接電容C51,C51的負(fù)極連接PLLGND(100)腳并接地;U14的MCNTRLSIN(41)、MSCLK(44)、MSTROBE(46)、MRXOUT(45)、MTXSIN(43)、MCLKIN(42)腳分別與SRIIO(62)、LAICLK(24)、SAICLK(23)、SR41N(20)、SR4OUT(18)腳一一對(duì)應(yīng)并聯(lián),SR21(60)、SR2CLK(10)、SA2CLK(59)、SR3IN(21)、SR3OUT(19)、CLKOUT(22)腳分別與VCNTRLSIN(55)、VSCLK(52)、VSTROBE(50)、VRXOUT(51)、VTXSIN(53)、VCLKIN(54)腳一一對(duì)應(yīng)并聯(lián);程序存儲(chǔ)器U2的VCC(32)腳與電源VCC連接并接電容C1,C1的另一端連接U2的GND(16)腳并接地,數(shù)據(jù)存儲(chǔ)器U3的VCC(32)腳、CS2(30)并聯(lián)后連接電容C2、電源VCC、電容C3,C2的另一端、C3的負(fù)極與U3的GND(16)腳并聯(lián)接地;U3的CSI(22)腳連接電阻R1,R1的另一端連接電源VCC;b.控制中心的線路如下它是由或非門及緩沖器、電阻等構(gòu)成;緩沖器U16A的1腳與緩沖器U16B的4腳連接,此連線又與微處理器U21的P3(4)腳連接;U16A的3腳與U17A的3腳的連接;U16B的5腳與U17B的5腳的連接,分別連接到微處理器U21的RXD(10)、TXD(11)腳并連接PC端的~TXD~RXD腳;緩沖器U16A的2腳與緩沖器U16D的12腳的連接線、緩沖器U16B的6腳與緩沖器U16C的8腳的連接線分別連接到微處理器U21的TXD(11)、RXD(10)腳;緩沖器U16C的10腳與U16D的13腳連接到U21的P1(2)腳,緩沖器U17A的2腳與U16C的9腳,電阻R10并聯(lián)接到MODEM端的RXD插腳;U16D的11腳與U17B的6腳、電阻R14并聯(lián)接到MODEM端的~TXD;電阻R10、R14的另一端并聯(lián)接電源VCC;緩沖器U17B的4腳與U17A的1腳的連線連接緩沖器U18A1腳、U18B4腳及U18C10腳再與或非門U19A的2、3腳及緩沖器U17C的10腳并聯(lián)連接到微處理器U21的INT1(13)腳后與KEY插腳連接;U18A的2腳、3腳分別與MODEM端、PC端的DSR插腳連接;U18B的5腳、6腳、緩沖器U18D的11腳分別與MODEM端、PC端的RTS腳連接;緩沖器U18C的8腳、9腳、U18D的12腳分別與MODEM端、PC端的CTS插腳連接;U18D的13腳連接緩沖器U17D13腳及或非門U19A的1腳;U17C的8、9腳、U17D的11腳分別連接MODEM端、PC端的DTR插腳;U17D的12腳連接微處理器U21的P2(3)腳;c.微處理器的線路如下它是集成電路U21和電容C63、C64晶振Q2、電阻R34等構(gòu)成,集成電路U21的AD0~AD7(39-32)腳與地址線1U10的D0~D7的(3、4、7、8、13、14、17、18)腳對(duì)應(yīng)連接;U21的A8~A14(21-27)腳與存儲(chǔ)器U20的A8~A14(43、52、53、54、2、3、4)腳對(duì)應(yīng)連接;U21的P0(1)腳通過電阻R42、三極管BG6、電阻R43與指示燈LED1連接;U21的P1、P2、P3(2、3、4)腳分別與串口控制中心的CTRL-MODEM、RTS-OUT、CTRL-PC連線連接,U21的P4~P7(5-8)腳分別與SW1、SW2、SW3、SW4一一對(duì)應(yīng)連接;U21的ALE(30)腳連接地址線1U10的LE(11)腳;微處理器U21的T0(14)腳通過R35、三極管BG1、電阻R44與指示燈LED2連接;U21的T1(15)腳與SW5連接;U21的RD(17)腳與存儲(chǔ)器U20的OE(21)腳連接;U21的WR(16)腳與地址線2中的或非門U19D的11腳及存儲(chǔ)器U20的WE(22)腳連接;U21的EA(31)腳與電源VCC連接,RST(9)腳并聯(lián)電阻R5、電容C77,R5的另一端接地,電容C77的另一端接電源VCC,U21的XTAL1(19)腳、XTAL2(18)腳分別連接晶振Q2的兩端,再各串接電容C63、C64,C63、C64的另一端接地;d.地址線的線路如下地址總線1由集成電路U10構(gòu)成,其Q0~Q7腳分別與存儲(chǔ)器U20的A0~A7對(duì)應(yīng)連接,D0~D7腳與微處理器U21的AD0~AD7對(duì)應(yīng)連接,LE(11)腳與U21的ALE(30)腳連接,OE(1)腳接地。地址線2U15中的Q0~Q6腳分別與存儲(chǔ)器U20中的A15~A21對(duì)應(yīng)連接,其D0~D7腳分別與存儲(chǔ)器U20的D0~D7腳對(duì)應(yīng)連接,U15的OE(1)腳接地,LE(11)腳連接或非門U19D的13腳,U19D的11腳與存儲(chǔ)器U20的WE(22)腳連接,U19D的12腳與U20的CE2(NC)(34)腳連接;e.存儲(chǔ)器的線路如下它由集成電路U20及電阻R3、電容C78、電阻R7構(gòu)成,集成電路U20的D0~D7(38、40、33、31、27、25、16、18)腳與地址總線1、地址總線2的D0~D7(3、4、7、8、13、14、17、18)腳連接,并連接微處理器U21的AD0~AD7(39~32)腳,存儲(chǔ)器的NC(WP)(23)腳并接電源VCC及電阻R3;R3的另一端與存儲(chǔ)器的RP(55)腳、電容C78連接,C78的另一端與BYTE(36)、CE1(7)腳接地;存儲(chǔ)器的STS(20)腳經(jīng)電阻R7接地;存儲(chǔ)器的第42、28、14腳并聯(lián)接電源VCC,第56腳亦連接電源VCC;存儲(chǔ)器的第44、29、15腳并聯(lián)接地,集成電路U20的A0~A21(37、51、50、49、48、47、46、45、43、52、53、54、2、3、4、5、13、12、11、10、9、8)分別與微處理器U21的A8~A14(21~28)腳,地址總線1、地址總線2的Q0~Q7(2、5、6、9、12、15、16、19)腳一一對(duì)應(yīng)連接。
2.根據(jù)權(quán)利要求1所述的多功能調(diào)制解調(diào)器,其特征在于RS-232串口控制中的SW1和WS2在控制線的控制下將微處理器及PC的RXD及TXD分別聯(lián)接;通過SW3、WS4在控制線控制下,將微處理器及MODEM的RXD分別聯(lián)接;通過SW5、SW6在控制線控制下,將PC及MODEM的RXD及TXD分別聯(lián)接。
專利摘要多功能調(diào)制解調(diào)器屬于網(wǎng)絡(luò)通訊設(shè)備。本實(shí)用新型由微處理器、FLASH存儲(chǔ)器、RS—232串口控制中心、普通調(diào)制解調(diào)器、控制面板及指示燈構(gòu)成。其優(yōu)點(diǎn)是在不打開PC機(jī)的情況下,借助調(diào)制解調(diào)器的傳真功能收發(fā)傳真,利用語音功能錄取或播放電話留言,并將數(shù)據(jù)存儲(chǔ)在自身的存儲(chǔ)器中,且可與PC交換數(shù)據(jù),還可由PC機(jī)讀取傳真、設(shè)置參數(shù)及利用調(diào)制解調(diào)器上網(wǎng),并可在異地通過電話及本實(shí)用新型自動(dòng)獲取存在存儲(chǔ)器中的語音信息或傳真文件。
文檔編號(hào)H04L12/28GK2439145SQ0025401
公開日2001年7月11日 申請(qǐng)日期2000年9月27日 優(yōu)先權(quán)日2000年9月27日
發(fā)明者劉迎建, 馬梁, 梁屹, 董博, 張向忠 申請(qǐng)人:北京漢王科技有限公司