欧美在线观看视频网站,亚洲熟妇色自偷自拍另类,啪啪伊人网,中文字幕第13亚洲另类,中文成人久久久久影院免费观看 ,精品人妻人人做人人爽,亚洲a视频

消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步電路和方法

文檔序號(hào):7588443閱讀:153來(lái)源:國(guó)知局
專(zhuān)利名稱(chēng):消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步電路和方法
技術(shù)領(lǐng)域
本發(fā)明涉及數(shù)字通信技術(shù)領(lǐng)域,特別是一種正交頻分復(fù)用(OFDM)通信系統(tǒng)中用于消除信號(hào)載波頻率偏差和采樣時(shí)鐘偏差(以下簡(jiǎn)稱(chēng)為時(shí)頻偏差)影響的幀同步電路。
背景技術(shù)
正交頻分復(fù)用(以下簡(jiǎn)稱(chēng)OFDM)是一種高效的寬帶多載波傳輸技術(shù),具有較高的頻帶利用率和出色的抗多徑能力,適合于高速數(shù)據(jù)傳輸。目前,OFDM技術(shù)已經(jīng)在不同通信系統(tǒng)中得到廣泛應(yīng)用,如歐洲數(shù)字電視廣播標(biāo)準(zhǔn)DVB-T、無(wú)線(xiàn)局域網(wǎng)標(biāo)準(zhǔn)IEEE 802.11a和HiperLAN2、無(wú)線(xiàn)城域網(wǎng)標(biāo)準(zhǔn)IEEE 802.16a等。
在存在已知訓(xùn)練序列的通信系統(tǒng)中,幀同步往往是通過(guò)對(duì)訓(xùn)練序列的檢測(cè)來(lái)實(shí)現(xiàn)的。為了簡(jiǎn)化電路設(shè)計(jì)和實(shí)現(xiàn),通常采用相關(guān)檢測(cè)的方法實(shí)現(xiàn)幀同步。即利用已知訓(xùn)練序列的相關(guān)特性,通過(guò)相關(guān)運(yùn)算和峰值檢測(cè)識(shí)別同步序列的起始時(shí)刻。但是,在接收機(jī)未建立任何同步的情況下,系統(tǒng)中存在的載波頻率偏差和采樣時(shí)鐘偏差將會(huì)對(duì)相關(guān)檢測(cè)產(chǎn)生較大的影響,嚴(yán)重時(shí)會(huì)導(dǎo)致相關(guān)檢測(cè)失效。因而在一般的通信系統(tǒng)中,幀同步過(guò)程往往放在載波同步和碼元定時(shí)同步之后完成。但對(duì)于具有突發(fā)通信性質(zhì)的OFDM系統(tǒng),如IEEE 802.11a而言,其幀同步需在載波同步和碼元同步之前完成,即在存在載波頻率偏差和采樣時(shí)鐘偏差的情況下建立幀同步。

發(fā)明內(nèi)容
本發(fā)明設(shè)計(jì)了一種基于延遲共軛相關(guān)的并行幀同步檢測(cè)電路,能夠在載波同步和碼元同步之前準(zhǔn)確找到OFDM幀頭的位置,而不受系統(tǒng)載波頻率偏差和采樣時(shí)鐘偏差的影響。
本發(fā)明所述的延時(shí)共軛相關(guān)器輸出的相關(guān)值為信號(hào)幅度的8次方,能提高峰值的檢測(cè)概率。因此,所述的幀同步檢測(cè)電路具有很強(qiáng)的抗干擾能力。此外,所述的幀同步檢測(cè)電路還具有結(jié)構(gòu)靈活、算法簡(jiǎn)單、易于在現(xiàn)場(chǎng)可編程邏輯陣列(FPGA)中實(shí)現(xiàn)等特點(diǎn)。
本發(fā)明的特征在于,它含有;一個(gè)本地參考共軛序列發(fā)生器,由ROM構(gòu)成,事先預(yù)存有訓(xùn)練序列的的不同時(shí)延的本地參考序列樣本的共軛值;M+1個(gè)延遲共軛相關(guān)器,M為任意正整數(shù),它有兩個(gè)輸入端輸入信號(hào)序列輸入端和本地參考共軛序列輸入端;所述的相關(guān)器含有第一組N-1個(gè)延時(shí)器,各延時(shí)一個(gè)采樣間隔,依次與輸入信號(hào)串接;第一組N個(gè)乘法器,它們的第一個(gè)輸入端分別與上述本地參考共軛序列發(fā)生器的信號(hào)輸入端相連,它們的第二個(gè)輸入端分別連接到輸入信號(hào)序列以及第一組N-1個(gè)延時(shí)器的各輸出端;第二組N個(gè)延時(shí)器,它的輸入端依次分別與第一組N個(gè)乘法器的輸出端相連;N個(gè)共軛器,它們各是一個(gè)電路,它們的各輸入端依次分別與第二組N個(gè)延時(shí)器的輸出端相連;第二組N個(gè)乘法器,它們每個(gè)有兩個(gè)輸入端,各依次分別與第一組N個(gè)乘法器的輸出端、N個(gè)共軛器的輸出端相連;一個(gè)加法器,它的N個(gè)輸入端依次分別與第二組N個(gè)乘法器的輸出端相連;一個(gè)平方器,它的輸入端與上述加法器的輸出端相連;一個(gè)選擇性合并器,它的輸入端與M+1個(gè)延時(shí)共軛相關(guān)器中平方器的互相關(guān)值輸出端相連;一個(gè)峰值檢測(cè)器,它的輸入端與選擇性合并器的最大值輸出端相連,并輸出峰值位置,即幀同步位置。
本發(fā)明的特征還在于,它含有一個(gè)本地參考共軛序列發(fā)生器,由ROM構(gòu)成,事先預(yù)存有訓(xùn)練序列的不同時(shí)延的本地參考序列樣本的共軛值;一個(gè)延時(shí)共軛相關(guān)器,它有兩個(gè)輸入端輸入信號(hào)序列輸入端和本地參考共軛序列輸入端,所述的相關(guān)器含有第一組N-1個(gè)延時(shí)器,各延時(shí)一個(gè)單位,依次與輸入信號(hào)串接;第一組N個(gè)乘法器,它們的第一個(gè)輸入端分別與上述本地參考共軛序列發(fā)生器的信號(hào)輸入端相連,它們的第二個(gè)輸入端分別連接到輸入信號(hào)序列以及第一組N-1個(gè)延時(shí)器的各輸出端;第二組N個(gè)延時(shí)器,它的輸入端依次分別與第一組N個(gè)乘法器的輸出端相連;N個(gè)共軛器,它們各是一個(gè)電路,它們的各輸入端依次分別與第二組N個(gè)延時(shí)器的輸出端相連;第二組N個(gè)乘法器,它們每個(gè)有兩個(gè)輸入端,各依次分別與第一組N個(gè)乘法器的輸出端、N個(gè)共軛器的輸出端相連;一個(gè)加法器,它的N個(gè)輸入端依次分別與第二組N個(gè)乘法器的輸出端相連;一個(gè)平方器,它的輸入端與上述加法器的輸出端相連;一個(gè)峰值檢測(cè)器,它的輸入端與延時(shí)共軛相關(guān)器中的平方器的互相關(guān)值輸出端相連,并輸出峰值位置,即幀同步位置。
本發(fā)明的特征還在于,選擇性合并器含有第一比較器,它的輸入端與上述M+1個(gè)延遲共軛相關(guān)器的輸出端相連;一個(gè)M+1選1選擇器,它的M+1個(gè)數(shù)據(jù)輸入端與上述M+1個(gè)延遲共軛相關(guān)器的輸出端相連,它的選擇控制輸入端與上述第一比較器的比較結(jié)果輸出端相連。
本發(fā)明的特征還在于,峰值檢測(cè)器含有第二比較器,它的輸入端與上述選擇性合并器的輸出端相連;一個(gè)使能開(kāi)關(guān),它的數(shù)輸入端與選擇性合并器的輸出端相連,它的使能控制輸入端與上述第二比較器的比較結(jié)果輸出端相連。


圖1是本發(fā)明所述的OFDM幀同步檢測(cè)電路的結(jié)構(gòu)示意圖。
圖2是本發(fā)明所述的延遲共軛相關(guān)器實(shí)現(xiàn)方式的結(jié)構(gòu)示意圖。
圖3是本發(fā)明所述的選擇性合并器實(shí)現(xiàn)方式的結(jié)構(gòu)示意圖。
圖4是本發(fā)明所述的峰值檢測(cè)器實(shí)現(xiàn)方式的結(jié)構(gòu)示意圖。
圖5是本發(fā)明所述的并行幀同步檢測(cè)方法的操作流程圖。
圖6是本發(fā)明所述的延遲共軛相關(guān)值計(jì)算方法的操作流程圖。
具體實(shí)施例方式根據(jù)本發(fā)明的一個(gè)方面,提供一種基于延遲共軛相關(guān)的OFDM幀同步檢測(cè)電路(參見(jiàn)附圖1),其并行的分支路數(shù)為M+1,M為任意正整數(shù)。M+1路并行幀同步檢測(cè)電路包括一個(gè)本地參考共軛序列發(fā)生器,用于產(chǎn)生訓(xùn)練序列的不同時(shí)延的本地參考序列樣本的共軛值;M+1個(gè)延遲共軛相關(guān)器,用于計(jì)算本地參考共軛序列樣本值與輸入信號(hào)序列之間的延遲共軛相關(guān)值;一個(gè)選擇性合并器,用于從M+1個(gè)延遲共軛相關(guān)器輸出的相關(guān)值中選擇最大值;一個(gè)峰值檢測(cè)器,用于對(duì)選擇的最大值進(jìn)行峰值檢測(cè),并輸出峰值位置作為OFDM幀同步的位置。
本發(fā)明所述的每個(gè)延遲共軛相關(guān)器的實(shí)現(xiàn)方式(參見(jiàn)附圖2)包括2N-1個(gè)延時(shí)器(N為訓(xùn)練序列的長(zhǎng)度,即本地參考共軛序列的長(zhǎng)度),其中第一組的N-1個(gè)延時(shí)器用于依次將輸入信號(hào)序列延時(shí)1個(gè)采樣間隔,第二組的N個(gè)延時(shí)器用于將第一組乘法器輸出的N個(gè)結(jié)果分別延時(shí)n0個(gè)采樣間隔,n0為正整數(shù);2N個(gè)乘法器,分為第一組和第二組,每組包括N個(gè)乘法器,分別用于進(jìn)行復(fù)數(shù)乘法運(yùn)算;N個(gè)共軛器,分別用于將輸入值取共軛;一個(gè)加法器,用于進(jìn)行復(fù)數(shù)加法運(yùn)算;以及一個(gè)平方器,用于進(jìn)行復(fù)數(shù)平方運(yùn)算。
本發(fā)明所述的選擇性合并器的實(shí)現(xiàn)方式(參見(jiàn)附圖3)包括一個(gè)比較器和一個(gè)M+1選1選擇器,其中,比較器器檢測(cè)多路信號(hào)序列的最大值;M+1選1選擇器根據(jù)比較結(jié)果從多路信號(hào)序列中取出數(shù)值最大的一路。
本發(fā)明所述的峰值檢測(cè)器的實(shí)現(xiàn)方式(參見(jiàn)附圖4)包括一個(gè)比較器和一個(gè)使能開(kāi)關(guān),其中,比較器器用于判決信號(hào)中的峰值位置;使能開(kāi)關(guān)根據(jù)比較結(jié)果控制信號(hào)峰值通過(guò)。
根據(jù)本發(fā)明的另一個(gè)方面,提供一種消除OFDM信號(hào)時(shí)頻偏差影響的并行幀同步檢測(cè)方法(參見(jiàn)附圖5)。所述方法包括以下步驟首先,由本地參考共軛序列發(fā)生器產(chǎn)生時(shí)間域內(nèi)的不同時(shí)延的本地參考共軛序列樣本值;然后,由M+1路延遲共軛相關(guān)器分別并行計(jì)算本地參考共軛序列與輸入信號(hào)序列的延遲共軛相關(guān)值;接著,由選擇性合并器從M+1路延遲共軛相關(guān)器輸出的相關(guān)值中選擇最大值;最后,由峰值檢測(cè)器對(duì)選擇性合并器所選擇的最大值進(jìn)行峰值檢測(cè),當(dāng)峰值出現(xiàn)時(shí),輸出峰值的位置作為幀同步的位置。
本發(fā)明還提供一種計(jì)算本地參考共軛序列與輸入信號(hào)序列的延遲共軛相關(guān)值的方法(參見(jiàn)附圖6)。所述的計(jì)算方法包括以下步驟首先,由第一組N-1個(gè)延時(shí)器依次將輸入信號(hào)序列延時(shí)1個(gè)單位;接著,由第一組N個(gè)乘法器將本地參考共軛序列的第1至第N個(gè)樣本值分別與延時(shí)0至延時(shí)N-1單位的輸入信號(hào)序列相乘;然后,將上述N個(gè)乘法結(jié)果分別延時(shí)一個(gè)特定的單位,再對(duì)延時(shí)后的結(jié)果求共軛值;接著,由第二組N個(gè)乘法器將第一組乘法器的N個(gè)結(jié)果分別與上述N個(gè)共軛值相乘;然后,由加法器對(duì)第二組乘法器的N個(gè)結(jié)果進(jìn)行累加求和運(yùn)算;最后,由平方器對(duì)上述求和結(jié)果進(jìn)行平方運(yùn)算,得到本地參考共軛序列與輸入信號(hào)序列的延遲共軛相關(guān)值。
本發(fā)明所述的幀同步檢測(cè)電路的并行分支路數(shù)M可根據(jù)實(shí)現(xiàn)復(fù)雜度自由增減處理路徑。也可以采用一路分支,此時(shí)可以不需要選擇性合并器,而采用一個(gè)本地參考共軛序列發(fā)生器、一個(gè)延遲共軛相關(guān)器、以及一個(gè)峰值檢測(cè)器組成完整的幀同步檢測(cè)電路。
通過(guò)下面結(jié)合附圖對(duì)本發(fā)明所述的OFDM幀同步檢測(cè)電路及其實(shí)現(xiàn)方法的實(shí)施例進(jìn)行詳細(xì)描述,可以更好地理解本發(fā)明的其它目的、特性和優(yōu)點(diǎn)。
參考圖1描述本發(fā)明所提出的OFDM幀同步檢測(cè)電路。圖1所示的是M+1路并行OFDM幀同步檢測(cè)電路,它包括一個(gè)本地參考共軛序列發(fā)生器102,用于產(chǎn)生訓(xùn)練序列的不同時(shí)延的本地參考序列樣本的共軛值;M+1個(gè)延遲共軛相關(guān)器1010至101M,用于計(jì)算本地參考共軛序列樣本值與輸入信號(hào)序列的延遲共軛相關(guān)值;一個(gè)選擇性合并器103,用于從M+1個(gè)延遲共軛相關(guān)器輸出的相關(guān)值中選擇最大值;一個(gè)峰值檢測(cè)器104,用于對(duì)選擇性合并器103所選擇的最大值進(jìn)行峰值檢測(cè),并輸出峰值位置作為幀同步的位置。設(shè)發(fā)射機(jī)發(fā)送的已知訓(xùn)練序列的頻域值為A(k),k=0,1...N-1,相應(yīng)的時(shí)域值為a(m),m=0,1...N-1,其對(duì)應(yīng)的共軛值為a*(m),m=0,1...N-1,N為訓(xùn)練序列的長(zhǎng)度。本地參考共軛序列發(fā)生器102提供M+1組不同時(shí)延的本地參考樣本的共軛值a*(m),a*(m-1/(2M)),a*(m-2/(2M)),...a*(m-M/(2M)。上述a*(m-i/(2M))是a(m-i/(2M))的共軛值,而a(m-i/(2M)),i=0,1...M序列則可通過(guò)對(duì)頻域值A(chǔ)(k)進(jìn)行快速傅里葉變換(FFT)而獲得,即a(m-i/(2M))=FFT[A(k)·exp(jπkNiM)],i=0,1···M.]]>這些本地參考共軛樣本a*(m-i/(2M))是固定序列,因此可以事先生成并放置在ROM中,在需要時(shí)從ROM中讀出;也可通過(guò)直接計(jì)算動(dòng)態(tài)生成。顯然,利用ROM生成的方法更高效、可節(jié)省計(jì)算時(shí)間。
作為一個(gè)特例,本發(fā)明所述幀同步檢測(cè)電路的并行分支路數(shù)可為1。此時(shí)可不需選擇性合并器103,而采用一個(gè)本地參考共軛序列發(fā)生器102、一個(gè)延遲共軛相關(guān)器1010、以及一個(gè)峰值檢測(cè)器104組成完整的幀同步檢測(cè)電路。在這種情況下,本地參考共軛序列發(fā)生器102選用的是沒(méi)有延時(shí)的訓(xùn)練序列樣本的共軛值a*(m),m=0,1...N-1,而延遲共軛相關(guān)器1010的輸出直接和峰值檢測(cè)器103的輸入相連。峰值檢測(cè)器103輸出峰值位置,作為正確的幀同步位置。
下面參考圖2描述本發(fā)明所提出的延遲共軛相關(guān)器的一個(gè)實(shí)施例。如圖2所示,所述的延遲共軛相關(guān)器包括2N-1個(gè)延時(shí)器,包括第一組延時(shí)器2012至201N,以及第二組延時(shí)器2111至211N,分別用于將輸入值進(jìn)行特定間隔的時(shí)延;2N個(gè)乘法器,包括第一組乘法器2021至202N,以及第二組乘法器2121至212N,分別用于進(jìn)行復(fù)數(shù)乘法運(yùn)算;N個(gè)共軛器2031至203N,分別用于將輸入值取共軛;一個(gè)加法器2040,用于進(jìn)行加法運(yùn)算;以及一個(gè)平方器2050,用于進(jìn)行平方運(yùn)算。其中,第一組延時(shí)器2012至201N用于依次將輸入信號(hào)序列延時(shí)1個(gè)采樣間隔;第一組乘法器2021至2022用于將本地參考共軛序列的第1至第N個(gè)樣本值分別與延時(shí)0至延時(shí)N-1采樣間隔的輸入信號(hào)序列相乘;第二組延時(shí)器2111至211N用于將上述N個(gè)乘法結(jié)果分別延時(shí)n0個(gè)采樣間隔;共軛器2031至203N用于對(duì)上述延時(shí)后的結(jié)果分別求共軛值;第二組乘法器2121至212N用于將第一組乘法器的結(jié)果分別與上述N個(gè)共軛值相乘;加法器204用于對(duì)第二組乘法器的結(jié)果進(jìn)行求和運(yùn)算;平方器205用于對(duì)上述求和結(jié)果進(jìn)行平方運(yùn)算,得到所需的延遲共軛相關(guān)值。
下面參考圖3描述本發(fā)明所提出的選擇性合并器的一個(gè)實(shí)施例。如圖3所示,本發(fā)明所述的選擇性合并器的包括一個(gè)比較器301和一個(gè)M+1選1選擇器302,其中,比較器器檢測(cè)多路信號(hào)序列的最大值;M+1選1選擇器根據(jù)比較結(jié)果從多路信號(hào)序列中取出數(shù)值最大的一路。
下面參考圖4描述本發(fā)明所提出的峰值檢測(cè)器的一個(gè)實(shí)施例。如圖4所示,本發(fā)明所述的峰值檢測(cè)器包括一個(gè)比較器401和一個(gè)使能開(kāi)關(guān)402,其中,比較器器用于判決信號(hào)中的峰值位置;使能開(kāi)關(guān)根據(jù)比較結(jié)果控制信號(hào)峰值通過(guò)。
下面參考圖5描述本發(fā)明所述的OFDM幀同步檢測(cè)方法。如圖5所示,所述的M+1路OFDM幀同步檢測(cè)方法包括以下步驟首先,在步驟S501,由本地參考共軛序列發(fā)生器102產(chǎn)生時(shí)間域內(nèi)的不同時(shí)延的本地參考共軛序列樣本值;然后,在步驟S5020至步驟S502M,由M+1路延遲共軛相關(guān)器1010至101M分別并行計(jì)算本地參考共軛序列與輸入信號(hào)序列的延遲共軛相關(guān)值;接著,在步驟S503,由選擇性合并器103從M+1路延遲共軛相關(guān)器輸出的相關(guān)值中選擇最大值;最后,在步驟S504,由峰值檢測(cè)器104對(duì)選擇性合并器所選擇的最大值進(jìn)行峰值檢測(cè),當(dāng)峰值出現(xiàn)時(shí),輸出峰值的位置作為幀同步的位置。
下面參考圖6描述本發(fā)明所述的本地參考共軛序列與輸入信號(hào)序列的延遲共軛相關(guān)值的計(jì)算方法。如圖6所示,所述計(jì)算方法包括以下步驟首先,在步驟S6012至步驟S601N,由延時(shí)器2012至201N依次將輸入信號(hào)序列延時(shí)1個(gè)采樣間隔;然后,在步驟S6021至步驟S602N,由第一組乘法器2021至202N將本地參考共軛序列的第1至第N個(gè)樣本值分別與延時(shí)0至延時(shí)N-1采樣間隔的輸入信號(hào)序列相乘;接著,在步驟S6111至步驟S611N,由延時(shí)器2111至211N將上述N個(gè)乘法結(jié)果分別延時(shí)n0個(gè)采樣間隔;接著,在步驟S6031至步驟S603N,由共軛器2031至203N對(duì)上述延時(shí)后的結(jié)果分別求共軛值;然后,在步驟S6121至步驟S612N,由第二組乘法器2121至212N將第一組乘法器的N個(gè)結(jié)果分別與上述N個(gè)共軛值相乘;接著,在步驟S604,由加法器204對(duì)第二組乘法器的N個(gè)結(jié)果進(jìn)行累加求和運(yùn)算;最后,在步驟S605,由平方器205對(duì)上述求和結(jié)果進(jìn)行平方運(yùn)算,得到所需的延遲共軛相關(guān)值。
權(quán)利要求
1.消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步檢測(cè)電路其特征在于在FPGA上實(shí)現(xiàn),它含有一個(gè)本地參考共軛序列發(fā)生器,由ROM構(gòu)成,事先預(yù)存有訓(xùn)練序列的的不同時(shí)延的本地參考序列樣本的共軛值;M+1個(gè)延遲共軛相關(guān)器,M為任意正整數(shù),它有兩個(gè)輸入端輸入信號(hào)序列輸入端和本地參考共軛序列輸入端;所述的相關(guān)器含有第一組N-1個(gè)延時(shí)器,各延時(shí)一個(gè)采樣間隔,依次與輸入信號(hào)串接;第一組N個(gè)乘法器,它們的第一個(gè)輸入端分別與上述本地參考共軛序列發(fā)生器的信號(hào)輸入端相連,它們的第二個(gè)輸入端分別連接到輸入信號(hào)序列以及第一組N-1個(gè)延時(shí)器的各輸出端;第二組N個(gè)延時(shí)器,它的輸入端依次分別與第一組N個(gè)乘法器的輸出端相連;N個(gè)共軛器,它們各是一個(gè)電路,它們的各輸入端依次分別與第二組N個(gè)延時(shí)器的輸出端相連;第二組N個(gè)乘法器,它們每個(gè)有兩個(gè)輸入端,各依次分別與第一組N個(gè)乘法器的輸出端、N個(gè)共軛器的輸出端相連;一個(gè)加法器,它的N個(gè)輸入端依次分別與第二組N個(gè)乘法器的輸出端相連;一個(gè)平方器,它的輸入端與上述加法器的輸出端相連;一個(gè)選擇性合并器,它的輸入端與M+1個(gè)延時(shí)共軛相關(guān)器中平方器的互相關(guān)值輸出端相連;一個(gè)峰值檢測(cè)器,它的輸入端與選擇性合并器的最大值輸出端相連,并輸出峰值位置,即幀同步位置。
2.消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步電路,其特征在于,它含有一個(gè)本地參考共軛序列發(fā)生器,由ROM構(gòu)成,事先預(yù)存有訓(xùn)練序列的不同時(shí)延的本地參考序列樣本的共軛值;一個(gè)延時(shí)共軛相關(guān)器,它有兩個(gè)輸入端輸入信號(hào)序列輸入端和本地參考共軛序列輸入端,所述的相關(guān)器含有第一組N-1個(gè)延時(shí)器,各延時(shí)一個(gè)單位,依次與輸入信號(hào)串接;第一組N個(gè)乘法器,它們的第一個(gè)輸入端分別與上述本地參考共軛序列發(fā)生器的信號(hào)輸入端相連,它們的第二個(gè)輸入端分別連接到輸入信號(hào)序列以及第一組N-1個(gè)延時(shí)器的各輸出端;第二組N個(gè)延時(shí)器,它的輸入端依次分別與第一組N個(gè)乘法器的輸出端相連;N個(gè)共軛器,它們各是一個(gè)電路,它們的各輸入端依次分別與第二組N個(gè)延時(shí)器的輸出端相連;第二組N個(gè)乘法器,它們每個(gè)有兩個(gè)輸入端,各依次分別與第一組N個(gè)乘法器的輸出端、N個(gè)共軛器的輸出端相連;一個(gè)加法器,它的N個(gè)輸入端依次分別與第二組N個(gè)乘法器的輸出端相連;一個(gè)平方器,它的輸入端與上述加法器的輸出端相連;一個(gè)峰值檢測(cè)器,它的輸入端與延時(shí)共軛相關(guān)器中的平方器的互相關(guān)值輸出端相連,并輸出峰值位置,即幀同步位置。
3.如權(quán)利要求1所述的消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步檢測(cè)電路,其特征在于,選擇性合并器含有第一比較器,它的輸入端與上述M+1個(gè)延遲共軛相關(guān)器的輸出端相連;一個(gè)M+1選1選擇器,它的M+1個(gè)數(shù)據(jù)輸入端與上述M+1個(gè)延遲共軛相關(guān)器的輸出端相連,它的選擇控制輸入端與上述第一比較器的比較結(jié)果輸出端相連。
4.如權(quán)利要求1所述的消除正交頻分復(fù)用信號(hào)時(shí)頻偏差影響的幀同步檢測(cè)電路,其特征在于,峰值檢測(cè)器含有第二比較器,它的輸入端與上述選擇性合并器的輸出端相連;一個(gè)使能開(kāi)關(guān),它的數(shù)據(jù)輸入端與選擇性合并器的輸出端相連,它的使能控制輸入端與上述第二比較器的比較結(jié)果輸出端相連。
全文摘要
消除正交頻分復(fù)用信號(hào)時(shí)頻偏差的幀同步電路屬于無(wú)線(xiàn)數(shù)字通信技術(shù)領(lǐng)域,其特征在于,它包括本地參考共軛序列發(fā)生器、延遲共軛相關(guān)器、選擇性合并器、峰值檢測(cè)器。本地參考共軛序列發(fā)生器存儲(chǔ)多個(gè)不同時(shí)延的本地參考序列樣本的共軛值,分別與接收的OFDM數(shù)據(jù)序列進(jìn)行相乘;延遲共軛相關(guān)器將相乘結(jié)果延遲取共軛后,與所述相乘結(jié)果再次相乘,二次相乘后的結(jié)果累加并進(jìn)行平方求和;多個(gè)延遲共軛相關(guān)器的輸出值進(jìn)行選擇性合并,選擇最大值進(jìn)行峰值檢測(cè),峰值的位置即為同步位置。由于采用了所述的并行延遲共軛相關(guān)的方法,該電路能夠在頻率同步和碼元同步之前準(zhǔn)確找到OFDM幀的位置,而不受系統(tǒng)頻率偏差和采樣時(shí)鐘偏差的影響。
文檔編號(hào)H04J11/00GK1564492SQ200410003498
公開(kāi)日2005年1月12日 申請(qǐng)日期2004年4月2日 優(yōu)先權(quán)日2004年4月2日
發(fā)明者匡麟玲, 陸建華, 倪祖耀 申請(qǐng)人:清華大學(xué)
網(wǎng)友詢(xún)問(wèn)留言 已有0條留言
  • 還沒(méi)有人留言評(píng)論。精彩留言會(huì)獲得點(diǎn)贊!
1
义马市| 潢川县| 恩平市| 疏附县| 仁寿县| 肥东县| 秦皇岛市| 遵义县| 柳州市| 桦川县| 纳雍县| 玉林市| 济源市| 仙居县| 嘉禾县| 资源县| 临夏市| 邵阳市| 长治市| 台江县| 永定县| 玛纳斯县| 贺州市| 若尔盖县| 繁峙县| 武川县| 甘南县| 东乌珠穆沁旗| 塔城市| 南京市| 高淳县| 鄂州市| 旅游| 郓城县| 建水县| 方山县| 赞皇县| 渝北区| 潼关县| 清远市| 福州市|