專利名稱:無線電傳輸系統(tǒng)的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及無線電傳輸系統(tǒng)。
背景技術(shù):
在數(shù)字圖像信號(hào)的無線電傳輸系統(tǒng)中,發(fā)送裝置將編碼裝置生成的數(shù)據(jù)包保存在緩沖器內(nèi),每隔一定時(shí)間輸出存入緩沖器的數(shù)據(jù)包數(shù)據(jù),接收裝置接收到數(shù)據(jù)包以后,立即向譯碼裝置輸出。公知在這種無線電傳輸系統(tǒng)中,編碼裝置中的數(shù)據(jù)包輸出間隔與接收裝置中的數(shù)據(jù)包輸入間隔不同。這種現(xiàn)象稱作抖動(dòng)(jitter)。
另外,在無線電通信傳輸線路上,有發(fā)生傳輸錯(cuò)誤的可能性。在收到的數(shù)據(jù)包中發(fā)生錯(cuò)誤的情況下,接收裝置向發(fā)送裝置進(jìn)行重發(fā)請(qǐng)求,接收到重發(fā)請(qǐng)求的發(fā)送裝置重發(fā)同一數(shù)據(jù)包。如發(fā)生這種重發(fā),則抖動(dòng)更加增大。
就數(shù)字圖像聲音信號(hào)傳輸中大多利用的MPEG2系統(tǒng)來說,若傳輸引起的抖動(dòng)增大,則在譯碼裝置的緩沖器內(nèi)發(fā)生上溢或下溢,無法正常地再生圖像聲音。
發(fā)明內(nèi)容
本發(fā)明的目的在于,提供一種無線電傳輸系統(tǒng),其可以在與發(fā)送裝置內(nèi)的譯碼裝置生成數(shù)據(jù)包的時(shí)間間隔大體相同的時(shí)間內(nèi)將數(shù)據(jù)包輸入到接收裝置內(nèi)的譯碼裝置中,且在接收裝置內(nèi)的譯碼裝置中不會(huì)引起上溢或下溢,可以進(jìn)行良好的再生。
本發(fā)明的第1無線電傳輸系統(tǒng),其具備包括編碼裝置的發(fā)送裝置和包括譯碼裝置的接收裝置,發(fā)送裝置通過發(fā)送緩沖器,無線電傳輸從編碼裝置輸出的數(shù)據(jù)包,在接收裝置正常接收數(shù)據(jù)包時(shí)將該情況通知發(fā)送裝置,在發(fā)送裝置中只從發(fā)送緩沖器內(nèi)除去通知了接收裝置正常接收的數(shù)據(jù)包,其特征在于,發(fā)送裝置具備在從編碼裝置輸出的數(shù)據(jù)包上,附加表示從編碼裝置輸出時(shí)的發(fā)送裝置側(cè)時(shí)刻的發(fā)送裝置側(cè)時(shí)刻信息的機(jī)構(gòu);將附加了發(fā)送裝置側(cè)時(shí)刻信息的數(shù)據(jù)包保存在發(fā)送緩沖器的機(jī)構(gòu);以及以一定時(shí)間間隔發(fā)送存入發(fā)送緩沖器內(nèi)的數(shù)據(jù)包的機(jī)構(gòu),接收裝置具備根據(jù)發(fā)送裝置每隔一定時(shí)間間隔發(fā)送的數(shù)據(jù)包的接收間隔,通過使用PLL,而使接收裝置側(cè)時(shí)刻與發(fā)送裝置側(cè)時(shí)刻同步的機(jī)構(gòu);將接收到的數(shù)據(jù)包保持在接收緩沖器內(nèi)的結(jié)構(gòu);以及在接收裝置側(cè)時(shí)刻與由附加于保持在接收緩沖器中的數(shù)據(jù)包上的發(fā)送裝置側(cè)時(shí)刻信息表示的發(fā)送裝置側(cè)時(shí)刻一致時(shí),將該數(shù)據(jù)包輸出到譯碼裝置的機(jī)構(gòu)。
本發(fā)明的第2無線電傳輸系統(tǒng),其具備包括編碼裝置的發(fā)送裝置和包括譯碼裝置的接收裝置,發(fā)送裝置通過發(fā)送緩沖器,無線電傳輸從編碼裝置輸出的數(shù)據(jù)包,在接收裝置正常接收了數(shù)據(jù)包時(shí)將該情況通知發(fā)送裝置,發(fā)送裝置僅從發(fā)送緩沖器內(nèi)除去通知了接收裝置正常接收的數(shù)據(jù)包,其特征在于,發(fā)送裝置具備在從編碼裝置輸出的數(shù)據(jù)包上,附加表示從編碼裝置輸出時(shí)的發(fā)送裝置側(cè)時(shí)刻的發(fā)送裝置側(cè)時(shí)刻信息的電路;將附加了發(fā)送裝置側(cè)時(shí)刻信息的數(shù)據(jù)包保存在發(fā)送緩沖器的電路;以及以一定時(shí)間間隔發(fā)送存入發(fā)送緩沖器內(nèi)的數(shù)據(jù)包的電路,接收裝置具備根據(jù)每隔一定時(shí)間間隔從發(fā)送裝置發(fā)送的數(shù)據(jù)包的接收間隔,通過使用PLL,而使接收裝置側(cè)時(shí)刻與發(fā)送裝置側(cè)時(shí)刻同步的電路;將接收到的數(shù)據(jù)包保持在接收緩沖器內(nèi)的電路;以及在接收裝置側(cè)時(shí)刻與由附加于保持在接收緩沖器的數(shù)據(jù)包上的發(fā)送裝置側(cè)時(shí)刻信息表示的發(fā)送裝置側(cè)時(shí)刻一致時(shí),將該數(shù)據(jù)包輸出到譯碼裝置的電路。
圖1是表示無線電傳輸系統(tǒng)中的發(fā)送裝置的構(gòu)成的框圖。
圖2是表示無線電傳輸系統(tǒng)中的接收裝置的構(gòu)成的框圖。
圖3是表示發(fā)送裝置和接收裝置的各部分的信號(hào)的時(shí)間圖。
具體實(shí)施例方式
下面,參照
本發(fā)明的實(shí)施方式。
圖1表示無線電傳輸系統(tǒng)中的發(fā)送裝置的構(gòu)成。圖2表示無線電傳輸系統(tǒng)中的接收裝置的構(gòu)成。圖3表示發(fā)送裝置和接收裝置的各部分的信號(hào)。
在本實(shí)施方式中,假定使用MPEG2系統(tǒng)作為編碼譯碼算法。另外,在本實(shí)施方式中,假設(shè)只傳輸圖像信號(hào)。
首先,對(duì)發(fā)送裝置進(jìn)行說明。圖像信號(hào)由編碼裝置1進(jìn)行編碼。從編碼裝置1輸出的TS數(shù)據(jù)包(TS packet)傳送至?xí)r刻信息附加電路2。另一方面,時(shí)鐘產(chǎn)生電路3產(chǎn)生的時(shí)鐘(clock)送至發(fā)送時(shí)刻計(jì)數(shù)器4。發(fā)送時(shí)刻計(jì)數(shù)器4根據(jù)時(shí)鐘產(chǎn)生電路3產(chǎn)生的時(shí)鐘,生成發(fā)送裝置側(cè)時(shí)刻信息。發(fā)送時(shí)刻計(jì)數(shù)器4生成的發(fā)送裝置側(cè)時(shí)刻信息向時(shí)刻信息附加電路2提供。
時(shí)刻信息附加電路2在從編碼裝置1送來的各TS數(shù)據(jù)包上,附加發(fā)送裝置側(cè)時(shí)刻信息,該發(fā)送裝置側(cè)時(shí)刻信息表示該TS數(shù)據(jù)包的開頭從編碼裝置1輸出的發(fā)送裝置側(cè)時(shí)刻。附加過發(fā)送裝置側(cè)時(shí)刻信息的TS數(shù)據(jù)包保存在發(fā)送緩沖器5內(nèi)。
發(fā)送時(shí)刻計(jì)數(shù)器4,以一定時(shí)間間隔(本例中,1.0msec),向發(fā)送緩沖器5輸出發(fā)送命令。發(fā)送緩沖器5每次從發(fā)送時(shí)刻計(jì)數(shù)器4收到發(fā)送命令,就輸出保存于發(fā)送緩沖器5內(nèi)的數(shù)據(jù)包。
由糾錯(cuò)碼附加電路6在從發(fā)送緩沖器5輸出的數(shù)據(jù)包上附加糾錯(cuò)碼。附加過糾錯(cuò)碼的數(shù)據(jù)包,由調(diào)制器7進(jìn)行過調(diào)制后,從發(fā)送天線8送出。
而且,調(diào)制器7在根據(jù)發(fā)送命令調(diào)制從發(fā)送緩沖器5輸出的數(shù)據(jù)包信息(由1個(gè)或多個(gè)數(shù)據(jù)包組成的信息)之前,調(diào)制同步控制用標(biāo)志(flag),并從發(fā)送天線8發(fā)送。即,以和輸出發(fā)送命令的時(shí)間間隔同樣的時(shí)間間隔,調(diào)制并發(fā)送同步控制用標(biāo)志。
通過數(shù)據(jù)包發(fā)送結(jié)果傳輸電波,從接收裝置向發(fā)送裝置通知從發(fā)送裝置送出的數(shù)據(jù)包是否已由接收裝置正常接收。數(shù)據(jù)包發(fā)送結(jié)果傳輸電波由接收天線11接收。接收天線11接收到的數(shù)據(jù)包發(fā)送結(jié)果傳輸電波由解調(diào)器12解調(diào)以后,送至通信結(jié)果判斷部13。通信結(jié)果判斷部13根據(jù)從解調(diào)器12送來的信號(hào),判斷從發(fā)送裝置送出的數(shù)據(jù)包是否由接收裝置正常接收,在判斷為正常接收到的情況下,向發(fā)送緩沖器5輸出數(shù)據(jù)包刪除命令。
發(fā)送緩沖器5,在接收到數(shù)據(jù)包刪除命令時(shí),從發(fā)送緩沖器5中刪除發(fā)送完的數(shù)據(jù)包。
圖3的“編碼裝置數(shù)據(jù)包輸出”表示從編碼裝置1輸出TS數(shù)據(jù)包的時(shí)間。在圖3的示例中,在發(fā)送裝置側(cè)時(shí)刻為1.0msec時(shí),從編碼裝置1輸出數(shù)據(jù)包a1,在發(fā)送裝置側(cè)時(shí)刻為1.2msec時(shí),從編碼裝置1輸出數(shù)據(jù)包a2。
并且,在發(fā)送裝置側(cè)時(shí)刻為2.0msec時(shí),送出數(shù)據(jù)包a1、a2,在發(fā)送裝置側(cè)時(shí)刻為3.0msec時(shí),送出數(shù)據(jù)包b1、b2、b3。在圖3的示例中,因?yàn)榘l(fā)送裝置側(cè)時(shí)刻為3.0msec時(shí)送出的數(shù)據(jù)包b1、b2、b3中產(chǎn)生傳輸錯(cuò)誤,所以在發(fā)送裝置側(cè)時(shí)刻為4.0msec時(shí),重發(fā)數(shù)據(jù)包b1、b2、b3。
其次,對(duì)接收裝置進(jìn)行說明。從發(fā)送裝置輸出的數(shù)據(jù)包信息傳輸電波由接收天線21接收。由接收天線21接收到的數(shù)據(jù)包信息傳輸電波被送至解調(diào)器22進(jìn)行解調(diào)。由解調(diào)器22得到的信號(hào)送至糾錯(cuò)電路23進(jìn)行糾錯(cuò)。
糾錯(cuò)電路23將表示是否進(jìn)行過正常糾錯(cuò)的接收結(jié)果送至調(diào)制器24。調(diào)制器24調(diào)制接收結(jié)果,并作為數(shù)據(jù)包發(fā)送結(jié)果傳輸電波,從發(fā)送天線25從出。
糾錯(cuò)電路23在正常進(jìn)行過糾錯(cuò)的情況下,將帶有發(fā)送裝置側(cè)時(shí)刻信息的TS數(shù)據(jù)包保存在接收緩沖器26內(nèi)。保存于接收緩沖器26的TS數(shù)據(jù)包,在附加于其上的發(fā)送裝置側(cè)時(shí)刻信息與從后述的接收裝置側(cè)時(shí)刻生成電路30產(chǎn)生的接收裝置側(cè)時(shí)刻一致時(shí),送到譯碼裝置27并進(jìn)行譯碼。
對(duì)接收裝置側(cè)時(shí)刻生成電路30進(jìn)行說明。在解調(diào)器22中,每當(dāng)由譯碼而得到同步控制用標(biāo)志,就將數(shù)據(jù)包到達(dá)信號(hào)送往到達(dá)次數(shù)計(jì)數(shù)器31和相位比較器34。在到達(dá)次數(shù)計(jì)數(shù)器31中計(jì)數(shù)數(shù)據(jù)包到達(dá)信號(hào)。將到達(dá)次數(shù)計(jì)數(shù)器31的計(jì)數(shù)值送到乘法器32,并將發(fā)送時(shí)間間隔(在該例中為1.0msec)乘以計(jì)數(shù)值。并且,將乘法器32的乘法運(yùn)算結(jié)果送到加法器33,通過將補(bǔ)償值加到乘法運(yùn)算結(jié)果上,生成虛擬發(fā)送側(cè)時(shí)刻。
之所以加上補(bǔ)償值,是因?yàn)槿魧l(fā)送裝置側(cè)時(shí)刻直接作為接收裝置側(cè)時(shí)刻,則由于數(shù)據(jù)包傳輸過程中有延遲,無法按其附加的發(fā)送裝置側(cè)時(shí)刻從接收緩沖器26輸出數(shù)據(jù)包的緣故。
根據(jù)虛擬發(fā)送側(cè)時(shí)刻,通過由相位比較器34、時(shí)鐘產(chǎn)生電路35和接收時(shí)刻計(jì)數(shù)器36構(gòu)成的PLL電路(相位同步電路),利用PLL,生成接收裝置側(cè)時(shí)刻。
即,由相位比較器34比較表示虛擬發(fā)送側(cè)時(shí)刻的時(shí)鐘信號(hào)與表示從接收時(shí)刻計(jì)數(shù)器36輸出的接收裝置側(cè)時(shí)刻的時(shí)鐘信號(hào)的相位。然后,根據(jù)由相位比較器34檢測(cè)出的相位差,通過控制從時(shí)鐘產(chǎn)生電路35輸出的時(shí)鐘頻率,從而使表示接收裝置側(cè)時(shí)刻的時(shí)鐘頻率與表示虛擬發(fā)送側(cè)時(shí)刻的時(shí)鐘頻率取得同步。
在圖3的示例中,表示向乘法器32提供的補(bǔ)償值為-3的情形。在檢測(cè)到對(duì)應(yīng)于發(fā)送裝置側(cè)時(shí)刻1.0msec的同步控制用標(biāo)志時(shí),虛擬發(fā)送側(cè)時(shí)刻變?yōu)?2.0msec,然后每檢測(cè)到同步控制用標(biāo)志,就增加+1.0。
表示虛擬發(fā)送側(cè)時(shí)刻的時(shí)鐘相位與表示接收裝置側(cè)時(shí)刻的時(shí)鐘相位,雖然最初有偏差,但利用PLL電路控制,可以使兩相位差變?yōu)?。在圖3的示例中,在接收裝置側(cè)時(shí)刻為1.0msec時(shí),從接收緩沖器26輸出數(shù)據(jù)包a1、a2,在接收裝置側(cè)時(shí)刻為2.0msec時(shí),從接收緩沖器26輸出數(shù)據(jù)包b1、b2、b3。
根據(jù)上述實(shí)施例,可以在與發(fā)送裝置內(nèi)的編碼裝置生成的數(shù)據(jù)包的時(shí)間間隔大體相同的時(shí)間內(nèi),將數(shù)據(jù)包輸入接收裝置內(nèi)的譯碼裝置中。
權(quán)利要求
1.一種無線電傳輸系統(tǒng),其具備包括編碼裝置的發(fā)送裝置和包括譯碼裝置的接收裝置,發(fā)送裝置通過發(fā)送緩沖器,無線電傳輸從編碼裝置輸出的數(shù)據(jù)包,在接收裝置正常接收數(shù)據(jù)包時(shí)將該情況通知發(fā)送裝置,在發(fā)送裝置中只從發(fā)送緩沖器內(nèi)除去通知了接收裝置正常接收的數(shù)據(jù)包,其特征在于,發(fā)送裝置具備在從編碼裝置輸出的數(shù)據(jù)包上,附加表示從編碼裝置輸出時(shí)的發(fā)送裝置側(cè)時(shí)刻的發(fā)送裝置側(cè)時(shí)刻信息的機(jī)構(gòu);將附加了發(fā)送裝置側(cè)時(shí)刻信息的數(shù)據(jù)包保存在發(fā)送緩沖器的機(jī)構(gòu);以及以一定時(shí)間間隔發(fā)送存入發(fā)送緩沖器內(nèi)的數(shù)據(jù)包的機(jī)構(gòu),接收裝置具備根據(jù)發(fā)送裝置每隔一定時(shí)間間隔發(fā)送的數(shù)據(jù)包的接收間隔,通過使用PLL,而使接收裝置側(cè)時(shí)刻與發(fā)送裝置側(cè)時(shí)刻同步的機(jī)構(gòu);將接收到的數(shù)據(jù)包保持在接收緩沖器內(nèi)的結(jié)構(gòu);以及在接收裝置側(cè)時(shí)刻與由附加于保持在接收緩沖器中的數(shù)據(jù)包上的發(fā)送裝置側(cè)時(shí)刻信息表示的發(fā)送裝置側(cè)時(shí)刻一致時(shí),將該數(shù)據(jù)包輸出到譯碼裝置的機(jī)構(gòu)。
2.一種無線電傳輸系統(tǒng),其具備包括編碼裝置的發(fā)送裝置和包括譯碼裝置的接收裝置,發(fā)送裝置通過發(fā)送緩沖器,無線電傳輸從編碼裝置輸出的數(shù)據(jù)包,在接收裝置正常接收了數(shù)據(jù)包時(shí)將該情況通知發(fā)送裝置,發(fā)送裝置僅從發(fā)送緩沖器內(nèi)除去通知了接收裝置正常接收的數(shù)據(jù)包,其特征在于,發(fā)送裝置具備在從編碼裝置輸出的數(shù)據(jù)包上,附加表示從編碼裝置輸出時(shí)的發(fā)送裝置側(cè)時(shí)刻的發(fā)送裝置側(cè)時(shí)刻信息的電路;將附加了發(fā)送裝置側(cè)時(shí)刻信息的數(shù)據(jù)包保存在發(fā)送緩沖器的電路;以及以一定時(shí)間間隔發(fā)送存入發(fā)送緩沖器內(nèi)的數(shù)據(jù)包的電路,接收裝置具備根據(jù)每隔一定時(shí)間間隔從發(fā)送裝置發(fā)送的數(shù)據(jù)包的接收間隔,通過使用PLL,而使接收裝置側(cè)時(shí)刻與發(fā)送裝置側(cè)時(shí)刻同步的電路;將接收到的數(shù)據(jù)包保持在接收緩沖器內(nèi)的電路;以及在接收裝置側(cè)時(shí)刻與由附加于保持在接收緩沖器的數(shù)據(jù)包上的發(fā)送裝置側(cè)時(shí)刻信息表示的發(fā)送裝置側(cè)時(shí)刻一致時(shí),將該數(shù)據(jù)包輸出到譯碼裝置的電路。
全文摘要
在無線電傳輸系統(tǒng)里,接收裝置具備根據(jù)發(fā)送裝置每隔一定時(shí)間間隔發(fā)送的數(shù)據(jù)包的接收間隔,通過使用PLL,而使接收裝置側(cè)時(shí)刻與發(fā)送裝置側(cè)時(shí)刻同步的機(jī)構(gòu);將接收到的數(shù)據(jù)包保持在接收緩沖器內(nèi)的結(jié)構(gòu);以及在接收裝置側(cè)時(shí)刻與由附加于保持在接收緩沖器中的數(shù)據(jù)包上的發(fā)送裝置側(cè)時(shí)刻信息表示的發(fā)送裝置側(cè)時(shí)刻一致時(shí),將該數(shù)據(jù)包輸出到譯碼裝置的機(jī)構(gòu)。
文檔編號(hào)H04L7/08GK1574725SQ20041004770
公開日2005年2月2日 申請(qǐng)日期2004年5月17日 優(yōu)先權(quán)日2003年5月23日
發(fā)明者網(wǎng)野忠 申請(qǐng)人:三洋電機(jī)株式會(huì)社