專利名稱:一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型涉及一種視頻數(shù)據(jù)處理中采用的幀緩沖結(jié)構(gòu),特別是一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu)。
技術(shù)背景現(xiàn)有的Mpeg-4宏塊中的幀緩沖結(jié)構(gòu)是使用SRAM(靜態(tài)隨機(jī)訪問存儲(chǔ)器)作為幀(圖像)的物理載體,存放一幀或多幀處理或顯示的圖像數(shù)據(jù),由于現(xiàn)有的幀緩沖結(jié)構(gòu)只用了一塊或一組靜態(tài)隨機(jī)訪問存儲(chǔ)器SRAM,即對(duì)SRAM的訪問任意一個(gè)時(shí)刻只有一個(gè),因此在Mpeg-4編解碼中如果對(duì)當(dāng)前幀和參考幀同時(shí)處理,現(xiàn)有結(jié)構(gòu)必須等待一個(gè)訪問結(jié)束后處理另外一個(gè)訪問,即這2個(gè)訪問必須被串行處理,而由于mpeg-4編解碼時(shí)標(biāo)準(zhǔn)要求同時(shí)對(duì)當(dāng)前幀和參考幀進(jìn)行讀寫,這就表明現(xiàn)有幀緩沖結(jié)構(gòu)將導(dǎo)致更長(zhǎng)的訪問時(shí)間,降低了Mpeg4編解碼的效率。
實(shí)用新型內(nèi)容本實(shí)用新型的目的是針對(duì)現(xiàn)有技術(shù)的不足,提供一種結(jié)構(gòu)簡(jiǎn)單、可同時(shí)對(duì)當(dāng)前幀和參考幀進(jìn)行讀寫,符合Mpeg-4標(biāo)準(zhǔn),訪問效率高的針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu)。
為了解決上述技術(shù)問題,本實(shí)用新型所采取的技術(shù)方案是一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu),包括幀緩沖控制器,還包括兩組SRAM,其中一組SRAM用來存儲(chǔ)mpeg-4編解碼要求的參考幀,另一組SRAM用來存儲(chǔ)mpeg-4編解碼要求的當(dāng)前幀,所述兩組SRAM并行設(shè)置,并分別與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
所述兩組SRAM可以分別通過各自的讀使能數(shù)據(jù)線、寫使能數(shù)據(jù)線、片選線、就緒線、寫數(shù)據(jù)線、讀數(shù)據(jù)線與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
在上述技術(shù)方案中,本實(shí)用新型采用兩個(gè)并行設(shè)計(jì)的SRAM,分別用來存儲(chǔ)參考幀和當(dāng)前幀,從而可以按照Mpeg-4標(biāo)準(zhǔn),實(shí)現(xiàn)對(duì)當(dāng)前幀和參考幀同時(shí)訪問,大大縮減訪問時(shí)間,提高效率,從而加快了圖像處理中編解碼的速度。
附圖1為現(xiàn)有技術(shù)中Mpeg-4宏塊的幀緩沖結(jié)構(gòu);附圖2為本實(shí)用新型的Mpeg-4宏塊的幀緩沖結(jié)構(gòu)。
具體實(shí)施方式
下面將結(jié)合說明書附圖及具體實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步詳細(xì)說明。
參考附圖2,一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu),包括幀緩沖控制器,還包括兩組SRAM,其中SRAM1用來存儲(chǔ)mpeg-4編解碼要求的參考幀,SRAM2用來存儲(chǔ)mpeg-4編解碼要求的當(dāng)前幀,所述兩組SRAM并行設(shè)置,并分別與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
所述兩組SRAM分別通過各自的讀使能數(shù)據(jù)線、寫使能數(shù)據(jù)線、片選線、就緒線、寫數(shù)據(jù)線、讀數(shù)據(jù)線與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
在工作時(shí),幀緩沖控制器可以同時(shí)訪問兩組SRAM,從而實(shí)現(xiàn)Mpeg-4標(biāo)準(zhǔn)的要求,同時(shí)訪問到參考幀和當(dāng)前幀,從而加速mpeg-4編解碼的速度。
權(quán)利要求1.一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu),包括幀緩沖控制器,其特征在于還包括兩組SRAM,其中一組SRAM用來存儲(chǔ)mpeg-4編解碼要求的參考幀,另一組SRAM用來存儲(chǔ)mpeg-4編解碼要求的當(dāng)前幀,所述兩組SRAM并行設(shè)置,并分別與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
2.如權(quán)利要求1所述針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu),其特征在于所述兩組SRAM分別通過各自的讀使能數(shù)據(jù)線、寫使能數(shù)據(jù)線、片選線、就緒線、寫數(shù)據(jù)線、讀數(shù)據(jù)線與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。
專利摘要本實(shí)用新型公開了一種針對(duì)Mpeg-4宏塊的幀緩沖結(jié)構(gòu),包括幀緩沖控制器,還包括兩組SRAM,其中一組SRAM用來存儲(chǔ)Mpeg-4編解碼要求的參考幀,另一組SRAM用來存儲(chǔ)Mpeg-4編解碼要求的當(dāng)前幀,所述兩組SRAM并行設(shè)置,并分別與幀緩沖控制器進(jìn)行數(shù)據(jù)交互。相對(duì)現(xiàn)有技術(shù),本實(shí)用新型實(shí)現(xiàn)對(duì)當(dāng)前幀和參考幀同時(shí)訪問,大大縮減訪問時(shí)間,提高效率,從而加快了視頻數(shù)據(jù)編解碼的速度。
文檔編號(hào)H04N5/00GK2775973SQ20042012226
公開日2006年4月26日 申請(qǐng)日期2004年12月31日 優(yōu)先權(quán)日2004年12月31日
發(fā)明者白鋒 申請(qǐng)人:北京中星微電子有限公司