專利名稱:一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu)的制作方法
技術(shù)領(lǐng)域:
本實用新型涉及一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu)。
技術(shù)背景圖1、2描述了現(xiàn)有的幀緩沖結(jié)構(gòu)。其中幀緩沖控制器是由總線接口、SDRAM控制器以及寄存器堆構(gòu)成,并使用SDRAM作為幀(圖像)的物理載體,存放一幀或多幀處理或顯示的圖像數(shù)據(jù)。當(dāng)系統(tǒng)芯片中處理器或者數(shù)字信號處理器處理Mpeg-4編解碼時,當(dāng)使用外部SDRAM存儲比較大尺寸的多幅幀時,對其的頻繁訪問會大大增加整個系統(tǒng)的功耗,而現(xiàn)有的手持移動設(shè)備電池容量都很小,如此則容易造成電池很快就用完。
實用新型內(nèi)容本實用新型的目的是針對現(xiàn)有技術(shù)的不足,提供一種結(jié)構(gòu)簡單、可降低功耗、節(jié)省能源的針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu)。
為了解決上述技術(shù)問題,本實用新型所采取的技術(shù)方案是一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu),包括SDRAM緩沖器和幀緩沖控制器,所述幀緩沖控制器由總線接口、SDRAM控制邏輯、寄存器堆以及功耗控制部件構(gòu)成,所述功耗控制部件用于將SDRAM在工作閑時,置于低功耗狀態(tài)本實用新型由于采用功耗控制部件,可以檢測到SDRAM的工作閑的工作狀態(tài),從而將SDRAM置于低功耗狀態(tài)。因此相對現(xiàn)有技術(shù),具有可降低功耗、節(jié)省能源,延長電池使用壽命等特點。
附圖1為現(xiàn)有技術(shù)中針對Mpeg-4編解碼的SDRAM幀緩沖結(jié)構(gòu)圖;附圖2為圖1中幀緩沖控制器的原理方框圖;附圖3為本實用新型針對Mpeg-4編解碼的SDRAM幀緩沖結(jié)構(gòu)原理方框圖;
附圖4為本實用新型一種具體實施例中采用的鉆石搜索算法示意圖。
具體實施方式
下面將結(jié)合說明書附圖及具體實施例對本實用新型作進(jìn)一步詳細(xì)說明。
參考圖3,本實施例提供一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu),包括SDRAM緩沖器和幀緩沖控制器,所述幀緩沖控制器由總線接口、SDRAM控制邏輯、寄存器堆以及功耗控制部件構(gòu)成,所述功耗控制部件用于將SDRAM在工作閑時,置于低功耗狀態(tài)。
其工作原理為參考圖4,由于SDRAM處于不同的狀態(tài)其電流消耗程度不同,因此通過對mpeg-4運動估計算法的預(yù)先設(shè)置和其流程,本實用新型將可以準(zhǔn)確預(yù)測所需要的訪問,并在2次訪問之間將SDRAM芯片處于低功耗模式,降低整個SDRAM幀緩沖結(jié)構(gòu)的功耗。如圖4所示的鉆石搜索算法,低功耗SDRAM幀緩沖控制器將在對1,2訪問之間將SDRAM芯片置于低功耗模式,以減少系統(tǒng)芯片整體的功耗。。
本實用新型通過對mpeg-4編解碼過程的跟蹤,使得在不需要訪問的期間將SDRAM芯片的功耗降低,可以有效降低系統(tǒng)和芯片的功耗。
權(quán)利要求1.一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu),包括SDRAM緩沖器和幀緩沖控制器,其特征在于所述幀緩沖控制器由總線接口、SDRAM控制邏輯、寄存器堆以及功耗控制部件構(gòu)成,所述功耗控制部件用于將SDRAM在工作閑時,置于低功耗狀態(tài)。
專利摘要本實用新型公開了一種針對Mpeg-4編解碼的低功耗SDRAM幀緩沖結(jié)構(gòu),包括SDRAM緩沖器和幀緩沖控制器,所述幀緩沖控制器由總線接口、SDRAM控制邏輯、寄存器堆以及功耗控制部件構(gòu)成,所述功耗控制部件用于將SDRAM在工作閑時,置于低功耗狀態(tài)。相對現(xiàn)有技術(shù),本實用新型具有可降低功耗、節(jié)省能源,延長電池使用壽命等特點。
文檔編號H04N5/00GK2775976SQ200420122269
公開日2006年4月26日 申請日期2004年12月31日 優(yōu)先權(quán)日2004年12月31日
發(fā)明者白鋒, 懷千江 申請人:北京中星微電子有限公司