專利名稱:降低電視機(jī)圖象干擾的方法和裝置的制作方法
技術(shù)領(lǐng)域:
本發(fā)明涉及電視機(jī)技術(shù),特別涉及高清晰電視中降低圖象干擾技術(shù)。
背景技術(shù):
目前,在高清晰度READY電視機(jī)由于需要進(jìn)行數(shù)字變頻,采用了大量的數(shù)字電路和高速動(dòng)態(tài)存儲(chǔ)器SDRAM,因此產(chǎn)生的數(shù)字干擾和時(shí)鐘干擾,通過輻射或者傳導(dǎo)方式,影響到采用模擬電視信號(hào)傳輸?shù)母哳l接收部分。這種影響通過中放電路、視頻解碼以及視頻處理電路,最終在CRT還原顯示帶有干擾的圖像。此種干擾信號(hào)由于是內(nèi)部數(shù)字電路產(chǎn)生,無論是屏蔽、接地方法,都不可能徹底地解決帶來的干擾問題。通過對(duì)電視機(jī)內(nèi)部數(shù)字電路進(jìn)行測(cè)試和分析發(fā)現(xiàn),一、各個(gè)芯片的時(shí)鐘信號(hào)都會(huì)產(chǎn)生單次和多次諧波以及頻率點(diǎn)的差拍和共拍,由于采用PLL電路、芯片本身的EMI控制以及可靠的PCB排版,使大部分干擾降低了很多;二、由于HDTVReady的電視采用高速動(dòng)態(tài)存儲(chǔ)器SDRAM作幀存,該芯片器件正常工作時(shí),其連續(xù)地讀寫數(shù)據(jù)流以及數(shù)據(jù)時(shí)鐘是最大的干擾源。分析頻譜其形成足夠強(qiáng)度的離散的頻點(diǎn),干擾了40MHz~900MHz范圍內(nèi)的模擬電視信號(hào)所致。
發(fā)明內(nèi)容
本發(fā)明所要解決的技術(shù)問題是,提供一種降低電視機(jī)圖象干擾的方法。
本發(fā)明解決所述技術(shù)問題采用的技術(shù)方案是降低電視機(jī)圖象干擾的方法,包括以下步驟1)讀取高頻調(diào)諧參數(shù);2)根據(jù)高頻調(diào)諧參數(shù),在高頻調(diào)諧參數(shù)——時(shí)鐘映射表中查找對(duì)應(yīng)的最佳時(shí)鐘頻率參數(shù);3)根據(jù)步驟2)查到的時(shí)鐘頻率參數(shù),調(diào)整目的裝置的時(shí)鐘頻率。
所述高頻調(diào)諧參數(shù)——時(shí)鐘映射表內(nèi)存儲(chǔ)有高頻調(diào)諧參數(shù)與目的裝置的最佳時(shí)鐘頻率參數(shù)的對(duì)應(yīng)關(guān)系,所述高頻調(diào)諧參數(shù)為電視機(jī)接收電視節(jié)目頻點(diǎn)的控制參數(shù)。所述目的裝置為SDRAM或MCU等可以控制改變時(shí)鐘頻率的器件,所述時(shí)鐘頻率參數(shù)為控制時(shí)鐘頻率改變的寄存器參數(shù)或者其他控制方式。通過改寫和控制PLL寄存器值來調(diào)整目的裝置(SDRAM)的時(shí)鐘頻率。
本發(fā)明還提供一種降低電視機(jī)圖象干擾的裝置,包括第一存儲(chǔ)器,存儲(chǔ)有高頻調(diào)諧參數(shù)——時(shí)鐘映射表;微處理器,根據(jù)高頻調(diào)諧參數(shù),在高頻調(diào)諧參數(shù)——時(shí)鐘映射表內(nèi)查找對(duì)應(yīng)的目的設(shè)備最佳時(shí)鐘頻率參數(shù),并控制目的裝置控制器;目的裝置控制器;根據(jù)處理器的指令,改變目的裝置的時(shí)鐘頻率;所述目的裝置為SDRAM或者,所述目的裝置控制器為SDRAM控制器。所述高頻調(diào)諧參數(shù)為電視機(jī)高頻頻率,所述最佳時(shí)鐘頻率參數(shù)為目的裝置的最小干擾時(shí)鐘頻率。
本發(fā)明的有益效果是,通過動(dòng)態(tài)地調(diào)整讀寫SDRAM芯片的時(shí)鐘頻率,使干擾頻點(diǎn)偏移高頻頭調(diào)諧的射頻電視信號(hào)頻點(diǎn)范圍,降低了在顯示終端圖像的干擾信號(hào),提高了圖象質(zhì)量。
以下結(jié)合附圖和具體實(shí)施方式
對(duì)本發(fā)明作進(jìn)一步的說明。
圖1是本發(fā)明的模塊圖。
圖2是本發(fā)明的一個(gè)實(shí)施例工作流程圖。
具體實(shí)施例方式
由于電視機(jī)接受模擬信號(hào)的高頻部分容易受到內(nèi)部數(shù)字電路的干擾,具有時(shí)鐘信號(hào)的芯片都有可能引起此類干擾,本發(fā)明通過改變數(shù)字電路芯片的時(shí)鐘頻率來降低這樣的干擾,在本發(fā)明中,將可以改變時(shí)鐘頻率的機(jī)內(nèi)數(shù)字電路的芯片稱為“目的裝置”,如高速動(dòng)態(tài)存儲(chǔ)器SDRAM。以下以SDRAM為例,對(duì)本發(fā)明作進(jìn)一步說明。
本發(fā)明根據(jù)高速動(dòng)態(tài)存儲(chǔ)器SDRAM芯片器件正常工作時(shí)形成對(duì)40MHz~900MHz范圍內(nèi)的模擬電視信號(hào)足夠強(qiáng)度的干擾,其干擾的頻點(diǎn)和強(qiáng)度是有一定的離散性;電視機(jī)高頻接收部分是具有選擇性的;因此針對(duì)不同頻點(diǎn)的射頻調(diào)制電視信號(hào),做一張頻率/時(shí)鐘對(duì)應(yīng)表,動(dòng)態(tài)地調(diào)整讀寫SDRAM芯片的時(shí)鐘頻率,使干擾頻點(diǎn)偏移高頻頭調(diào)諧的射頻電視信號(hào)頻點(diǎn)范圍,達(dá)到降低在顯示終端圖像的干擾信號(hào)。
具體的說,1、根據(jù)電視機(jī)接收射頻調(diào)制電視信號(hào)的頻點(diǎn),相應(yīng)地改變SDRAM主控芯片讀寫SDRAM的時(shí)鐘頻率,在接收機(jī)上檢測(cè)其干擾達(dá)到最小值,并記錄該頻率值。
2、在程序中做一張“高頻調(diào)諧參數(shù)——時(shí)鐘映射表”。所述高頻調(diào)諧參數(shù)可以是一個(gè)射頻范圍,也可以是若干離散的頻率值。
3、在系統(tǒng)程序中,增加一段程序,當(dāng)調(diào)用高頻頭的頻率時(shí),根據(jù)查找“高頻調(diào)諧參數(shù)——時(shí)鐘映射表”,確定當(dāng)前的SDRAM時(shí)鐘頻率,并同時(shí)送參數(shù)到PLL寄存器,改變SDRAM的時(shí)鐘頻率。
圖1中控制原理方框包含了一個(gè)變頻處理模塊,其內(nèi)集成了SDRAM控制器,通過數(shù)據(jù)和控制線連接SDRAM高速動(dòng)態(tài)存儲(chǔ)器,MCU模塊通過總線和通用IO口連接高頻單元和變頻處理模塊。
高頻調(diào)諧參數(shù)——時(shí)鐘映射表的制作過程為調(diào)諧不同的電視頻點(diǎn),緩慢微調(diào)時(shí)鐘頻率的PLL值,根據(jù)測(cè)量結(jié)果,找到干擾降低的最佳點(diǎn),記錄時(shí)鐘頻率的PLL值,稱為“最佳時(shí)鐘頻率參數(shù)”,循環(huán)重復(fù)這個(gè)過程,直至完成全部頻率范圍。
使用時(shí),MCU模塊根據(jù)用戶進(jìn)行頻道的操作鍵處理狀態(tài),當(dāng)運(yùn)行調(diào)諧處理狀態(tài)時(shí),首先寫高頻頭的調(diào)諧參數(shù),然后根據(jù)“高頻調(diào)諧參數(shù)——時(shí)鐘映射表”中取得PLL值,寫變頻處理模塊1的PLL寄存器參數(shù),通過PLL寄存器值的更改來改變時(shí)鐘頻率。作為一個(gè)實(shí)施例,見下表
前述高頻調(diào)諧參數(shù)——時(shí)鐘映射可以在電視機(jī)出廠前完成,也可以在出廠后,由用戶調(diào)節(jié)生成。例如,在搜索——存儲(chǔ)的過程中,電視機(jī)在自動(dòng)調(diào)整頻率并存儲(chǔ)時(shí),有一個(gè)判斷最佳顯示效果并編號(hào)存儲(chǔ)的過程,現(xiàn)有的技術(shù)是,存儲(chǔ)最佳顯示效果的高頻頭諧振頻率參數(shù),這一頻率參數(shù)可以直接是頻率本身的分頻比,也可以是一個(gè)電壓(V)參數(shù),但最終還是指向高頻頭的諧振頻率,成為一個(gè)“節(jié)目編號(hào)——高頻頭諧振頻率”映射表。
作為本發(fā)明的另一種實(shí)施方式,在搜索和調(diào)整顯示的節(jié)目時(shí),調(diào)節(jié)高頻頭頻率之后,用戶根據(jù)情況還需要調(diào)整SDRAM的時(shí)鐘頻率,以達(dá)到最佳顯示效果。然后將最佳SDRAM時(shí)鐘頻率作為一個(gè)參數(shù)存儲(chǔ),這樣,又產(chǎn)生了“節(jié)目編號(hào)——SDRAM時(shí)鐘頻率”的對(duì)應(yīng)關(guān)系。然后將此對(duì)應(yīng)關(guān)系保存,以便換臺(tái)時(shí)調(diào)用。很顯然的,此實(shí)施方式實(shí)質(zhì)上還是高頻調(diào)諧參數(shù)和SDRAM時(shí)鐘頻率之間的對(duì)應(yīng),因此,依然屬于本發(fā)明的權(quán)利范圍。
權(quán)利要求
1.降低電視機(jī)圖象干擾的方法,包括以下步驟1)讀取高頻調(diào)諧參數(shù);2)根據(jù)高頻調(diào)諧參數(shù),在高頻調(diào)諧參數(shù)——時(shí)鐘映射表中查找對(duì)應(yīng)的最佳時(shí)鐘頻率參數(shù);3)根據(jù)步驟2)查到的時(shí)鐘頻率參數(shù),調(diào)整目的裝置的時(shí)鐘頻率。
2.如權(quán)利要求1所述的降低電視機(jī)圖象干擾的方法,其特征在于,所述高頻調(diào)諧參數(shù)——時(shí)鐘映射表內(nèi)存儲(chǔ)有高頻調(diào)諧參數(shù)與目的裝置的最佳時(shí)鐘頻率參數(shù)的對(duì)應(yīng)關(guān)系,所述高頻調(diào)諧參數(shù)為電視機(jī)高頻頻率。
3.如權(quán)利要求1所述的降低電視機(jī)圖象干擾的方法,其特征在于,所述目的裝置為SDRAM,所述時(shí)鐘頻率參數(shù)為時(shí)鐘頻率的PLL值。
4.如權(quán)利要求3所述的降低電視機(jī)圖象干擾的方法,其特征在于,通過改寫PLL寄存器值來調(diào)整SDRAM的時(shí)鐘頻率。
5.降低電視機(jī)圖象干擾的裝置,包括第一存儲(chǔ)器,存儲(chǔ)有高頻調(diào)諧參數(shù)——時(shí)鐘映射表;處理器,根據(jù)高頻調(diào)諧參數(shù),在高頻調(diào)諧參數(shù)——時(shí)鐘映射表內(nèi)查找對(duì)應(yīng)的目的設(shè)備最佳時(shí)鐘頻率參數(shù),并控制目的裝置控制器;目的裝置控制器,根據(jù)處理器的指令,改變目的裝置的時(shí)鐘頻率。
6.如權(quán)利要求5所述的降低電視機(jī)圖象干擾的裝置,其特征在于,所述目的裝置為SDRAM,所述目的裝置控制器為SDRAM控制器。
7.如權(quán)利要求5所述的降低電視機(jī)圖象干擾的裝置,其特征在于,所述高頻調(diào)諧參數(shù)為電視機(jī)高頻頻率,所述最佳時(shí)鐘頻率參數(shù)為目的裝置的最小干擾時(shí)鐘頻率。
全文摘要
降低電視機(jī)圖象干擾的方法,涉及電視機(jī)技術(shù),特別涉及高清晰電視中降低圖象干擾技術(shù)。本發(fā)明包括以下步驟1)讀取高頻調(diào)諧參數(shù);2)根據(jù)高頻調(diào)諧參數(shù),在高頻調(diào)諧參數(shù)——時(shí)鐘映射表中查找對(duì)應(yīng)的最佳時(shí)鐘頻率參數(shù);3)根據(jù)步驟2)查到的時(shí)鐘頻率參數(shù),調(diào)整目的裝置的時(shí)鐘頻率。本發(fā)明的有益效果是,通過動(dòng)態(tài)地調(diào)整讀寫SDRAM芯片的時(shí)鐘頻率,使干擾頻點(diǎn)偏移高頻頭調(diào)諧的射頻電視信號(hào)頻點(diǎn)范圍,降低了在顯示終端圖像的干擾信號(hào),提高了圖象質(zhì)量。
文檔編號(hào)H04N5/217GK1703076SQ200510021129
公開日2005年11月30日 申請(qǐng)日期2005年6月21日 優(yōu)先權(quán)日2005年6月21日
發(fā)明者向何, 盧強(qiáng) 申請(qǐng)人:四川長(zhǎng)虹電器股份有限公司