專利名稱::用于無線通信的數(shù)字發(fā)送器的制作方法
技術(shù)領域:
:本發(fā)明總體上涉及電子電路,并且更加具體地涉及用于無線通信的發(fā)送器。
背景技術(shù):
:在無線通信系統(tǒng)中,無線設備經(jīng)常對業(yè)務數(shù)據(jù)進行數(shù)字處理以產(chǎn)生數(shù)據(jù)采樣。無線設備內(nèi)部的發(fā)送器一般將數(shù)據(jù)采樣轉(zhuǎn)換成模擬信號、對該模擬信號進行濾波和放大、以及利用放大的模擬信號調(diào)制本機振蕩器(LO)信號以產(chǎn)生調(diào)制信號。發(fā)送器還對該調(diào)制信號進行濾波和放大,以產(chǎn)生適于經(jīng)由無線信道發(fā)送的射頻(RF)輸出信號。由發(fā)送器進行的信號調(diào)節(jié)和調(diào)制經(jīng)常需要各種模擬電路模塊,例如濾波器、放大器、混頻器等。這些模擬電路模塊可能很難設計,并且這些模擬電路模塊還可能由于元件不匹配和公差而容易發(fā)生性能下降。并且,這些模擬電路模塊可能消耗大量的電池電能,并且代表了無線設備的總成本的相當大的部分。因此,本領域需要一種性能改進、功耗降低和/或成本較低的發(fā)送器。
發(fā)明內(nèi)容本文描述了一種特性改進的且適用于各種無線通信系統(tǒng)的數(shù)字發(fā)送器。在實施例中,數(shù)字發(fā)送器包括第一電路模塊,其接收同相信號和正交信號,執(zhí)行從直角坐標至極坐標的轉(zhuǎn)換,以及產(chǎn)生幅值信號和相位信號。該第一電路模塊可以包括坐標旋轉(zhuǎn)數(shù)字計算機(CORDIC)處理器,查找表,或一些其他電路。第二電路模塊(其可以包括德爾塔-西格瑪(i:A)調(diào)制器或數(shù)字濾波器)基于幅值信號產(chǎn)生包絡信號。第三電路模塊基于相位信號產(chǎn)生相位調(diào)制信號。第三電路模塊可以包括相位調(diào)制鎖相環(huán)(PLL)、壓控振蕩器(VCO)、飽和緩沖器等。該相位調(diào)制PLL產(chǎn)生用于調(diào)制VCO的相位的控制信號。如下所述,相位調(diào)制PLL可以由各種電路模塊實現(xiàn),例如多模分頻器(MMD)、多位相位檢測器、環(huán)路濾波器、內(nèi)插器、2A數(shù)模轉(zhuǎn)換器(SADAC)、i:A調(diào)制器,等等。第四電路模塊(其可以包括一個或多個異或門或包括具有多個增益狀態(tài)的放大器)基于包絡信號和相位調(diào)制信號來產(chǎn)生數(shù)字調(diào)制信號。第五電路模塊(其可以包括D類放大器和/或功率放大器)放大數(shù)字調(diào)制信號并且產(chǎn)生RF輸出信號。數(shù)字發(fā)送器內(nèi)部的許多電路模塊是數(shù)字電路或者具有數(shù)字特性,并更容易制造在集成電路上。本發(fā)明的各個方面和實施例在下面將進一步詳細描述。圖1示出了具有模擬發(fā)送器的無線設備的圖;圖2示出了具有數(shù)字發(fā)送器的無線設備的圖;圖3示出了具有另一數(shù)字發(fā)送器的無線設備的圖;圖4示出了CORDIC處理器的圖;圖5A和圖5B示出了兩個SA調(diào)制器的圖;圖5C示出了SA調(diào)制器的噪聲傳遞函數(shù);圖6A和圖6B分別示出了FIR濾波器和其響應的圖;圖7示出了相位調(diào)制PLL的圖;圖8示出了多位相位檢測器的圖;圖9A示出了l位XOR單元和1位D類放大器的圖;圖9B示出了多位XOR單元和多位D類放大器的圖;以及圖IO示出了多狀態(tài)放大器的圖。具體實施方式圖1示出了具有模擬發(fā)送器120的無線設備100的方框圖。數(shù)字信號處理器(DSP)llO處理要發(fā)送的業(yè)務數(shù)據(jù)并提供同相(I)數(shù)據(jù)流和正交(Q)數(shù)據(jù)流,它們分別由/^和2^信號表示,其中f表示采樣周期。在發(fā)送器120內(nèi),DAC122a將I數(shù)據(jù)流轉(zhuǎn)換成I模擬信號,并由濾波器124a濾波以去除由數(shù)模轉(zhuǎn)換引起的圖像,以及由放大器(Amp)126a放大以產(chǎn)生I調(diào)制信號。類似地,DAC122b將Q數(shù)據(jù)流轉(zhuǎn)換成Q模擬信號,并由濾波器124b濾波,以及由放大器126b放大以產(chǎn)生Q調(diào)制信號。正交調(diào)制器130分別從放大器126a和126b接收I調(diào)制信號和Q調(diào)制信號,從LO發(fā)生器140接收ILO信號和QLO信號。所述ILO信號和QLO信號的相位彼此相差90度。在正交調(diào)制器130內(nèi),混頻器132a利用I調(diào)制信號調(diào)制ILO信號,混頻器132b利用Q調(diào)制信號調(diào)制QLO信號,加法器134組合混頻器132a和132b的輸出以產(chǎn)生調(diào)制信號。然后,該調(diào)制信號被可變增益放大器(VGA)160放大,由帶通濾波器170濾波,并經(jīng)一步由功率放大器(PA)180放大以產(chǎn)生RF輸出信號。該RF輸出信號經(jīng)由雙工器(D)182路由并從天線184發(fā)送。LO發(fā)生器140包括VCO152和分裂器(splitter)154。VCO152在期望的RF頻率下產(chǎn)生LO信號。分裂器154接收LO信號并分別為混頻器132a和132b產(chǎn)生ILO信號和QLO信號。每個LO信號是具有期望基頻的周期性信號。PLL150從控制器/處理器112接收期望的RF信道,從溫度補償晶振(TCXO)156接收參考信號,以及從VCO152接收LO信號。PLL150產(chǎn)生用于調(diào)整VCO152的頻率和域相位的控制信號,使得RF輸出信號位于期望的RF頻率的中心。圖1示出了直接轉(zhuǎn)換發(fā)送器,其在RF處直接執(zhí)行調(diào)制以在期望的RF頻率下產(chǎn)生調(diào)制信號。超外差發(fā)送器(在圖1中未示出)以中頻(IF)執(zhí)行調(diào)制,然后將經(jīng)IF調(diào)制的信號上變頻為RF。通常,發(fā)送器利用一級或多級放大器、濾波器、混頻器等執(zhí)行信號調(diào)節(jié)和調(diào)制。對于圖1中示出的模擬發(fā)送器而言,使用各種模擬電路模塊來進行調(diào)制和信號調(diào)節(jié)。如上所指出的,這些模擬電路模塊可能具有與性能、功率、以及成本有關(guān)的非期望特性。圖2示出了具有數(shù)字發(fā)送器220a的無線設備200a的方框圖。DSP210處理要發(fā)送的業(yè)務數(shù)據(jù)并提供I數(shù)據(jù)流和Q數(shù)據(jù)流,即/W和2W。在發(fā)送器220a內(nèi),直角坐標至極坐標轉(zhuǎn)換器230接收I數(shù)據(jù)流和Q數(shù)據(jù)流,并將數(shù)據(jù)采樣從直角坐標轉(zhuǎn)換成極坐標,以及提供幅值信號^r^和相位信號吖W。幅值信號代表I數(shù)據(jù)流和Q數(shù)據(jù)流的包絡線。在幅值通道或幅值電路模塊中,乘法器232將幅值信號7kT^乘以功率控制值,并提供縮放(scaled)的幅值信號R(t)。SA調(diào)制器240將所述縮放的幅值信號i^)轉(zhuǎn)換成包絡信號五^,其中該包絡信號比所述縮放的幅值信號具有更少的位數(shù),但具有更高的速率。例如,縮放的幅值信號可以在采樣率為乂時具有多個(N)位,并且包絡信號五^在多(K)倍乂采樣率下可能具有單個位。在相位通道或相位電路模塊中,微分器242對相位信號WO進行微分并提供調(diào)制信號W々,其與/^)和2^的頻率分量相關(guān)。微分器242可以實現(xiàn)差分方程以及可以產(chǎn)生調(diào)制信號,即5^=0"-",其中e^)和吖f-"是兩個連續(xù)的采樣周期的相位值。相位調(diào)制PLL250接收調(diào)制信號鄰」,從VC0252接收VCO信號PY^,從TCXO256接收參考信號IV,從控制器/處理器212接收期望的RF信道。PLL250基于WO信號來調(diào)制VCO252的相位,使得VCO信號包含期望的相位調(diào)制。飽和緩沖器254放大并緩沖VCO信號以及提供相位調(diào)制信號戶W,其具有恒定的包絡和由調(diào)制信號5^確定的過零點。在輸出通道中,異或(XOR)單元260將相位調(diào)制信號/YO乘以包絡信號EW并提供數(shù)字調(diào)制信號X^。義^信號具有由S^信號確定的相位和由五^信號確定的包絡。D類放大器270有效地放大數(shù)字調(diào)制信號并提供經(jīng)放大的信號^W。電壓調(diào)節(jié)器272接收電源電壓V^并產(chǎn)生用于D類放大器270的電源電壓Vamp。功率放大器280放大D類放大器270的輸出并提供RF輸出信號,其經(jīng)由雙工器282路由并從天線284發(fā)送??刂破?處理器212對無線設備200a內(nèi)的DSP210和其他電路模塊的操作進行控制。存儲器214存儲控制器/處理器212使用的數(shù)據(jù)和程序代碼,并且可以在控制器/處理器212的外部(如圖2所示)或控制器/處理器的內(nèi)部實現(xiàn)。圖3示出了具有數(shù)字發(fā)送器220b的無線設備200b的方框圖。DSP210處理業(yè)務數(shù)據(jù)并且以采樣率力提供I數(shù)據(jù)流和Q數(shù)據(jù)流,即/^和g(^。在發(fā)送器220b內(nèi),內(nèi)插器228對I和Q采樣進行上采樣,以便從采樣率乂提到至更高的采樣率A,并以更高的速率提供I和Q采樣。直角坐標至極坐標轉(zhuǎn)換器230接收更高速率的I和Q采樣,并將其從直角坐標轉(zhuǎn)換到極坐標,以及提供幅值信號A/^和相位信號0W。在幅值通道中,乘法器232將幅值信號T^^乘以功率控制值并提供縮放的幅值信號iW。有限脈沖響應(FIR)濾波器234對縮放的幅值信號WW進行濾波并提供具有M位分辨率的包絡信號£^,其中M可以是任意值。FIR濾波器234產(chǎn)生包絡信號E^,其在接收頻率處幾乎沒有頻帶外的噪聲。在相位通道中,微分器242、相位調(diào)制PLL250、以及VCO252如上面對圖2中的發(fā)送器220a所述的那樣運行。衰減器256衰減VCO信號并提供相位調(diào)制信號iY…其具有恒定的包絡和由調(diào)制信號S^確定的過零點。在輸出通道中,多狀態(tài)放大器274利用包絡信號五^選擇的不同增益對相位調(diào)制信號/YO進行放大。通過以包絡信號五^的更高速率A調(diào)整放大器274的增益,可以獲得期望的包絡。功率放大器280對放大器274的輸出進行放大并提供RF輸出信號,其經(jīng)由雙工器282路由并從天線284發(fā)送。數(shù)字發(fā)送器220a和220b內(nèi)部的許多電路模塊(例如,內(nèi)插器228、直角坐標至極坐標轉(zhuǎn)換器230、乘法器232、FIR濾波器234、SA調(diào)制器240、微分器242、PLL250以及XOR單元260)可以由數(shù)字電路模塊實現(xiàn)。數(shù)字發(fā)送器220a和220b內(nèi)部的其他電路模塊(例如,飽和緩沖器254、衰減器256、D類放大器270以及多狀態(tài)放大器274)本質(zhì)上是數(shù)字的。因此,DSP210、控制器/處理器212、存儲器214、以及許多數(shù)字發(fā)送器220a和220b(可能除VCO252和TCXO256之外)可以在專用集成電路(ASIC)內(nèi)實現(xiàn),以便降低成本和改善可靠性。在圖1中的模擬發(fā)送器120的基礎上,這些電路模塊的數(shù)字屬性還導致了改進的性能,減小的功率損耗,和/或更低的成本。數(shù)字發(fā)送器220a和220b內(nèi)關(guān)鍵電路模塊將在下面進一步詳述。直角坐標至極坐標轉(zhuǎn)換器230可以以各種方式實現(xiàn)。在實施例中,直角坐標至極坐標轉(zhuǎn)換器230是查找表,其接收每個采樣周期中的I和Q數(shù)據(jù)釆樣并提供這些數(shù)據(jù)采樣的幅值和相位。査找表可以實現(xiàn)為具有足夠多的位數(shù)以實現(xiàn)輸入量和輸出量的期望分辨率。在另一實施例中,直角坐標至極坐標轉(zhuǎn)換器230實現(xiàn)為CORDIC處理器。CORDIC處理器實現(xiàn)了迭代算法,該算法允許利用簡單的移位和加/減法硬件進行三角函數(shù)的快速硬件計算,例如幅值和相位。通過將復數(shù)D=/+/g乘以復數(shù)G,可以使Z)最多旋轉(zhuǎn)卯度,G具有下述形式Cf/士y'^,其中&=2-\A:是指數(shù)且定義為h0,1,2...。如果(^=/+/^,可以使D逆時針旋轉(zhuǎn),且旋轉(zhuǎn)結(jié)果表示為rre=/-5《Q=/-^'2,以及方程(la)4=2+&/=2+,/方程(lb)如果C^7-^,可以使D順時針旋轉(zhuǎn),且旋轉(zhuǎn)結(jié)果表示為^=/+&^=/+2—、^,以及方程(2a)4=2-&/=2-方程(2b)通過(a)將/和g兩者移動A位個位置,(b)將移位的0加在/上/從/上減去移位的g以獲得^,以及(c)將移位的/加在g上/從0上減去移位的/以獲得r,w,從而實現(xiàn)經(jīng)由與Q相乘獲得的方程組(l)中D的逆時針旋轉(zhuǎn)和方程組(2)中D的順時針旋轉(zhuǎn)。無需乘法以執(zhí)行旋轉(zhuǎn)。G的相位是e尸ZC尸-arctan(A)。對于每個k值而言,^稍大于^/的一半。可以以連續(xù)較小的相位逆時針和/或順時針迭代旋轉(zhuǎn)D來確定D的幅值和相位,直到旋轉(zhuǎn)的"的相位接近零,并且旋轉(zhuǎn)的"大多數(shù)位于x軸上。相位變量《。,。/被初始化為零,代表旋轉(zhuǎn)的的變量/^=&+7込被初始化為D『Z)。對于以^0開始的每個迭代,如果込為正,則Z^被認為具有(l)正相位,或者如果&為負,則A被認為具有(2)負相位。如果At的相位為負,那么通過將At乘以C^7+y^使A逆時針旋轉(zhuǎn)&,如方程組(l)所示。反之,如果At的相位為正,那么通過將A乘以C^7-y^使A順時針旋轉(zhuǎn)&,如方程組(2)所示。如果Z^逆時針旋轉(zhuǎn),則《。,。/被更新了+^,而如果A順時針旋轉(zhuǎn),則U皮更新了A。U戈表累加后的相位,其已經(jīng)被加了D的相位或被減了Z)的相位,以使A的相位清零。執(zhí)行的迭代越多,最終的結(jié)果越準確。在完成所有迭代后,的相位應當接近于零,i^/^虛部應當大約為零,A的實部等于由CORDIC增益縮放的D的幅值。對于^=0而言,CORDIC的增益等于1.1412,對于更大的A值而言,該增益漸進的接近1.646743507?!?。to/的最終值是使At的相位清零的總相位旋轉(zhuǎn)。A。,。,可以由一系列符號位,zp-3…代表,其中如果從《。,"/中減去&,則z尸l,而如果U卩上&,則z產(chǎn)-l。/)=/+/^的幅值和相位的計算可以按照下述執(zhí)行。首先,將變量初始化A=0,/。=/,^=g,以及《。,。/^=0。CORDIC計算的一次迭代可以表示為<table>tableseeoriginaldocumentpage14</column></row><table>在方程(3b)和(3c)中,如果/^/込的相位為正且&=1,則執(zhí)行逆時針旋轉(zhuǎn),如果4+/2^的相位為負且^=-1,則執(zhí)行順時針旋轉(zhuǎn)。在完成所有迭代后,將幅值設定為似=/^,而將相位設定為0=《。to/*+7>。其他電路模塊也可以進行CORDIC增益的縮放。圖4示出了CORDIC處理器230a的方框圖,其是圖2和圖3中直角坐標至極坐標轉(zhuǎn)換器230的實施例。CORDIC處理器230a確定采樣周期f的每對數(shù)據(jù)采樣/^和^W的幅值^T^和相位W"。對于每對數(shù)據(jù)采樣而言,相位累加器(ACC)440被初始化為零,定序器450步長為指數(shù)k并對CORDIC處理器230a內(nèi)的單元提供恰當?shù)目刂?。多路復用?Mux)412a在第一輸入端接收數(shù)據(jù)采樣/^),在第二輸入端從延遲元件420a接收A,并當h0時,在其輸出端提供/^,而當&>0時,在其輸出端提供A。對于當前迭代而言,多路復用器412a的輸出是A。移位器414a將A向左移動A位,并提供移位后的A。多路復用器412b在第一輸入端接收數(shù)據(jù)采樣2W,在第二輸入端從延遲元件420b接收并當^0時,在其輸出端提供^^,而當抄O時,在其輸出端提供&。對于當前迭代而言,多路復用器412b的輸出是込。移位器414b將込向左移動&位,并提供移位后的込。符號檢測器420檢測込的符號并提供符號位a,如方程(3a)所示。乘法器416a將移位后的A乘以符號位a。乘法器416b將移位后的込乘以符號位a。加法器418a對乘法器416b的輸出與A求和,并對于當前的迭代提供Aw,其也是下一次迭代的A。加法器418b從(^中減去乘法器416a的輸出,并對于當前的迭代提供其也是下一次迭代的込。延遲元件420a和420b分別接收加法器418a和418b的輸出。相位查找表434為當前迭代提供相位&。乘法器436將相位&乘以符號位a。加法器438對乘法器436的輸出與累加器440的輸出求和,如方程(3e)所示,并向累加器440提供累加后的相位。在所有迭代完成后,開關(guān)430提供作為幅值M^,累加器440提供存儲的值作為/^和采樣對的相位吖仏圖5A示出了SA調(diào)制器240a的方框圖,其是圖2中的調(diào)制器240的實施例。2A調(diào)制器240a以采樣率乂接收N位i(^/,號,并以多(K)倍采樣率提供L位五^信號,其中通常N〉1,N〉L三1,并且KM。K是過采樣比并等于4,8,16,32或一些其他值。L是^^信號的位數(shù)并等于1,2或一些其他的位數(shù)。在SA調(diào)制器240a內(nèi),縮放單元512以增益A!縮放AW信號,而縮放單元514以增益A2縮放£^信號。加法器516對縮放單元512和514的輸出求和。濾波器部分518利用傳遞函數(shù)G"對加法器516的輸出進行濾波。L位量化器520量化所述濾波器部分518的輸出并提供L位輸出作為五^)信號。SA調(diào)制器240a內(nèi)的單元工作在K倍采樣率下,并對于i^」信號的每個輸入值而言,為£(^信號提供K個輸出值。濾波器傳遞函數(shù)與增益A!和A2確定SA調(diào)制器240a的總傳遞函數(shù)。例如,如果6(^=7/^+7),那么調(diào)制器240a可以是一階SA調(diào)制器,如果G=7/(^+",那么調(diào)制器是二階SA調(diào)制器,其中z表示l/K采樣周期的延遲。圖5B示出了SA調(diào)制器240b的方框圖,其是圖2中的SA調(diào)制器240的另一實施例。在SA調(diào)制器240b內(nèi),縮放單元542以增益A,縮放i^信號,縮放單元544和554分別以增益A2和A4縮放五^信號。加法器546對縮放單元542和544的輸出求和。濾波器部分548利用傳遞函數(shù)G向?qū)臃ㄆ?46的輸出進行濾波??s放單元552以增益A3縮放濾波器部分548的輸出。加法器556對縮放單元552和554的輸出求和。濾波器部分558利用傳遞函數(shù)&@對加法器556的輸出進行濾波。L位量化器560量化所述濾波器部分558的輸出并提供L位輸出作為五^信號。濾波器傳遞函數(shù)G^z卩和(72向與增益A,至八4確定SA調(diào)制器240b的總傳遞函數(shù)。例如,如果G/z)=G2(^=〃^+",那么調(diào)制器240b可以是二階調(diào)制器,如果(^@=(^2@=7/(^+",那么調(diào)制器是四階SA調(diào)制器。圖5A和圖5B示出了SA調(diào)制器240的兩個實施例。通常,SA調(diào)制器240可以實現(xiàn)為任意結(jié)構(gòu)、任意數(shù)量的級、任意階、任意數(shù)量的輸出位L、以及任意的過采樣比K。對于更多的級,更高階,以及更大的L值而言,復雜性增加,穩(wěn)定性更是問題。雖然為了簡單起見未在圖1和2中示出,但是無線設備內(nèi)的發(fā)送器和接收器可以同時激活以支持與基站的全雙工通信。如果無線設備和基站之間的通道損耗很大,那么來自發(fā)送器的RF輸出信號電平可能非常大,而接收器的RF輸入信號電平可能非常小??梢栽O計SA調(diào)制器240的噪聲傳遞函數(shù),以使得從發(fā)送器到接收器的噪聲泄漏盡可能降低。圖5C示出了數(shù)字發(fā)送器220a的包絡通道中的SA調(diào)制器240的示例性噪聲傳遞函數(shù)。對于該實施例而言,可以在DC上設置一個或多個零點,在頻率義p上設置一個或多個零點,其中該頻率,p是發(fā)送頻帶與接收頻帶之間的間隔。力p也被稱為雙工間隔,對于蜂窩頻帶而言,該義p等于45MHz,而對于PCS頻帶而言,該義p等于80MHz。頻率乂p上的零點在該頻率下衰減來自SA調(diào)制器240的量化噪聲,使得接收器觀測到少量的從發(fā)送器而來的噪聲泄漏。通常,SA調(diào)制器240可以使用各種噪聲傳遞函數(shù)來獲得E(t)信號的期望噪聲整形,同時降低泄漏到接收器的噪聲。例如,如果ZA調(diào)制器240具有低階(例如,二階)和域很少的輸出位(例如,L=l),那么可以在雙工間隔,p上設置一個或多個零點。相反,如果2A調(diào)制器240具有高階(例如,四階)和/或更多輸出位(例如,1^=2或3),那么通過在DC上設置零點來實現(xiàn)噪聲泄漏的充分衰減,這可以提高穩(wěn)定性。例如,對于不同的頻帶,不同的通信標準,不同的運行環(huán)境等而言,噪聲傳遞函數(shù)還可以是可編程的。圖6A示出了FIR濾波器234a的方框圖,其是圖3中的FIR濾波器234的實施例。FIR濾波器234a可以用于蜂窩頻帶,其中發(fā)送頻率和接收頻率由45MHz分隔。FIR濾波器234a包絡串聯(lián)耦合的延遲元件612a和612b。每個延遲元件612在更高的速率^下提供一個延遲的時鐘周期。延遲元件612a的輸入端接收縮放的幅值信號i^。加法器614接收延遲元件612a的輸入和延遲元件612b的輸出,并對這兩個輸入信號求和,以及提供包絡信號£(^。FIR濾波器234a具有下述的傳遞函數(shù)//C^=/+Z2方程(4)圖6B示出了FIR濾波器234a的傳遞函數(shù)仏f^,其在處具有凹口。采樣率力可以是芯片速率/e的四倍或八倍,其中,對于cdma2000芯片速率乂是1.2288Mcps。更高的速率A可以是16X9=144倍芯片速率或^二176.94MHz。于是,該凹口可以位于44.23MHz處。該凹口的位置由FIR濾波器234a的頻率響應來確定,并且該凹口的位置可以通過調(diào)整更高的速率^而變化。在實施例中,對于PCS頻帶而言,F(xiàn)IR濾波器234使用傳遞函數(shù)///z戶7+Z7,并且也使用相同的更高速率A二176.94MHz。該組合在///2=88.47MHz處提供凹口。上述的傳遞函數(shù)簡化了FIR濾波器234的實現(xiàn)。也可以使用其他傳遞函數(shù)來實現(xiàn)包絡信號五^的期望的頻帶外的衰減。在實施例中,不對包絡信號E^執(zhí)行噪聲整形,其中該包絡信號被直接提供給放大器274。放大器274包絡用于包絡信號£^的DAC,并且由DAC的零階保持屬性來提供另外的濾波。圖7示出了雙端口相位調(diào)制PLL250a的方框圖,其是圖2和圖3的PLL250的實施例。對于該實施例而言,多模分頻器(MMD)750從VCO252接收VCO信號F^,利用因數(shù)t/^)對VCO信號進行分頻,以及提供分頻后的VCO信號&v。由期望的RF信道的頻率_A、參考信號r^的頻率/w和調(diào)制信號S^確定分頻器比t/f^,或者t/^^乂/^e/hS"」。相位檢測器710接收參考信號I^/和分頻后的VCO信號&,v,比較這兩個信號的相位,并提供檢測器輸出信號,其與這兩個信號之間的檢測的相位差/誤差成比例。環(huán)路濾波器720利用傳遞函數(shù)/Z向?qū)z測器的輸出信號進行濾波并提供環(huán)路濾波器輸出信號。環(huán)路濾波器720濾除量化噪聲并且還設定環(huán)形動態(tài)性。加法器722求取環(huán)路濾波器輸出信號與5V^信號的和。內(nèi)插器730對加法器722的輸出執(zhí)行內(nèi)插,并提供具有更高速率和更高分辨率的內(nèi)插信號。SADAC740將內(nèi)插信號轉(zhuǎn)換成具有B位分辨率的VCO控制信號,其中B^1。VCO控制信號調(diào)整VCO252的相位,使得分頻后的VCO信號的相位鎖定在參考信號的相位。期望的RF信道頻率與參考信號頻率的比可以用整數(shù)部分W和分數(shù)部分F表示,或者,;/,e/=『+F/2e,其中Q是SA調(diào)制器754的位數(shù)。加法器752求取5^信號與分數(shù)部分F的和。SA調(diào)制器754接收加法器752的輸出并提供具有較少位但較高速率的輸出。加法器756求取SA調(diào)制器754的輸出與整數(shù)部分W的和并向多模分頻器750提供分頻器比t/^。分頻器750包括高速計數(shù)器,其在VCO信號的每個周期遞增1。當高速計數(shù)器達到"^時,分頻器750在分頻后的VCO信號上產(chǎn)生脈沖并將計數(shù)器復位為零。對于雙端口相位調(diào)制PLL250a而言,經(jīng)由SA調(diào)制器754施加低通調(diào)制,經(jīng)由環(huán)路濾波器720后的加法器722施加高通調(diào)制。該系統(tǒng)確定/^和g^數(shù)據(jù)流的帶寬,對于cdma2000,該帶寬大約是620KHz。直角坐標至極坐標的轉(zhuǎn)換擴展了信號帶寬。PLL250a的帶寬由環(huán)路濾波器720確定并且一般被限制(例如,限制至大約80KHz)以獲得期望的噪聲濾波和環(huán)形動態(tài)性。通過經(jīng)由單獨的通道施加高通和低通調(diào)制,PLL250a可以利用比PLL帶寬更寬的信號帶寬來調(diào)制VCO252。設計環(huán)路濾波器720和SA調(diào)制器754的傳遞函數(shù)以提供WO信號的期望總響應。對于PLL250a而言,調(diào)制器754可以由圖5A中的SA調(diào)制器240a、圖5B中的SA調(diào)制器240b或一些其他SA調(diào)制器設計來實現(xiàn)。SADAC740可以實現(xiàn)為由量化器520替代DAC的調(diào)制器240a,由量化器560替代DAC的SA調(diào)制器240b,或一些其他的SADAC設計。圖7示出了相位調(diào)制PLL的特定實施例,其也可以由其他設計實現(xiàn)。例如,可以省略內(nèi)插器730,SADAC740可以是SA調(diào)制器,其向VC0252提供B位數(shù)字控制,可以經(jīng)由單一的端口執(zhí)行調(diào)制,等等。圖7還示出了用于校準VCO252的VCO校準單元770。VCO校準單元770接收參考信號和分頻后的VCO信號并提供VCO252的VCO校準控制(VCOCal)。該VCOCal控制對VC0252的操作進行調(diào)整以補償集成電路(IC)的工藝變化,溫度變化,禾卩/或電源變化。例如,VCOCal控制可以在VCO252內(nèi)接通恰當數(shù)量的調(diào)諧電容器,以便從SADAC740獲得期望的VCO頻率,其具有用于VCO控制的中等大小的值。圖8示出了多位相位檢測器710a的方框圖,其是圖7中的相位檢測器710的實施例。對于該實施例而言,相位檢測器710a比較參考信號r^的相位與分頻后的VCO信號J^的相位,并提供具有多(Z)位分辨率的檢測的相位差。相位檢測器710a包括22個延遲元件810a至810z、22個D觸發(fā)器812a至812z、以及溫度計至二進制(thermometer-to-binary)轉(zhuǎn)換器814。延遲元件810a至810z串聯(lián)耦合,延遲元件810a接收分頻后的VCO信號&v。延遲元件810a至810z提供總的延遲,其大約等于分頻后的VCO信號的時間分辨率。例如,如果多模分頻器750運行在如圖7所示的VCO頻率下,那么分頻后的VCO信號具有一個VCO周期的時間分辨率。如果VCO252具有大約4GHz的頻率,那么一個VCO周期大約是250皮秒(ps),以及每個延遲元件810提供大約250/2zps的延遲。D觸發(fā)器812a至812z具有分別耦合至延遲元件810a至810z的輸出端的d輸入端,以及具有接收參考信號y^的時鐘輸入端。毎個d觸發(fā)器812對來自各個延遲元件810的輸出信號進行采樣并向轉(zhuǎn)換器814提供采樣的輸出。如果分頻后的VCO信號被相位閉鎖到參考信號,那么在參考信號的每個周期中,大約一半的D觸發(fā)器812將輸出邏輯高,剩余的D觸發(fā)器輸出邏輯低。輸出邏輯高的D觸發(fā)器與輸出邏輯低的D觸發(fā)器的數(shù)量的比值表示參考信號和分頻后的VCO信號之間的相位誤差。該相位誤差具有1/2ZVCO周期的分辨率。轉(zhuǎn)換器814從D觸發(fā)器812a至812z接收2Z個輸出,并將這些2Z個輸出變換為Z位二進制值,以及提供Z位二進制值作為F^和F^信號之間的檢測的相位誤差。通常,相位檢測器710可以設計成具有任意位的分辨率。例如,取決于期望的分辨率,Z可以是8或更多,反過來,分辨率又取決于使用數(shù)字發(fā)送器的系統(tǒng)。圖9A示出了1位XOR單元260a和1位D類放大器270a的方框圖,其分別是圖2中的XOR單元260和D類放大器270的一個實施例。對于這個實施例而言,XOR單元260a由接收1位包絡信號£^和1位相位調(diào)制信號/Y0的單個XOR門910組成。XOR門910對兩個輸入信號執(zhí)fi^異或"并提供1位數(shù)字調(diào)制信號X^。該相位調(diào)制信號/Y々具有恒定的包絡和由相位信號W"確定的過零點。該包絡信號E^包絡一系列過零點和表示輸出信號電平的1,其中1占的百分比越高對應于更大的輸出信號電平,零占的百分比越高對應于更小的輸出信號電平。該數(shù)字調(diào)制信號ZW具有由相位調(diào)制信號iYO確定的過零點和由包絡信號E(^確定的邏輯值。D類放大器270a包括驅(qū)動器電路920和金屬氧化物半導體場效應晶體管(MOSFET)930和932。驅(qū)動器電路920接收1位數(shù)字調(diào)制信號J^」并提供用于MOSFET930和932的兩個控制信號。MOSFET930具有耦合至V,電源電壓的漏極、從驅(qū)動器電路920接收第一控制信號的柵極、以及耦合至MOSFET932漏極的源極,并進一步驅(qū)動放大的信號^^。MOSFET932具有驅(qū)動放大的信號J^的漏極、從驅(qū)動器電路920接收第二控制信號的柵極、和耦合至電路接地Vss的源極。D類放大器270a在導通狀態(tài)和關(guān)斷狀態(tài)之間高效轉(zhuǎn)換。在導通狀態(tài)下,MOSFET930導通并驅(qū)動爿^信號,MOSFET932關(guān)斷。在關(guān)斷狀態(tài)下,MOSFET932導通并經(jīng)由j(^信號吸收電流,MOSFET930關(guān)斷。驅(qū)動器電路920產(chǎn)生兩個控制信號,使得(l)在任何給定時刻都僅導通一個MOSFET和(2)—個MOSFET的導通至關(guān)斷的跳變大約與另一個MOSFET的關(guān)斷至導通的跳變的時間對準。圖9B示出了M位XOR單元260b和M位D類放大器270b的方框圖,其分別是圖2中的XOR單元260和D類放大器270的另一實施例。XOR單元260b接收1位相位調(diào)制信號/Y^和M位包絡信號并產(chǎn)生M位數(shù)字調(diào)制信號義W,其中M>1。包絡信號五W的M位由£;^至Em①表示。數(shù)字調(diào)制信號X^的M位由I;^至X"0表示。對于圖9B所示的實施例而言,XOR單元260b由M個XOR門910a至910m組成。每個XOR門910i,其中i二a,...,m,接收1位相位調(diào)制信號尸W和包絡信號中的一位,或者£,^。每個XOR門910i對兩個輸入信號上執(zhí)行"異或",并提供數(shù)字調(diào)制信號的一位,或者《伯。D類放大器270b包括M個驅(qū)動器電路920a至920m和M對MOSFET930a和932a至930m和932m。為數(shù)字調(diào)制信號X^的每一位提供一個驅(qū)動器電路和一對MOSFET。對于每個位i而言,其中i:a,...m,驅(qū)動器電路920i和MOSFET930i和932i如圖9A所述那樣耦合。MOSFET930a和932a用于最低有效位(LSB),并且具有歸一化的信道寬度1。用于更高有效位的隨后的每對MOSFET具有的歸一化寬度是前面的MOSFET對的寬度的兩倍。MOSFET和MOSFET930m和932bm用于最高有效位(MSB)并且具有歸一化寬度2M"。這樣,M對MOSFET具有不同的驅(qū)動能力。每個驅(qū)動器電路920i接收數(shù)字調(diào)制信號的一位,或者《W,并提供用于MOSFET930i和932i的兩個控制信號。這樣,利用數(shù)字調(diào)制信號的各個位,導通和關(guān)斷每對MOSFET930i和932i。所有M對MOSFET930a和932a至930m和932m的輸出端耦合在一起并驅(qū)動放大的信號v4(^。通常,XOR單元260將相位調(diào)制信號尸(^與包絡信號£^進行數(shù)字相乘。XOR單元260可以由一個或多個XOR門實現(xiàn),如圖9A和圖9B所示。/Y"和五W的乘法也可以由其他類型的乘法器實現(xiàn),例如混頻器、吉爾伯特單元乘法器,等等。D類放大器270執(zhí)行數(shù)字調(diào)制信號義^的放大,并且該D類放大器270是功率效率高的。也可以使用其他類型和類別的放大器來放大數(shù)字調(diào)制信號。返回去參照圖2,電壓調(diào)節(jié)器272可以用于產(chǎn)生D類放大器270的電源電壓Vamp。電壓調(diào)節(jié)器272可以接收更高的電源電壓V^并可以產(chǎn)生D類放大器270的更低的放大器電源電壓V^p。電壓調(diào)節(jié)器272可以用于提高功率效率。由于D類放大器270的最大輸出信號電平由放大器電源電壓V,確定,因此電壓調(diào)節(jié)器272也可以用于功率控制。電壓調(diào)節(jié)器272也可以省略。圖10示出了多狀態(tài)放大器274a的示意圖,其是圖3中的放大器274的實施例。放大器274a具有2M個增益狀態(tài),它們可以由圖3中的FIR濾波器234的M位包絡信號五^選擇。放大器274a包括M對級聯(lián)耦合的N溝道FET(N-FET)1012a和1014a至1012m和1014m。下方的N-FET1014a至1014m分別具有耦合至電路接地的源極、從衰減器256接收相位調(diào)制信號iYO的柵極、以及耦合至上方的N-FET1012a至1012m的源極的漏極。N-FET1012a至1012m具有接收包絡信號五^的M個位的柵極、和耦合在一起并耦合至求和點A的漏極。阻抗匹配元件1016耦合在節(jié)點A和電源Vdd之同。阻抗匹配元件1018耦合在節(jié)點A和放大器274a的輸出端之間。元件1016和1018為外部負載阻抗提供阻抗匹配,并可以包括電感器、電容器、電阻器等。M對N-FET可以是二進制加權(quán)的,如圖10所示。在這種情況下,N畫FET1012a和1014a是N-FET1012b和1014b尺寸的一半,其中N-FET1012b和1014b是N-FET1012c和1014c尺寸的一半,N-FET1012c和1014c是N-FET1012d和1014d尺寸的一半,等等。具有相等尺寸的溫度計加權(quán)的N-FET也可以用于M個位中一些位或所有位(例如,用于預定數(shù)量的更高有效位),以改善2M個增益狀態(tài)的匹配。放大器274a按照如下操作。對于每個位i而言,其中i=a,...,m,如果K州處于邏輯高,那么N-FET1012i導通,N-FET1014i的漏極電流被路由至求和節(jié)點A并因此路由至放大器輸出端。反之,如果《伯處于邏輯低,那么N-FET1012i關(guān)斷,防止N-FET1014i的漏極電流進入求和節(jié)點A。按規(guī)定尺寸制作N-FET1014a至1014m,以便在飽和區(qū)中工作。由于這些N-FET的柵極接收具有恒定幅值的相位調(diào)制信號尸W,所以N-FET1014a至1014m的線性不重要。本文所述的該數(shù)字發(fā)送器可以用于各種單載波和多載波調(diào)制技術(shù),包括(但不限于)相移鍵控(PSK)、二進制PSK(BPSK)、正交PSK(QPSK)、正交幅值調(diào)制(QAM)、連續(xù)相位調(diào)制(CPM)、高斯最小頻移鍵控(GMSK)、正交頻分復用(OFDM)、交織FDMA(IFDMA)、集中IFDMA(LFDMA),等等。這些調(diào)制技術(shù)是本領域公知的。該數(shù)字發(fā)送器還可以用于各種系統(tǒng)和應用。例如,該數(shù)字發(fā)送器可以用在無線通信系統(tǒng)中,例如碼分多址(CDMA)系統(tǒng)、時分多址(TDMA)系統(tǒng)、頻分多址(FDMA)系統(tǒng)、正交頻分多址(OFDMA)系統(tǒng)、全球移動通信(GSM)系統(tǒng)、多輸入多輸出(MIMO)系統(tǒng)、無線局域網(wǎng)(LAN)等等。CDMA系統(tǒng)可以采用cdma2000,寬帶-CDMA(W-CDMA),或一些其他無線訪問技術(shù)。該數(shù)字發(fā)送器還可以用于各種頻帶,例如從824至894MHz的蜂窩頻帶、從1850至1990MHz的個人通信系統(tǒng)(PCS)頻帶、從1710至1880MHz的數(shù)字蜂窩系統(tǒng)(DCS)頻帶、從890至960MHz的GSM900頻帶、從1920至2170MHz的國際移動電信-2000(IMT-2000)頻帶、從411至493MHz的CDMA450頻帶、從832至925MHz的JCDMA頻帶、從1750至1870MHz的KPCS頻帶等等。VCO252可以在期望的RF信道的頻率的一倍或多倍下運行,例如四倍的蜂窩頻帶,兩倍的PCS頻帶,等等。數(shù)字發(fā)送器可以在一個或多個集成電路(IC)、專用集成電路(ASIC)、數(shù)字信號處理器(DSP)、數(shù)字信號處理設備(DSPD)、可編程邏輯器件(PLD)、現(xiàn)場可編程門陣列(FPGA)、和/或其他被設計用于執(zhí)行本文所述功能的電子器件內(nèi)實現(xiàn)。該數(shù)字發(fā)送器也可以利用各種IC工藝技術(shù)來制造,例如互補金屬氧化物半導體(CMOS)、N-MOS、P-MOS、雙極-CMOS(Bi-CMOS)、雙極等等。CMOS技術(shù)可以在相同的IC模具中制造N-FET和P-FET器件,而N-MOS技術(shù)僅可以制造N-FET器件,P-MOS技術(shù)僅可以制造P-FET器件。該數(shù)字發(fā)送器可以利用任意的器件尺寸技術(shù)來制造(例如,130納米(nm)、65nm、30nm,等等)。該數(shù)字發(fā)送器通常更有優(yōu)勢,這是因為IC工藝技術(shù)被縮放到更小的幾何尺寸。公開的實施例的前述描述使得本領域技術(shù)人員能夠制造或者使用本發(fā)明。對于本領域技術(shù)人員而言,這些實施例的各種修改是顯而易見的,在不脫離本發(fā)明精神或保護范圍的情況下,可以將本文限定的通用原則應用于其他實施例。這樣不是要將本發(fā)明限制為本文示出的實施例,而是被給予了與本文公開的原則和新穎性特征一致的最廣闊的保護范圍。權(quán)利要求1、一種裝置,包括第一電路模塊,其用于產(chǎn)生包絡信號;第二電路模塊,其用于產(chǎn)生相位調(diào)制信號;第三電路模塊,其基于所述包絡信號和所述相位調(diào)制信號來產(chǎn)生數(shù)字調(diào)制信號;以及第四電路模塊,其用于放大所述數(shù)字調(diào)制信號并產(chǎn)生輸出信號。2、如權(quán)利要求l所述的裝置,其中所述第三電路模塊包括具有多個增益狀態(tài)的放大器,所述放大器用于接收所述包絡信號和所述相位調(diào)制信號并產(chǎn)生所述數(shù)字調(diào)制信號。3、如權(quán)利要求2所述的裝置,其中所述放大器用于以由所述包絡信號確定的不同增益來放大所述相位調(diào)制信號以產(chǎn)生所述數(shù)字調(diào)制信號。4、如權(quán)利要求l所述的裝置,其中所述第三電路模塊包括至少一個異或(XOR)門,其用于接收所述包絡信號和所述相位調(diào)制信號并產(chǎn)生所述數(shù)字調(diào)制信號。5、如權(quán)利要求l所述的裝置,其中所述第四電路模塊包括具有至少一個放大級的D類放大器。6、如權(quán)利要求5所述的裝置,其中每個放大級包括一對晶體管,并且其中每個晶體管基于所述數(shù)字調(diào)制信號而導通和關(guān)斷。7、如權(quán)利要求5所述的裝置,其中每個放大級包括一對金屬氧化物半導體場效應晶體管(MOSFET),并且其中每個MOSFET基于所述數(shù)字調(diào)制信號而導通和關(guān)斷。8、如權(quán)利要求5所述的裝置,進一步包括電壓調(diào)節(jié)器,其用于產(chǎn)生所述D類放大器的電源電壓。9、如權(quán)利要求1所述的裝置,其中所述第一電路模塊包括德爾塔-西格瑪(AS)調(diào)制器。10、如權(quán)利要求9所述的裝置,其中所述AS調(diào)制器具有噪聲傳遞函數(shù),該噪聲傳遞函數(shù)在與發(fā)送頻率和接收頻率的差值對應的頻率處具有至少一個零點。11、如權(quán)利要求9所述的裝置,其中所述AS調(diào)制器具有可編程的噪聲傳遞函數(shù)。12、如權(quán)利要求1所述的裝置,其中所述第一電路模塊包括數(shù)字濾波器,該數(shù)字濾波器的傳遞函數(shù)在與發(fā)送頻率和接收頻率的差值對應的頻率處具有至少一個零點。13、如權(quán)利要求l所述的裝置,其中所述第二電路模塊包括相位調(diào)制鎖相環(huán)(PLL),其用于對壓控振蕩器(VCO)進行相位調(diào)制,以獲得VCO信號,該VCO信號具有由所述相位調(diào)制PLL改變的相位。14、如權(quán)利要求13所述的裝置,其中所述第二電路模塊進一步包括飽和緩沖器,其用于放大所述VCO信號并提供所述相位調(diào)制信號。15、如權(quán)利要求13所述的裝置,其中所述相位調(diào)制PLL包括多模分頻器,其用于對所述VCO信號進行分頻并提供分頻后的VCO信號。16、如權(quán)利要求15所述的裝置,其中所述相位調(diào)制PLL進一步包括德爾塔-西格瑪(AS)調(diào)制器,其用于接收調(diào)制信號并為所述多模分頻器提供控制信號。17、如權(quán)利要求16所述的裝置,其中所述相位調(diào)制PLL進一步包括至少一個加法器,對于射頻(rf)信道而言,其將至少一個值與所述a:e調(diào)制器的輸出相加以產(chǎn)生所述多模分頻器的控制信號。18、如權(quán)利要求15所述的裝置,其中所述相位調(diào)制PLL進一步包括相位檢測器,其用于比較所述分頻后的VCO信號的相位與參考信號的相位,并提供具有多位分辨率的檢測器輸出信號。19、如權(quán)利要求18所述的裝置,其中所述相位調(diào)制PLL進一步包括環(huán)路濾波器,其用于對所述檢測器輸出信號進行濾波,并提供環(huán)路濾波器輸出信號,以及德爾塔-西格瑪數(shù)模轉(zhuǎn)換器(Ai:DAC),其用于基于所述環(huán)路濾波器輸出信號來產(chǎn)生VCO的控制信號。20、如權(quán)利要求19所述的裝置,其中所述相位調(diào)制PLL進一步包括內(nèi)插器,其用于內(nèi)插所述環(huán)路濾波器輸出信號,以產(chǎn)生內(nèi)插信號,其中所述ASDAC用于基于所述內(nèi)插信號來產(chǎn)生所述VCO的控制信號。21、如權(quán)利要求l所述的裝置,進一步包括第五電路模塊,其用于接收同相信號和正交信號,執(zhí)行從直角坐標至極坐標的轉(zhuǎn)換,以及產(chǎn)生幅值信號和相位信號,其中所述第一電路模塊用于基于所述幅值信號來產(chǎn)生所述包絡信號,并且其中所述第二電路模塊用于基于所述相位信號來產(chǎn)生所述相位調(diào)制信號。22、如權(quán)利要求21所述的裝置,其中所述第五電路模塊包括坐標旋轉(zhuǎn)數(shù)字計算機(CORDIC)處理器,其用于基于所述同相信號和正交信號來產(chǎn)生所述幅值信號和相位信號。23、如權(quán)利要求21所述的裝置,其中所述第五電路模塊包括査找表。24、如權(quán)利要求21所述的裝置,進一步包括內(nèi)插器,其用于對同相數(shù)據(jù)采樣和正交數(shù)據(jù)采樣進行上采樣并提供所述同相信號和正交信號。25、如權(quán)利要求13所述的裝置,進一步包括VCO校準單元,其產(chǎn)生用于校準所述VCO的頻率的控制,以補償集成電路的過程變化,溫度變化,或它們的組合。26、如權(quán)利要求l所述的裝置,其中所述輸出信號是碼分多址(CDMA)系統(tǒng)的射頻(RF)調(diào)制信號。27、如權(quán)利要求1所述的裝置,其中所述輸出信號是全球移動通信(GSM)系統(tǒng)的射頻(RF)調(diào)制信號。28、一種集成電路,包括第一電路模塊,其用于產(chǎn)生包絡信號;第二電路模塊,其用于產(chǎn)生相位調(diào)制信號;第三電路模塊,其基于所述包絡信號和所述相位調(diào)制信號來產(chǎn)生數(shù)字調(diào)制信號;以及第四電路模塊,其用于放大所述數(shù)字調(diào)制信號并產(chǎn)生輸出信號。29、如權(quán)利要求28所述的集成電路,其中所述第三電路模塊包括至少一個異或(XOR)門,其用于接收所述包絡信號和所述相位調(diào)制信號并產(chǎn)生所述數(shù)字調(diào)制信號。30、如權(quán)利要求28所述的集成電路,其中所述第四電路模塊包括具有至少一個放大級的D類放大器。31、如權(quán)利要求28所述的集成電路,進一步包括第五電路模塊,其用于接收同相信號和正交信號,執(zhí)行從直角坐標至極坐標的轉(zhuǎn)換,以及產(chǎn)生幅值信號和相位信號,其中所述第一電路模塊用于基于所述幅值信號來產(chǎn)生所述包絡信號,并且其中所述第二電路模塊用于基于所述相位信號來產(chǎn)生所述相位調(diào)制信號。32、一種裝置,包括用于產(chǎn)生包絡信號的部件;用于產(chǎn)生相位調(diào)制信號的部件;用于基于所述包絡信號和所述相位調(diào)制信號來產(chǎn)生數(shù)字調(diào)制信號的部件;以及用于放大所述數(shù)字調(diào)制信號以產(chǎn)生輸出信號的部件。33、如權(quán)利要求32所述的裝置,進一步包括用于基于同相信號和正交信號來產(chǎn)生幅值信號和相位信號的部件。34、一種裝置,包括-第一電路模塊,其用于接收同相信號和正交信號,執(zhí)行從直角坐標至極坐標的轉(zhuǎn)換,并產(chǎn)生幅值信號和相位信號;第二電路模塊,其包括德爾塔-西格瑪(AS)調(diào)制器并用于基于所述幅值信號來產(chǎn)生包絡信號;第三電路模塊,其包括相位調(diào)制鎖相環(huán)(PLL)并用于基于所述相位信號來產(chǎn)生相位調(diào)制信號;第四電路模塊,其用于基于所述包絡信號和所述相位調(diào)制信號來產(chǎn)生數(shù)字調(diào)制信號;以及第五電路模塊,其包括D類放大器并用于放大所述數(shù)字調(diào)制信號以產(chǎn)生輸出信號。35、如權(quán)利要求34所述的裝置,其中所述第四電路模塊包括至少一個異或(XOR)門,其用于接收所述包絡信號和所述相位調(diào)制信號并產(chǎn)生所述數(shù)字調(diào)制信號。36、如權(quán)利要求34所述的裝置,其中所述第五電路模塊包括具有至少一個放大級的D類放大器,其中每個放大級包括一對金屬氧化物半導體場效應晶體管(MOSFET),并且其中每個MOSFET基于所述數(shù)字調(diào)制信號而導通和關(guān)斷。全文摘要描述了具有改進特性的數(shù)字發(fā)送器。在數(shù)字發(fā)送器的一個設計中,第一電路模塊接收同相信號和正交信號,執(zhí)行從直角坐標至極坐標的轉(zhuǎn)換,并產(chǎn)生幅值信號和相位信號。第二電路模塊(其可以包括德爾塔-西格瑪調(diào)制器或數(shù)字濾波器)基于幅值信號產(chǎn)生包絡信號。第三電路模塊基于相位信號產(chǎn)生相位調(diào)制信號。第三電路模塊可以包括相位調(diào)制鎖相環(huán)(PLL)、壓控振蕩器(VCO)、飽和緩沖器等。第四電路模塊(其可以包括一個和多個異或門或包括具有多個增益狀態(tài)的放大器)基于包絡信號和相位調(diào)制信號產(chǎn)生數(shù)字調(diào)制信號。第五電路模塊(其可以包括D類放大器和/或功率放大器)放大數(shù)字調(diào)制信號并產(chǎn)生RF輸出信號。文檔編號H04L27/36GK101361341SQ200680051285公開日2009年2月4日申請日期2006年11月20日優(yōu)先權(quán)日2005年11月18日發(fā)明者G·S.·薩霍塔申請人:高通股份有限公司