專利名稱::移動終端的音頻編碼解碼模組的制作方法
技術領域:
:本發(fā)明屬于移動通訊和音頻編碼解碼技術。
背景技術:
:現(xiàn)有移動終端的硬件架構多是將各元器件直接連接于主板上,在很多新型的移動終端中具有的音頻編碼解碼芯片也是直接設置于移動終端的主板上。這種設置方案的弊端在于將音頻編碼解碼芯片連接于主板后需要進行整體測試,如果測試出問題進行修改,需要對主板進行全面的修改。當移動終端主板上設置多種元器件時(這是普遍存在的情況),多模塊的反復測試會導致研發(fā)周期長,研發(fā)成本高。將音頻編碼解碼芯片及相關電路集成為可連接于移動終端主板的模組,研發(fā)過程中的測試可以以模組為單位進行,這就大大節(jié)省了研發(fā)周期和研發(fā)成本,對于模組后續(xù)的升級或個性化定制也非常有利,都不會對移動終端整體產生大的影響。在移動終端中將音頻編碼解碼芯片集成為模組,一個需要解決的問題在于通過對模組的管腳合理的布局以減弱或消除各線路之間的電磁干擾(EMI)和電磁兼容(EMC)。
發(fā)明內容為了解決將音頻編碼解碼芯片集成為模組時遇到的電磁干擾和電磁兼容問題,本發(fā)明提供了一種移動終端的音頻編碼解碼模組,通過對管腳的合理排序減小或者消除了模組各個管腳信號之間的電磁干擾。本發(fā)明的技術方案如下移動終端的音頻編碼解碼模組,包括內置音頻編碼解碼芯片的封裝體結構和封裝體周邊的管腳,所述管腳的布局包括依次排序的以下序列序號1管腳,耳機右聲道輸出通路;序號2管腳,耳機左聲道輸出通路;序號3管腳,IIS總線數據輸入通路;序號4管腳,IIS總線數據輸出通路;序號5管腳,模擬信號輸出通路;序號6管腳,模擬信號輸出通路;序號7管腳,PCM同步信號通路;序號8管腳,語音信號輸入通路;序號9管腳,語音信號輸入通路;序號10管腳,模擬信號輸入通路;序號11管腳,模擬信號輸入通路;序號12管腳,麥克正輸入通路;序號13管腳,麥克負輸入通路;序號14管腳,耳機麥克輸入通路;序號15管腳,耳機麥克中斷信號通路;序號16管腳,IIC總線數據通路;序號n管腳,PCM數據輸入通路;序號18管腳,PCM數據輸出通路;序號19管腳,IIC總線時鐘信號通路;序號20管腳,PCM時鐘信號通路;序號21管腳,IIS總線左右聲道時鐘信號通路;序號22管腳,IIS總線時鐘信號通路;序號23管腳,主時鐘信號通路;序號24管腳,OP增益信號通路;序號25管腳,揚聲器左聲道負輸出通路;序號26管腳,揚聲器左聲道正輸出通路;序號27管腳,OP開關信號通路;序號28管腳,聽筒開關信號通路;序號29管腳,揚聲器右聲道正輸出通路;序號30管腳,揚聲器右聲道負輸出通路;序號31管腳,聽筒正輸出通路;序號32管腳,聽筒負輸出通路。所述封裝體為矩形或正方形板狀體,矩形或正方形的四個邊緣分別為邊緣a、邊緣b、邊緣C、邊緣d;所述管腳設置于矩形或正方形封裝體的邊緣,序號1至序號9管腳設置于封裝體同一邊緣a;序號IO至序號17管腳設置于封裝體同一邊緣b;序號18至序號23管腳設置于封裝體同一邊緣c;序號24至序號32管腳設置于封裝體同一邊緣d。本發(fā)明的技術效果本發(fā)明的技術方案采用如下幾個原則實現(xiàn)本發(fā)明的目的1、就近原則成對的差分信號通路管腳設置在一起使得信號之間互相影響(EMI和EMC,以下同)?。恍枰c音頻編碼解碼模組外同一電路連接的管腳就近設置,方便共同(成對)走線。2、隔離保護在傳遞信號的管腳旁邊設置地線進行隔離,從而減少該管腳信號線與其他信號線之間的相互電磁干擾。在以下的具體實施方式部分會對具體的管腳排列進行詳細的說明以闡明其技術效果。圖1為本發(fā)明移動終端的音頻編碼解碼模組的管腳布局圖。圖2為本發(fā)明移動終端的音頻編碼解碼模組的電路原理框圖。具體實施方式本發(fā)明通過合理的管腳排列可以解決電磁干擾(EMI)和電磁兼容(EMC)的問題。以下以圖1所示的實施例詳細說明本發(fā)明的技術方案。具體的音頻編碼解碼模組管腳的布局見下面的表格。<table>tableseeoriginaldocumentpage6</column></row><table>20序號16管腳IIC總線數據通路;數字信號輸入/輸出(DigitalInput/Output)IIC數據輸入/輸出端(Controlinterface)21序號17管腳PCM數據輸入通路;數字信號輸入(DigitalInput)語音數字一模擬轉換輸入(VoiceDACInput)22序號18管腳PCM數據輸出通路;數字信號輸出(Digitaloutput)語音模擬一數字轉換輸出(VoiceADCOutput)23序號19管腳IIC總線時鐘信號通路;數字信號輸入(DigitalInput)IIC時鐘信號(Controlinterface)24無對應地線管腳25序號20管腳PCM時鐘信號通路;數字信號輸入(DigitalInput)PCM時鐘(PCMclock)26無對應地線管腳27序號21管腳IIS總線左右聲道時鐘信號通路;數字信號輸入/輸出(DigitalInput/Output)IIS總線通道選擇時鐘(IIS-buschannelselectclock)28無對應地線管腳29序號22管腳IIS總線時鐘信號通路;數字信號輸入/輸出(DigitalInput/Output)IIS總線時鐘(IIS-busserialclock)30無對應地線管腳31序號23管腳主吋鐘信號通路;數字信號輸入(DigitalInput)輸入音頻編碼解碼模組的主時鐘信號(MasterClockInputforModule)32無對應地線管腳33無對應供電管腳(Powersupply)OP的電源(PowerforOP)34序號24管腳OP增益信號通路;數字信號輸入(DigitalInput)增益選擇Low=6dB;High=12dB35序號25管腳揚聲器左聲道負輸出通路;模擬信號輸出(AnalogueOutput)揚聲器左聲道負輸出(SPEAKERoutputforleftSpeaker)36序號26管腳揚聲器左聲道正輸出通路,模擬信號輸出(AnalogueOutput)揚聲器左聲道正輸出(SPEAKERoutputforleftSpGaker)37序號27管腳OP開關信號通路;數字信號輸入(DigitalInput)關閉OP使能,低有效(themoduleShutDownActiveLow)38序號28管腳聽筒開關信號通路;數字信號輸入(Digitali叩ut)聽筒開關控制,高有效(AnswerwithReceivercontrol.Activehigh)39序號29管腳揚聲器右聲道正輸出通路;模擬信號輸出(AnalogueOutput)揚聲器右聲道輸出(ModuleoutputforrightSpeaker)40序號30管腳揚聲器右聲道負輸出通路;模擬信號輸出揚聲器右聲道輸出(Moduleoutputforright7(AnalogueOutput)Speaker)41無對應地線管腳42序號31管腳聽筒正輸出通路;模擬信號輸出(AnalogueOutput)聽筒正輸出43序號32管腳聽筒負輸出通路;模擬信號輸出(AnalogueOutput)聽筒負輸出44-5無對應地線管腳表中縮寫說明如下PCM(PulseCodeModulation—-脈沖編碼調制)。IIS(Inter-ICSoundbus)又稱I2S,是飛利浦公司提出的串行數字音頻總線協(xié)議。IIC總線是英文"InterIntegratedCircuitBus"內部集成電路總線的縮寫,是一種串行的數據總線系統(tǒng)。OP(OperationAmplifier)為運算放大器。從圖1可見,音頻編碼解碼模組的封裝體為矩形或正方形板狀體,矩形或正方形的四個邊緣分別為邊緣a、邊緣b、邊緣c、邊緣d(圖1中封裝體四個邊,對應順序為圖1中左、下、右、上四個邊);所述管腳設置于矩形或正方形封裝體的邊緣,序號1至序號9管腳設置于封裝體同一邊緣a;序號10至序號17管腳設置于封裝體同一邊緣b;序號18至序號23管腳設置于封裝體同一邊緣c;序號24至序號32管腳設置于封裝體同一邊緣d。以下對上表中各管腳排列的技術意義進行說明(說明所依據的序號為圖1中管腳號)。管腳1和管腳2傳輸一對音頻信號,設置符合上述就近原則。管腳3和管腳4連接音頻編碼解碼模組外的電源,設置符合上述就近原則。管腳5和管腳6設置在一起方便共同走線,符合上述就近原則。管腳7和管腳8傳輸一對差分信號,設置符合上述就近原則。管腳10和管腳11設置在一起方便共同走線。管腳12和管腳13傳輸一對差分信號,設置符合上述就近原則。管腳15和管腳16傳輸一對差分信號,設置符合上述就近原則。管腳14和管腳17為地線管腳,對管腳15和管腳16形成上述隔離保護。管腳21和管腳22臨近設置方便共同走線。管腳23、管腳25、管腳27、管腳29和管腳31之間分別設置地線管腳起到上述隔離保護的作用。管腳33是連接電源的管腳,為了避免對管腳34中信號的影響,將兩者分別設置在封裝體的兩個邊緣并相隔一定距離,減少了兩者之間的影響程度。管腳35和管腳36傳輸一對差分信號,設置符合上述就近原則。管腳39和管腳40傳輸一對差分信號,設置符合上述就近原則。管腳42和管腳43傳輸一對差分信號,設置符合上述就近原則。8管腳44到管腳55設置在封裝體的同一面,為地線,一方面充分接地,另一方面可以增加本發(fā)明模組與主板的連接強度。圖2為本發(fā)明音頻編碼解碼模組的電路原理框圖,標號為引出的管腳號(對應圖1中的管腳號),采用的音頻編碼解碼芯片(圖2中的CODEC)型號為WM8753,歐勝(WOLFSON)生產。OP型號為LM4674,國半生產。本發(fā)明中的管腳的布局符合就近原則和隔離保護原則,經過實驗證明,有效減弱或消除了各線路之間的電磁干擾(EMI)和電磁兼容(EMC)。權利要求1、移動終端的音頻編碼解碼模組,包括內置音頻編碼解碼芯片的封裝體結構和封裝體周邊的管腳,其特征在于,所述管腳的布局包括依次排序的以下序列序號1管腳,耳機右聲道輸出通路;序號2管腳,耳機左聲道輸出通路;序號3管腳,IIS總線數據輸入通路;序號4管腳,IIS總線數據輸出通路;序號5管腳,模擬信號輸出通路;序號6管腳,模擬信號輸出通路;序號7管腳,PCM同步信號通路;序號8管腳,語音信號輸入通路;序號9管腳,語音信號輸入通路;序號10管腳,模擬信號輸入通路;序號11管腳,模擬信號輸入通路;序號12管腳,麥克正輸入通路;序號13管腳,麥克負輸入通路;序號14管腳,耳機麥克輸入通路;序號15管腳,耳機麥克中斷信號通路;序號16管腳,IIC總線數據通路;序號17管腳,PCM數據輸入通路;序號18管腳,PCM數據輸出通路;序號19管腳,IIC總線時鐘信號通路;序號20管腳,PCM時鐘信號通路;序號21管腳,IIS總線左右聲道時鐘信號通路;序號22管腳,IIS總線時鐘信號通路;序號23管腳,主時鐘信號通路;序號24管腳,OP增益信號通路;序號25管腳,揚聲器左聲道負輸出通路;序號26管腳,揚聲器左聲道正輸出通路;序號27管腳,OP開關信號通路;序號28管腳,聽筒開關信號通路;序號29管腳,揚聲器右聲道正輸出通路;序號30管腳,揚聲器右聲道負輸出通路;序號31管腳,聽筒正輸出通路;序號32管腳,聽筒負輸出通路。2、根據權利要求1所述的移動終端的音頻編碼解碼模組,其特征在于所述封裝體為矩形或正方形板狀體,矩形或正方形的四個邊緣分別為邊緣a、邊緣b、邊緣c、邊緣d;所述管腳設置于矩形或正方形封裝體的邊緣,序號1至序號9管腳設置于封裝體同一邊緣a;序號10至序號17管腳設置于封裝體同一邊緣b;序號18至序號23管腳設置于封裝體同一邊緣c;序號24至序號32管腳設置于封裝體同一邊緣d。全文摘要為了解決將音頻編碼解碼芯片集成為模組時遇到的電磁干擾和電磁兼容問題,本發(fā)明提供了一種移動終端的音頻編碼解碼模組。通過對管腳的合理排序消除或減少了電磁干擾和電磁兼容問題。本發(fā)明可以廣泛應用于移動終端。文檔編號H04B1/40GK101505164SQ200810188220公開日2009年8月12日申請日期2008年12月19日優(yōu)先權日2007年12月21日發(fā)明者彬劉申請人:北京登合科技有限公司