專利名稱::一種圖像亮度1/3插值裝置的制作方法
技術(shù)領(lǐng)域:
:本發(fā)明涉及一種圖像亮度插值裝置,尤其是一種圖像亮度1/3插值裝置。
背景技術(shù):
:RealVideo(ra、ram);格式一開(kāi)始就定位在視頻流應(yīng)用方面的,是視頻流技術(shù)的始創(chuàng)者。RealVideo8是指rm(real8.0)。rm為RealNetworks公司新的編碼格式。其圖象質(zhì)量和MPEG2、DIVX相比雖差很多,但在碼率較低的圖像領(lǐng)域卻得到廣泛的應(yīng)用。RealVideo8中,亮度預(yù)測(cè)采用1/3像素的精度。相對(duì)整像素或1/2像素預(yù)測(cè),1/3像素能夠提供更好壓縮比。在四個(gè)整像素之間,如圖1所示,有9個(gè)點(diǎn)可能用來(lái)做1/3插值,其中包括左上角的整像素點(diǎn)(O,O)。RealVideo8中,亮度的1/3插值計(jì)算和像素位置直接相關(guān),便于PC串行實(shí)現(xiàn)。隨著攝像類產(chǎn)品和MP4類移動(dòng)多媒體的發(fā)展,基于RealVideo8的亮度1/3插值的硬件實(shí)現(xiàn)有迫切的現(xiàn)實(shí)需要。但RealVideo8的亮度1/3插值是通過(guò)預(yù)測(cè)整像素或1/2像素,用軟件實(shí)現(xiàn)的;而對(duì)所有的1/3像素沒(méi)有統(tǒng)一的描述及處理,就不能對(duì)RealVideo8的亮度1/3插值進(jìn)行硬件實(shí)現(xiàn)。這就需要對(duì)1/3像素進(jìn)行統(tǒng)一的描述及處理,并通過(guò)硬件加以實(shí)現(xiàn)。
發(fā)明內(nèi)容本發(fā)明的目的在于當(dāng)RealVideo8的亮度1/3插值時(shí)對(duì)除(O,O)以外的1/3像素點(diǎn)進(jìn)行統(tǒng)一的處理以及硬件實(shí)現(xiàn),提供了一種圖像亮度1/3插值裝置。根據(jù)本發(fā)明的第一方面,提供了一種圖像亮度1/3插值計(jì)算裝置。該裝置包括首輪1/3插值計(jì)算單元,其個(gè)數(shù)不多于四個(gè),對(duì)輸入的1/3像素插值點(diǎn)相關(guān)的整像素點(diǎn)進(jìn)行四階1/3插值,得到1/3像素插值中間結(jié)果或1/3像素插值點(diǎn);和/或次輪1/3插值計(jì)算單元,對(duì)首輪1/3插值計(jì)算單元的1/3插值中間結(jié)果進(jìn)行四階1/3插值計(jì)算,從而得到1/3像素插值點(diǎn)。邏輯控制單元,用于實(shí)現(xiàn)各單元內(nèi)部元件之間以及各單元之間的信號(hào)耦合、控制時(shí)序及選擇輸出。優(yōu)選地,所述首輪或次輪V3插值計(jì)算單元包括第一、第二、第三、第四及第五輸入端寄存器,分別接收并緩存整像素點(diǎn)或1/3像素插值中間結(jié)果的輸入信號(hào);第一、第二、第三、第四移位寄存器,第一移位寄存器對(duì)第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)右移1位,第二移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移2位,第三移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移1位,第四移位寄存器對(duì)第一加法器輸出的信號(hào)左移2位;第一、第二、第三、第四多路選擇器,第一多路選擇器對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通,第二多路選擇器對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通,第三多路選擇器對(duì)第一移位寄存器移位后輸出的信號(hào)和0信號(hào)進(jìn)行選通,第四多路選擇器對(duì)第二移位寄存器移位后輸出的信號(hào)和第一多路選擇器選通輸出的信號(hào)進(jìn)行選通;第一、第二、第三、第四及第五加法器和第一減法器,第一加法器對(duì)第三移位寄存器移位后輸出的信號(hào)和第二多路選擇器選通輸出的信號(hào)進(jìn)行相加,第二加法器對(duì)第三和第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加,第三加法器對(duì)第三和第四多路選擇器選通輸出的信號(hào)進(jìn)行相加,第一減法器對(duì)第四移位寄存器移位后輸出的信號(hào)和第二加法器輸出的信號(hào)進(jìn)行相減,第四加法器對(duì)第一減法器輸出的信號(hào)和第五輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加,第五加法器對(duì)第三和第四加法器輸出的信號(hào)進(jìn)行相加,其輸出信號(hào)為該1/3插值計(jì)算單元的輸出信號(hào)。本發(fā)明可以可運(yùn)用在所有RealVideo解碼芯片上,根據(jù)本發(fā)明給出的一種圖像亮度1/3插值裝置,為圖像亮度1/3插值的統(tǒng)一處理以及硬件實(shí)現(xiàn),提供了一種全新的亮度1/3插值裝置。5下面將參照附圖對(duì)本發(fā)明的具體實(shí)施方案進(jìn)行更詳細(xì)的說(shuō)明,其中圖1是本發(fā)明亮度1/3插值各像素點(diǎn)的位置關(guān)系示意圖;圖2是本發(fā)明亮度1/3插值計(jì)算單元的硬件實(shí)現(xiàn)圖;圖3是本發(fā)明第一具體實(shí)施例的裝置結(jié)構(gòu)圖;以及圖4是本發(fā)明第二具體實(shí)施例的裝置結(jié)構(gòu)圖。具體實(shí)施例方式以下實(shí)施例用于說(shuō)明本發(fā)明,但不用來(lái)限制本發(fā)明的范圍。為了實(shí)現(xiàn)基于RealVideo8的亮度1/3插值的統(tǒng)一處理以及硬件實(shí)現(xiàn),本發(fā)明提供了一種圖像亮度1/3插值計(jì)算裝置。接下來(lái)將以每個(gè)圖像亞宏塊內(nèi)各類1/3插值點(diǎn)為例,具體說(shuō)明該裝置。圖1示出本發(fā)明亮度1/3插值各像素點(diǎn)的位置關(guān)系示意圖。如圖1所示,在一個(gè)3x3的圖像亞宏塊內(nèi),有9個(gè)1/3插值點(diǎn)。下面,本發(fā)明將以4x4個(gè)整像素點(diǎn)為例,說(shuō)明1/3插值點(diǎn)的情況。在4x4個(gè)整像素點(diǎn)情況下,對(duì)每個(gè)1/3插值點(diǎn)來(lái)說(shuō),它所相關(guān)的整像素點(diǎn)一共4行或4列,而每行或列又有4個(gè)整像素點(diǎn)。在圖1中,方塊表示整像素點(diǎn),圓表示1/3像素點(diǎn)。首先,了解RealVideo8的亮度1/3插值的描述及處理方法。亮度1/3插值采用4階濾波器,每個(gè)點(diǎn)的插值公式如表1所示MVx一subMVy一sub水平,垂直濾波器Pu=整像素,tu=臨時(shí)緩沖器,yi.j=插值圖像o,oy。.o=po,o0,1y。,i=(-p。廣i+12p。.o+6p。.,-po,2+8)》40,2y。.2=(-Po,-i+6p。.o+12p。,,-po.2+8)》41,0y,.o=(-p-'.。+12p0,。+6p,.。-p2.。+8)》41,1ti,j=(_p-i.j+12p。.j+6p,,j-p2.j)y,.,=(-1,.-,+12t,.。+6t,.,-t,.2+128)》81,2t'.j=(_p-i,j+12p。,j+6p,.j-p2,j)y,.2=(-1,.+.6t,.。+12t,,,-t,.2+128)》82,0y2.o=(-p-,.o+6p0.0+12p,.o-p2,o+8)》46<table>tableseeoriginaldocumentpage7</column></row><table>水平方向表2首輪亮度三分之一插值公式<table>tableseeoriginaldocumentpage7</column></row><table><table>tableseeoriginaldocumentpage8</column></row><table>表3次輪亮度三分之一插值公式為了便于描述,我們把整像素P-,.x,p。.x,p,.x和p-,,x分別用B,G,D和E來(lái)表示,并把取整和移位歸入后繼的限幅計(jì)算中。那么首輪的插值公式可統(tǒng)一為If(MVx一sub,MVy—sub)equals(0,1),(1,0),(1,1)or(1,2),t二-B+12C+6D-EIf(MVx_sub,MVy_sub)equals(0,2),(2,0),(2,1),t二-B+6C+12D-EIf(MVx—sub,MVy_sub)equals(2,2),t=-B+6C+9D-E+2E把首輪插^f直公式的結(jié)果-tx,H,tx,Q,tx,,,tx,2也表示為B,G,D和E,并把取整和移位歸入后繼的限幅計(jì)算中。那么,次輪的插值公式可統(tǒng)一為If(MVx_sub,MVy一sub)equals(1,1)or(2,1),t=-B+12G+6D-EIf(MVx_sub,MVy_sub)equals(1,2),t=-B+6C+12D—EIf(MVx_sub,MVy—sub)equals(2,2),t=-B+6C+9D-E+2E。根據(jù)上述統(tǒng)一的亮度1/3插值公式,本發(fā)明提出了1/3插值裝置。圖2示出本發(fā)明亮度1/3插值計(jì)算單元的硬件實(shí)現(xiàn)圖。如圖2所示,該亮度1/3插值計(jì)算單元包括輸入端寄存器,移位寄存器,多路選擇器,加法器和減法器。輸入端寄存器包括第一、第二、第三、第四及第五輸入端寄存器(C,D,B,E,H)。其分別接收并緩存整像素點(diǎn)或1/3像素插值中間結(jié)果的輸入信號(hào)。移位寄存器包括第一、第二、第三、第四移位寄存器。第一移位寄存器對(duì)第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)右移1位;第二移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移2位;第三移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移1位;第四移位寄存器對(duì)第一加法器輸出的信號(hào)左移2位。多路選擇器包括第一、第二、第三、第四多路選擇器(M0,M1,M2,M3)。第一多路選擇器MO對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通;第二多路選擇器M1對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通;第三多路選擇器M2對(duì)第一移位寄存器移位后輸出的信號(hào)和0信號(hào)進(jìn)行選通;第四多路選擇器M3對(duì)第二移位寄存器移位后輸出的信號(hào)和第一多路選擇器選通輸出的信號(hào)進(jìn)行選通。加法器包括第一、第二、第三、第四及第五加法器;減法器為第一;咸法器。第一加法器對(duì)第三移位寄存器移位后輸出的信號(hào)和第二多路選擇器選通輸出的信號(hào)進(jìn)行相加;第二加法器對(duì)第三和第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加;第三加法器對(duì)第三和第四多路選擇器選通輸出的信號(hào)進(jìn)行相加;第一減法器對(duì)第四移位寄存器移位后輸出的信號(hào)和第二加法器輸出的信號(hào)進(jìn)行相減;第四加法器對(duì)第一減法器輸出的信號(hào)和第五輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加;第五加法器對(duì)第三和第四加法器輸出的信號(hào)進(jìn)行相加,其輸出信號(hào)為該1/3插值計(jì)算單元的輸出信號(hào)。所述亮度1/3插值計(jì)算單元已具備了基本的1/3插值計(jì)算功能,其可通過(guò)簡(jiǎn)單的復(fù)用或重構(gòu),輔以邏輯控制電路的控制,就可實(shí)現(xiàn)不同1/3像素插值點(diǎn)的插值計(jì)算。圖3示出本發(fā)明第一具體實(shí)施例的裝置結(jié)構(gòu)圖。如圖3所示,該裝置包括首輪1/3插值計(jì)算單元,次輪1/3插值計(jì)算單元和邏輯控制單元。首輪1/3插值計(jì)算單元,其個(gè)數(shù)不多于四個(gè),對(duì)輸入的1/3像素插值點(diǎn)相關(guān)的整像素點(diǎn)進(jìn)行四階1/3插值,得到1/3像素插值中間結(jié)果或1/3像素插值點(diǎn)。次輪1/3插值計(jì)算單元對(duì)首輪1/3插值計(jì)算單元的1/3插值中間結(jié)果進(jìn)行四階1/3插值計(jì)算,從而得到1/3像素插值點(diǎn)。邏輯控制單元用于實(shí)現(xiàn)各單元內(nèi)部元件之間以及各單元之間的信號(hào)耦合、時(shí)序控制及選擇輸出。在該實(shí)施例中,次輪1/3插值計(jì)算單元具有和首輪1/3插值計(jì)算單元相同的結(jié)構(gòu),次輪1/3插值計(jì)算單元的計(jì)算由首輪1/3插值計(jì)算單元循時(shí)序關(guān)系循環(huán)進(jìn)行并完成。9也就是說(shuō),圖3中裝置同時(shí)具備了首輪1/3插值計(jì)算單元和次輪1/3插值計(jì)算單元的功能,故只顯示一次1/3插值計(jì)算的電路結(jié)構(gòu)。針對(duì)某些1/3像素插值點(diǎn),在需要做第二輪1/3插值計(jì)算時(shí),分多次進(jìn)行運(yùn)算得到1/3插值中間結(jié)果,分別緩存于輸入端寄存器(B,C,D,E,H)中,以便進(jìn)行1/3像素插值點(diǎn)亮度的最終運(yùn)算。在一個(gè)實(shí)施例中首輪或次輪1/3插值計(jì)算單元在二次插值運(yùn)算或輸出最終插值計(jì)算結(jié)果時(shí),要加入常數(shù)值進(jìn)行調(diào)整限幅。所述常數(shù)值為0到255之間的整數(shù)。另外,由于邏輯控制單元用于實(shí)現(xiàn)各單元內(nèi)部元件之間以及各單元之間的信號(hào)耦合、控制時(shí)序及選擇輸出,本領(lǐng)域的普通技術(shù)人員很容易意識(shí)到它們可以有多種實(shí)現(xiàn)方式,故此不再贅述。在另外一個(gè)實(shí)施例中,還包括寄存器,對(duì)第三加法器和/或第一減法器輸出的信號(hào)進(jìn)行緩存,如圖中無(wú)標(biāo)識(shí)矩形方框所示位置。在如圖3所示的本發(fā)明實(shí)施例中,有4行整像素點(diǎn),每行有4個(gè)整像素點(diǎn),也就是說(shuō)有yi,」相關(guān)的整像素點(diǎn)最多有4X4個(gè)整像素點(diǎn)。下面結(jié)合圖1和圖2對(duì)不同位置點(diǎn)的具體處理及實(shí)現(xiàn)過(guò)程進(jìn)行說(shuō)明。(0,1)(0,2)在垂直方向上經(jīng)過(guò)一次四階1/3插值就可以得到y(tǒng)i,j。在設(shè)定的控制邏輯下,輸入整像素點(diǎn)(0,-1)(O,O)(0,1)(0,2),進(jìn)行四階1/3插值。對(duì)插出數(shù)值加入常數(shù)值,此時(shí)該值取8,然后進(jìn)行限幅并輸出yu。與(O,I)(0,2)像素點(diǎn)的處理過(guò)程類似,像素點(diǎn)(1,0)(2,0)在水平方向上經(jīng)過(guò)一次四階1/3插值就可以得到y(tǒng)u。在設(shè)定的控制邏輯下,輸入整像素點(diǎn)(-1,0)(O,O)(1,0)(2,0),進(jìn)行四階1/3插值。對(duì)插出數(shù)值加入常數(shù)值,此時(shí)該值取8,然后進(jìn)行限幅并輸出yi,j。(1,1)(1,2)(2,1)(2,2)需要先做四個(gè)水平方向上的四階1/3插值,然后用這四個(gè)插值結(jié)果在垂直方向上做四階1/3插值才可以得到y(tǒng)u。在設(shè)定的控制邏輯下,輸入4X4個(gè)整像素點(diǎn),首先由首輪1/3插值計(jì)算單元對(duì)4X4個(gè)點(diǎn)進(jìn)行四個(gè)水平方向上的四階1/3插值,然后進(jìn)行限幅并輸出4個(gè)1/3插值中間結(jié)果;再由次輪1/3插值計(jì)算單元對(duì)4個(gè)1/3插值中間結(jié)果進(jìn)行垂直方向上的四階1/3插值,然后對(duì)插出數(shù)值加入常數(shù)值,此時(shí)該值取128,然后進(jìn)行限幅并輸出yi,」。圖3中,梯形所示的MO-M3為多路選擇器圖X,依次為第一、第二、第三和第四多路選擇器,每個(gè)圖X的選擇條件分別如下MO{(0,1)I(1,0)I(1,1)I(1,2)}C:D;M1:{(0,1)I(1,0)I(1,1)I(1,2)}D:C;M2:{(2,2)}2E:0;M3:{(2,2)}MO:線如前所述,把整像素Ph,x,p。,x,和p—,,x分別用B,C,D和E,并把首輪插值公式的結(jié)果-tx,-,,tx,。,"U,,tx.2也表示為B,C,D和E,那么利用圖3所示的硬件就可以實(shí)現(xiàn)前述歸納的亮度1/3插值公式M2+M3+4(2M0+M1)-(B+E)+2M1比如,對(duì)于(0,1)點(diǎn)來(lái)說(shuō),需要在垂直方向上使用四階1/3插值,根據(jù)每個(gè)MUX的選擇條件,M0選通C,M1選通D,M2選通0,M3選通4M0,即為4G;則最后的插值結(jié)果為0+4C+4(2G+D)-(B+E)+2D,即12C+6D-B-E,與前文歸納出的首輪插值公式If(MVx—sub,MVy一sub)equals(0,1),(1,0),(1,1)or(1,2),t=-B+12G+6D-E相一致。再比如,對(duì)于(2,2)點(diǎn)來(lái)說(shuō),需要先做四個(gè)水平方向上的四階1/3插值,然后用這四個(gè)插值結(jié)果在垂直方向上做四階1/3插值。根據(jù)每個(gè)MUX的選擇條件,M0選通D,M1選通C,M2選通2E,M3選通M0,即為D;則最后的插值結(jié)果為2E+D+4(2D+G)-(B+E)+2C,即2E+9D+6C-B-E,與前文歸納出的首輪插值公式Elseif(NIVx—sub,MVy—sub)equals(2,2),t二-B+6C+9D-E+2E相一致。需補(bǔ)充說(shuō)明的是,次輪1/3插值計(jì)算單元的計(jì)算由首輪1/3插值計(jì)算單元循時(shí)序關(guān)系循環(huán)完成時(shí),輸入端寄存器H中的輸入值在每一次插值運(yùn)算時(shí)都要進(jìn)行輸入更新,其輸入值與輸入端寄存器D的輸入值相同。圖4示出本發(fā)明第二具體實(shí)施例的裝置結(jié)構(gòu)圖。如圖4所示,該裝置包括首輪1/3插值計(jì)算單元,次輪1/3插值計(jì)算單元和邏輯控制單元。首輪1/3插值計(jì)算單元分別包括運(yùn)算單元B1、運(yùn)算單元G1、運(yùn)算單元D1、運(yùn)算單元E1。與圖3實(shí)施例相比,各運(yùn)算單元分別相應(yīng)于四個(gè)輸入端寄存器的位置。其中,運(yùn)算單元B1、運(yùn)算單元C1、運(yùn)算單元D1和運(yùn)算單元E1與圖2中亮度1/3插值計(jì)算單元的硬件實(shí)現(xiàn)相同,每一個(gè)運(yùn)算單元都相當(dāng)于圖2中亮度1/3插值計(jì)算單元。次輪1/3插值計(jì)算單元與圖3實(shí)施例相比,無(wú)較大的結(jié)構(gòu)差異,在ii此不做詳述。需補(bǔ)充說(shuō)明的是,輸入端寄存器H中的輸入值與運(yùn)算單元D1的輸出值相同,是在部分1/3插值點(diǎn)需要進(jìn)行二輪1/3插值計(jì)算用到。在部分1/3插值點(diǎn)只需做一次1/3插值計(jì)算時(shí),由運(yùn)算單元B1、運(yùn)算單元C1、運(yùn)算單元D1和運(yùn)算單元E1其中之一進(jìn)行計(jì)算后直接輸出即可。以上對(duì)本發(fā)明的具體描述旨在說(shuō)明具體實(shí)施方案的實(shí)現(xiàn)方式,不能理解為是對(duì)本發(fā)明的限制。本領(lǐng)域普通技術(shù)人員在本發(fā)明的教導(dǎo)下,可以在詳述的實(shí)施方案的基礎(chǔ)上做出各種變體,這些變體均應(yīng)包含在本發(fā)明的構(gòu)思之內(nèi)。本發(fā)明所要求保護(hù)的范圍僅由所述的權(quán)利要求書(shū)進(jìn)行限制。1權(quán)利要求1.一種圖像亮度1/3插值計(jì)算裝置,包括首輪1/3插值計(jì)算單元,其個(gè)數(shù)不多于四個(gè),對(duì)輸入的1/3像素插值點(diǎn)相關(guān)的整像素點(diǎn)進(jìn)行四階1/3插值,得到1/3像素插值中間結(jié)果或1/3像素插值點(diǎn);和/或次輪1/3插值計(jì)算單元,對(duì)首輪1/3插值計(jì)算單元的1/3插值中間結(jié)果進(jìn)行四階1/3插值計(jì)算,從而得到1/3像素插值點(diǎn)。邏輯控制單元,用于實(shí)現(xiàn)各單元內(nèi)部元件之間以及各單元之間的信號(hào)耦合、時(shí)序控制及選擇輸出。2.如權(quán)利要求1所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述次輪1/3插值計(jì)算單元具有和首輪1/3插值計(jì)算單元相同的結(jié)構(gòu),次輪1/3插值計(jì)算單元的計(jì)算由首輪1/3插值計(jì)算單元循時(shí)序關(guān)系循環(huán)進(jìn)行并完成。3.如權(quán)利要求1所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述首輪或次輪1/3插值計(jì)算單元包括第一、第二、第三、第四及第五輸入端寄存器,分別接收并緩存整像素點(diǎn)或1/3像素插值中間結(jié)果的輸入信號(hào);第一、第二、第三、第四移位寄存器,第一移位寄存器對(duì)第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)右移1位,第二移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移2位,第三移位寄存器對(duì)第一多路選擇器選通的整像素點(diǎn)信號(hào)右移1位,第四移位寄存器對(duì)第一加法器輸出的信號(hào)左移2位;'第一、第二、第三、第四多路選擇器,第一多路選擇器對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通,第二多路選擇器對(duì)第一和第二輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行選通,第三多路選擇器對(duì)第一移位寄存器移位后輸出的信號(hào)和O信號(hào)進(jìn)行選通,第四多路選擇器對(duì)第二移位寄存器移位后輸出的信號(hào)和第一多路選擇器選通輸出的信號(hào)進(jìn)行選通;第一、第二、第三、第四及第五加法器和第一減法器,第一加法器對(duì)第三移位寄存器移位后輸出的信號(hào)和第二多路選擇器選通輸出的信號(hào)進(jìn)行相加,第二加法器對(duì)第三和第四輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加,第三加法器對(duì)第三和第四多路選擇器選通輸出的信號(hào)進(jìn)行相加,第一減法器對(duì)第四移位寄存器移位后輸出的信號(hào)和第二加法器輸出的信號(hào)進(jìn)行相減,第四加法器對(duì)第一減法器輸出的信號(hào)和第五輸入端寄存器輸出的整像素點(diǎn)信號(hào)進(jìn)行相加,第五加法器對(duì)第三和第四加法器輸出的信號(hào)進(jìn)行相加,其輸出信號(hào)為該1/3插值計(jì)算單元的輸出信號(hào)。4.如權(quán)利要求3所述的圖像亮度1/3插值計(jì)算裝置,其特征在于還包括寄存器,對(duì)第三加法器和/或第一減法器輸出的信號(hào)進(jìn)行緩存。5.如權(quán)利要求3所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述首輪或次輪1/3插值計(jì)算單元在二次插值運(yùn)算或輸出最終插值計(jì)算結(jié)果時(shí),要加入常數(shù)值進(jìn)行調(diào)整限幅。6.如權(quán)利要求5所述的圖像亮度1/3插值計(jì)算裝置,其特征在于所述常數(shù)值為0到255之間的整數(shù)。全文摘要本發(fā)明披露了一種圖像亮度1/3插值裝置,解決了RealVideo8下亮度1/3像素點(diǎn)的統(tǒng)一處理以及通過(guò)硬件實(shí)現(xiàn)該處理過(guò)程。該亮度1/3插值計(jì)算裝置,包括首輪1/3插值計(jì)算單元,對(duì)輸入的1/3像素插值點(diǎn)相關(guān)的整像素點(diǎn)進(jìn)行四階1/3插值,得到1/3像素插值中間結(jié)果或1/3像素插值點(diǎn);或和,次輪1/3插值計(jì)算單元,對(duì)首輪1/3插值計(jì)算單元的1/3插值中間結(jié)果進(jìn)行四階1/3插值計(jì)算,從而得到1/3像素插值點(diǎn)。邏輯控制單元,用于實(shí)現(xiàn)各單元內(nèi)部元件之間以及各單元之間的信號(hào)耦合、控制時(shí)序及選擇輸出。本亮度1/3插值裝置具有統(tǒng)一處理功能和快速實(shí)現(xiàn)1/3插值點(diǎn)的功能,在數(shù)碼產(chǎn)品領(lǐng)域具有廣泛的產(chǎn)品實(shí)現(xiàn)優(yōu)勢(shì)。文檔編號(hào)H04N7/26GK101500168SQ20091007733公開(kāi)日2009年8月5日申請(qǐng)日期2009年2月18日優(yōu)先權(quán)日2009年2月18日發(fā)明者馬鳳翔申請(qǐng)人:北京中星微電子有限公司